日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使

摘要:使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使用前景。本設(shè)計通過采用多路高速率數(shù)據(jù)讀寫探作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設(shè)計需要。
關(guān)鍵詞:DDR2 SDRAM;FPGA;用戶接口;DDR2 SDRAM存儲控制器

    現(xiàn)如今,隨著電子技術(shù)和通信技術(shù)的飛速發(fā)展,電路設(shè)計對存儲器的要求也越來越高,其主要體現(xiàn)在對存儲器的容量和存儲操作速度兩個方面。鑒于此,JEEDEC定義了DDR2SDRAM技術(shù)標準,其以低能耗、低發(fā)熱量、高密度以及高頻率成為了現(xiàn)代存儲技術(shù)的核心器件。DDR2自身的工作頻率可以達到677 MHz,幾乎可以滿足所有電路設(shè)計的要求。而這也就使得整個電路設(shè)計的頻率瓶頸出現(xiàn)在了用戶設(shè)計部分與DDR2存儲器之間的邏輯上,主要是因為DDR2本身的結(jié)構(gòu)特性使得DDR2的操作時序很復(fù)雜苛刻。而這之間的部分又主要分為DDR2存儲控制器和用戶接口部分?,F(xiàn)如今已經(jīng)有了很多的廠家在生產(chǎn)DDR2存儲控制器,其中以XILINX公司設(shè)計的DDR2存儲控制器效率最高使用最為廣泛,該存儲控制器的單獨操作頻率非常高,完全不會影響DDR2存儲器的操作,因此這又將整個電路系統(tǒng)的頻率瓶頸縮小到了用戶接口部分。用戶接口的設(shè)計有很多種方案,而FPGA以其高速度、豐富的片上資源、靈活的設(shè)計以及簡單方便的調(diào)試特性成為了用戶接口設(shè)計的必然選擇。

1 DDR2存儲器應(yīng)用的一般模式
   
DDR2存儲器一般作為片上系統(tǒng)的輔助器件,其應(yīng)用的一般模式如圖1所示。


    用戶設(shè)計部分是整個片上系統(tǒng)的核心,主要是完成系統(tǒng)要實現(xiàn)的所有任務(wù),對整個系統(tǒng)進行整體的調(diào)度和控制。
    用戶接口部分主要是接收用戶設(shè)計部分傳送的操作數(shù)據(jù),以及與這些操作數(shù)據(jù)相對應(yīng)的控制指令,之后將這些數(shù)據(jù)進行整理,然后按照一定的時序要求發(fā)出。如果操作的是多路不同種類的數(shù)據(jù)時,則還要將這多路數(shù)據(jù)進行仲裁,保證所有數(shù)據(jù)都不會被發(fā)錯或者丟失。
    DDR2存儲控制器主要是接收用戶接口部分發(fā)給的特定的讀寫操作控制指令和已經(jīng)整理好的數(shù)據(jù),將這些指令進行進一步的解析,最后將經(jīng)過解析產(chǎn)生的那些DDR2存儲器硬件可以識別的信號以及與讀寫有效信號有關(guān)的寫數(shù)據(jù)輸出給DDR2,讀數(shù)據(jù)從DDR2存儲器中讀回。
    DDR2存儲器主要是按照讀寫有效信號將要處理的數(shù)據(jù)進行讀出和寫入操作。

2 用戶接口設(shè)計
   
用戶接口設(shè)計的原理如圖2所示。


    其主要包括寫數(shù)據(jù)通路、讀數(shù)據(jù)通路以及接口控制3大模塊。
    寫數(shù)據(jù)通路按照輸入存儲器路數(shù)的不同分為以下兩種:只有一路數(shù)據(jù)輸入時只有控制模塊和地址計算模塊;當有多路數(shù)據(jù)輸入時,不僅有控制模塊和地址計算模塊還有仲裁模塊。
    控制模塊主要是將輸入的數(shù)據(jù)進行一次2乒乓操作的緩存,再將緩存后的數(shù)據(jù)拼接成64位數(shù)據(jù),之后在仲裁模塊允許該路數(shù)據(jù)寫操作時將這些數(shù)據(jù)發(fā)送給仲裁模塊。
    地址計算模塊主要是計算每路信號的每個數(shù)據(jù)的存儲地址,由于每路數(shù)據(jù)都是不同數(shù)據(jù)類型的,因此必須要將每路地址的計算與其數(shù)據(jù)嚴格地對應(yīng)起來,要正確的保存好每次寫數(shù)據(jù)操作的地址,以便產(chǎn)生下次操作的正確地址。
    仲裁模塊主要是保證多路數(shù)據(jù)對DDR2控制器的訪問可以正確進行。DDR2存儲控制器采用的是高效的burst操作(對于本設(shè)計采用的是burst為30),也就是在一次讀操作或者是寫操作的過程中要連續(xù)處理burst長度所定義的數(shù)據(jù)個數(shù)(在本設(shè)計中每次讀寫操作要完成30個64位數(shù)據(jù)的讀出或?qū)懭?。這樣在一次請求操作被響應(yīng)之后,在接下來的15個周期只能傳輸這路數(shù)據(jù),在將這路數(shù)據(jù)傳輸完成之前不能再響應(yīng)其他路數(shù)據(jù)的操作請求,這樣就有可能導(dǎo)致其他多路數(shù)據(jù)的操作請求在本次操作結(jié)束之后同時到來,這樣就要求仲裁模塊必須要很好地控制每路數(shù)據(jù)之間的操作順序,使得多路信號對存儲器的訪問機率大致相同。鑒于此,本設(shè)計中采用了輪詢的機制。
    讀通路和寫通路基本類似,只是讀通路不需要對數(shù)據(jù)進行拼接,相反的需要對數(shù)據(jù)進行拆分,將DDR2存儲器輸出的64位數(shù)據(jù)拆分成原始輸入時的數(shù)據(jù),并將這些數(shù)據(jù)存入讀操作端的FIFO中。這樣在外部請求數(shù)據(jù)數(shù)據(jù)時,若要求的數(shù)據(jù)已經(jīng)在FIFO中則直接將數(shù)據(jù)輸出即可,不需要再向DDR2存儲控制器請求,若要求的數(shù)據(jù)還沒在FIFO中則要先向DDB2存儲控制器請求數(shù)據(jù),將數(shù)據(jù)存入該FIFO,之后再將FIFO中本次要求讀出的數(shù)據(jù)輸出。
    接口控制模塊主要是接收寫通路的寫操作請求信號以及它對應(yīng)的地址信號和數(shù)據(jù)信號,讀通路的讀操作請求信號以及它對應(yīng)的地址信號,并將這些信號按照DDR2存儲控制器的時序要求發(fā)送給DDR2存儲控制器,之后再接收DDR2存儲控制器發(fā)回的讀數(shù)據(jù)。DDR2存儲控制器的讀寫操作時序如圖3所示。



3 仿真驗證
   
對本設(shè)計的驗證采用的是6路8位數(shù)據(jù)以27 MHz的頻率寫入讀出操作。對其進行整體讀寫仿真的時序結(jié)果如圖4所示。


    由該圖可知,當將數(shù)據(jù)寫入到DDR2中的數(shù)量到達一定程度時,開始向向外讀出數(shù)據(jù),寫入的時序和讀出的時序整體上符合設(shè)計要求。
    對讀寫操作的具體仿真時序如圖5所示。


    由該圖可知,寫操作時的各種控制指令以及地址和數(shù)據(jù)的發(fā)送都是完全正確的;讀操作時的各種控制指令以及地址和數(shù)據(jù)的發(fā)送也是完全正確的。
    對該設(shè)計采用XILINX Spartan6系列的xc6slx16—2ftg256器件進行綜合,其結(jié)果如圖6所示。
    由該圖可知該設(shè)計使用的邏輯資源相當小,其中寄存器還不到總數(shù)的百分之一,查找表也只使用了總數(shù)的百分之二。

4 改進
   
在一般情況下,DDR2的硬件存儲速率很快,其會等待存儲控制器發(fā)送下一個操作指令,而DDR2存儲控制器的操作指令是由用戶接口發(fā)出的,因此可以提出以下改進方案??梢栽诖鎯刂破髑岸颂砑佣鄠€FIFO,將與操作有關(guān)的所有指令、地址以及數(shù)據(jù)對應(yīng)起來存入這些FIFO中,這樣等到DDR2存儲控制器將本次操作完成之后自動將所有FIFO中與下次操作有關(guān)的指令和數(shù)據(jù)讀出,直接進行下一次DDR2的操作,與此同時用戶接口部分在這些FIFO沒滿的情況下,還仍然向這些FIFO中寫入要操作的所有指令和數(shù)據(jù)。

5 結(jié)論
   
由以上仿真結(jié)果可知,該設(shè)計在整個設(shè)計讀寫頻率很高時仍然可以保證所有數(shù)據(jù)的正確操作,不會存在數(shù)據(jù)的丟失或者錯誤。由以上綜合結(jié)果可知,該設(shè)計占用的FPGA片上資源很少,運行頻率很高,基本可以滿足所有設(shè)計的要求。因此可知,該設(shè)計具有很高的工作頻率,解決了電路設(shè)計中DDR2存儲器讀寫操作頻率的瓶頸問題,使得整個設(shè)計的工作效率得到很大的提高。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設(shè)備,其驅(qū)動電源的性能直接關(guān)系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅(qū)動電源設(shè)計中至關(guān)重要的兩個環(huán)節(jié),集成化方案的設(shè)計成為提升電機驅(qū)動性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設(shè)備的使用壽命。然而,在實際應(yīng)用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設(shè)計、生...

關(guān)鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術(shù)之一是電機驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅(qū)動系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動汽車的動力性能和...

關(guān)鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設(shè)中,街道及停車場照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設(shè)計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關(guān)鍵字: LED 驅(qū)動電源 開關(guān)電源

LED驅(qū)動電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動電源
關(guān)閉