日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設計自動化
[導讀]FPGA管腳設計FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應用管腳等。其中有些管腳可有多種用途,所以在設計FPGA電路之前,需要認真的閱讀相應FPGA的芯片手冊。下面以Altera公司的Cyclone系

FPGA管腳設計

FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應用管腳等。其中有些管腳可有多種用途,所以在設計FPGA電路之前,需要認真的閱讀相應FPGA的芯片手冊。

下面以Altera公司的Cyclone系列FPGA為例,介紹FPGA的各種功能管腳。

(1)用戶I/O。

I/Onum(LVDSnumn):可用作輸入或輸出,或者雙向口,同時可作為LVDS差分對的負端。其中num表示管腳序號。

一般在繪制FPGA原理圖時,將同一種功能和用途的管腳放在一個框圖中,如圖2.3所示是用戶I/O的原理圖。

(2)配置管腳。

MSEL[1..0]:用于選擇配置模式。FPGA有多種配置模式,比如主動、被動、快速、正常、串行、并行等,可以此管腳進行選擇。

DATA0:FPGA串行數(shù)據(jù)輸入,連接至配置器件的串行數(shù)據(jù)輸出管腳。

DCLK:FPGA串行時鐘輸出,為配置器件提供串行時鐘。

nCSO(I/O):FPGA片選信號輸出,連接至配置器件的nCS管腳。

ASDO(I/O):FPGA串行數(shù)據(jù)輸出,連接至配置器件的ASDI管腳。

nCEO:下載鏈器件使能輸出。在一條下載鏈(Chain)中,當?shù)谝粋€器件配置完成后,此信號將使能下一個器件開始進行配置。下載鏈的最后一個器件的nCEO應懸空。

圖2.3 FPGA用戶I/O原理圖

nCE:下載鏈器件使能輸入,連接至上一個器件的nCEO。下載鏈第一個器件的nCE接地。

nCONFIG:用戶模式配置起始信號。

nSTATUS:配置狀態(tài)信號。

CONF_DONE:配置結束信號。

如圖2.4所示是FPGA配置管腳原理圖。

圖2.4 FPGA配置管腳原理圖

(3)電源管腳。

VCCINT:內核電壓。通常與FPGA芯片所采用的工藝有關,例如130nm工藝為1.5V,90nm工藝為1.2V。

VCCIO:端口電壓。一般為3.3V,還可以支持選擇多種電壓,如5V、1.8V、1.5V等。

VREF:參考電壓。

GND:信號地。

(4)時鐘管腳。

VCC_PLL:鎖相環(huán)管腳電壓,直接連VCCIO。

VCCA_PLL:鎖相環(huán)模擬電壓,一般通過濾波器接到VCCINT上。

GNDA_PLL:鎖相環(huán)模擬地。

GNDD_PLL:鎖相環(huán)數(shù)字地。

CLKnum(LVDSCLKnump):鎖相環(huán)時鐘輸入。支持LVDS時鐘輸入,p接正端,num表示PLL序號。

CLKnum(LVDSCLKnumn):鎖相環(huán)時鐘輸入。支持LVDS時鐘輸入,n接負端,num表示PLL序號。

PLLnum_OUTp(I/O):鎖相環(huán)時鐘輸出。支持LVDS時鐘輸入,p接正端,num表示PLL序號。

PLLnum_OUTn(I/O):鎖相環(huán)時鐘輸出。支持LVDS時鐘輸入,n接負端,num表示PLL序號。

如圖2.6所示是FPGA時鐘管腳原理圖。

圖2.5 FPGA電源管腳原理圖 圖2.6 FPGA時鐘管腳原理圖

另外,F(xiàn)PGA的管腳中,有一些是全局時鐘,這些管腳在FPGA中已經(jīng)做好了時鐘樹。使用這些管腳作為關鍵時鐘或信號的布線可以獲得最佳性能。

(5)特殊管腳。

VCCPD:用于選擇驅動電壓。

VCCSEL:用于控制配置管腳和鎖相環(huán)相關的輸入緩沖電壓。

PORSEL:上電復位選項。

NIOPULLUP:用于控制配置時所使用的用戶I/O的內部上拉電阻是否工作。

TEMPDIODEn/p:用于關聯(lián)溫度敏感二極管。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經(jīng)自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉