日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]目前的交換式穩(wěn)壓器和電源設(shè)計更精巧、性能也更強大,但其面臨的挑戰(zhàn)之一,在于不斷加速的開關(guān)頻率使得PCB設(shè)計更加困難。PCB布局正成為區(qū)分一個開關(guān)電源設(shè)計好壞的分水嶺。本文將就如何在第一次就實現(xiàn)良好PCB布局提出建議。

目前的交換式穩(wěn)壓器和電源設(shè)計更精巧、性能也更強大,但其面臨的挑戰(zhàn)之一,在于不斷加速的開關(guān)頻率使得PCB設(shè)計更加困難。PCB布局正成為區(qū)分一個開關(guān)電源設(shè)計好壞的分水嶺。本文將就如何在第一次就實現(xiàn)良好PCB布局提出建議。

以一個將24V降為3.3V的3A交換式穩(wěn)壓器為例。乍看之下,一個10W穩(wěn)壓器不會太困難,所以設(shè)計師通常會忍不住直接進入建構(gòu)階段。

不過,在采用像美國國家半導(dǎo)體的Webench等設(shè)計軟件后,我們可觀察該構(gòu)想實際上會遭遇哪些問題。輸入上述要求后,Webench會選出該公司‘SimplerSwitcher’系列的LM25576(一款包括3AFET的42V輸入組件)。它采用的是帶散熱墊的TSSOP-20封裝。

Webench選項包括對體積或效率的設(shè)計最佳化,這些均為單一選項。即高效率要求低開關(guān)頻率(降低FET內(nèi)的開關(guān)損耗)。因此需要大容量的電感和電容,因而需更大PCB空間。

注意:最高效率是84%,且此最高效率是當(dāng)輸入-輸出間的壓差很低時實現(xiàn)的。此例中,輸入/輸出比率大于7。一般情況,用兩個級降低級-級比率,但透過兩個穩(wěn)壓器得到的效率不會更好。

接著,我們選擇最小PCB面積的最高開關(guān)頻率。高開關(guān)頻率最可能在布局方面產(chǎn)生問題。隨后Webench產(chǎn)生包含所有主動和被動組件的電路圖。

電路設(shè)計

參考圖1的電流通路:把FET在導(dǎo)通狀態(tài)下流經(jīng)的通路標(biāo)記為紅色;把FET在關(guān)斷狀態(tài)下的回路標(biāo)記為綠色。我們觀察到兩種不同情況:兩種顏色區(qū)域和僅一種顏色的區(qū)域。我們必須特別關(guān)注后一種情況,因為此時電流在零以及滿量程電壓間交替變化。這些均為高di/dt區(qū)域。

 


 

圖1

高di/dt的交流電在PCB導(dǎo)線周圍產(chǎn)生大量磁場,該磁場是該電路內(nèi)其它組件甚至同一或鄰近PCB上其它電路的主要干擾源。由于假設(shè)公共電流路徑不是交流電,因此它不是關(guān)鍵路徑,di/dt的影響也小得多。另一方面,隨著時間變化,這些區(qū)域的負載更大。本例中,從二極管陰極到輸出以及從輸出地到二極管陽極是公共通路。當(dāng)輸出電容充放電時,該電容具有極高的di/dt。連接輸出電容的所有線路必須滿足兩個條件:由于電流大,它們要寬;為最小化di/dt影響,它們必須盡量短。

 


 

圖2

事實上,設(shè)計師不應(yīng)采用把導(dǎo)線從Vout和接地引至電容的所謂傳統(tǒng)布局方法。這些導(dǎo)線應(yīng)是流經(jīng)大交流電的。將輸出和接地直接連至電容端子是更好的方法。因此,交替變化的電流僅展現(xiàn)在電容上。連接電容的其它導(dǎo)線現(xiàn)在流經(jīng)的幾乎是恒定電流,且與di/dt相關(guān)的任何問題都已被解決。

 


 

圖3

接地設(shè)計是另一個經(jīng)常發(fā)生誤解之處。只是簡單地在‘level2’放置一個地平面并將全部接地連接連至其上并不會獲得好的結(jié)果。

 


 

圖4

讓我們看看為什么。我們的設(shè)計范例顯示,有高達3A的電流必須從接地流回到源端(一個24V汽車電池或一個24V電源)。在二極管、COUT、CIN和負載的接地連接處會有大電流。而交換式穩(wěn)壓器的接地連接流經(jīng)的電流小。同樣情況也適用于電阻分壓器的接地參考。若上述全部接地接腳都連至一個地平面,我們會遇到接地彈跳(groundbouncing)。雖然很小,但電路中的感應(yīng)點(如藉以獲得反饋電壓的電阻分壓器)將不會有穩(wěn)定的參考接地。這樣,整個穩(wěn)壓精密度將受到極大影響。實際上,我們甚至?xí)碾[藏在level2的地平面中得到‘震鈴(ringing)’,而該震鈴非常難以定位。

另外,大電流連接必須用到連接地平面的過孔,而過孔是另一個干擾和噪聲源。把CIN接地連接作為電路輸入和輸出側(cè)所有大電流接地導(dǎo)線的星節(jié)點是更好的方案。星節(jié)點連接地平面及兩個小電流接地連接(IC和分壓器)。

 


 

圖5

現(xiàn)在地平面很潔凈:沒有大電流、沒有地彈跳。所有大電流地是以星型與CIN地連接起來的。所有設(shè)計師必須做的是使接地導(dǎo)線(全部在PCB的第一層)盡可能短而粗。在這種背景下,若節(jié)省銅,基本上不會獲得好結(jié)果。

節(jié)點阻抗

應(yīng)檢查高阻抗節(jié)點,因為它們很容易被干擾。

最關(guān)鍵節(jié)點是IC的反饋接腳,其訊號取自電阻分壓器。FB接腳是放大器(如LM25576)或比較器的輸入(如采用磁滯穩(wěn)壓器的場合)。在兩種情況,F(xiàn)B點的阻抗都相當(dāng)高。因此,電阻分壓器應(yīng)放置在FB接腳的右側(cè),從電阻分壓器中間連一條短導(dǎo)線到FB。從輸出到電阻分壓器的導(dǎo)線是低阻抗,且可用較長導(dǎo)線連至電阻分壓器。此處的重點是布線方法而非導(dǎo)線長度。

其它節(jié)點就不是如此關(guān)鍵了。所以不必憂慮開關(guān)節(jié)點、二極管、COUT、開關(guān)IC的VIN接腳或CIN。

布線技巧

布線手法會為電阻分壓器帶來差別。該導(dǎo)線從COUT連至電阻分壓器,其接地回到COUT。我們必須確保該回路不會形成一個開放區(qū)域。開放區(qū)域會產(chǎn)生接收天線的作用。若我們能保證導(dǎo)線下的地平面是沒被干擾的,則由導(dǎo)線和其下的接地以及l(fā)evel1和level2間形成的區(qū)域應(yīng)是不受干擾的?,F(xiàn)在,我們可得知為何接地不應(yīng)放在level4,因為距離顯著增加了。

另一種方式是電阻分壓器的地連接可布線至level1,使兩條導(dǎo)線平行并盡可能靠近以使區(qū)域更小。這些觀察適用于訊號流經(jīng)的全部導(dǎo)線:傳感器連接、放大器輸出、ADC或音訊功率放大器的輸入。對每個模擬訊號,都要處理得使其不太容易導(dǎo)入噪聲。

只要有可能,就盡量最小化開放區(qū)域的這個要求,對低阻抗導(dǎo)線也同樣適用;在這種情況下,我們有一個向PCB其它部份或其它設(shè)備發(fā)射干擾訊號的潛在源(天線)。注意:就開放區(qū)域來說是越小越好。

以下兩條導(dǎo)線也很關(guān)鍵:從IC的開關(guān)輸出到二極管和電感節(jié)點;從二極管到該節(jié)點。這兩條導(dǎo)線都有很高的di/dt:無論是開關(guān)導(dǎo)通還是二極管流過電流,所以導(dǎo)線應(yīng)盡可能短而粗。從節(jié)點到電感以及從電感到COUT的導(dǎo)線就不那么關(guān)鍵。在本例中,電感電流相對恒定且變化緩慢。我們要做的是確保它是低阻抗點以最小化壓降。

實際布局

我們看一下好的布局(下面)。主要組件是一款與外接FET一起使用的MSOP-8封裝控制器。

觀察CIN附近的空間。注意:該電容的接地點直接連至二極管陽極。你無法使‘電源地’內(nèi)的導(dǎo)線過短!FET[SW]應(yīng)向上移動幾毫米以縮短陰極-電感-FET導(dǎo)線。

 


 

COUT區(qū)域是看不到的。但我們可觀察到電阻分壓器(FB1-FB2)非常接近該IC。FB2與另一個地平面連接,IC的地接腳也一樣處理。利用三個過孔把‘訊號’地連至地平面,而‘電源’地也是利用三個過孔連接PCB的GND接腳。這樣,‘訊號’地就不會‘看’到‘電源’地的任何接地彈跳。

若你遵循幾個簡單規(guī)則(本文僅討論了其中一些),則你的PCB布局將不會遇到麻煩。在動手布局前,仔細思考PCB布局將事半功倍,有助于節(jié)省處理開關(guān)電源異常所需花費的時間。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在電子制造領(lǐng)域,可制造性設(shè)計(Design for Manufacturability, DFM)已成為縮短產(chǎn)品開發(fā)周期、降低生產(chǎn)成本的核心方法。DFM通過在設(shè)計階段融入制造工藝約束,確保產(chǎn)品從圖紙到實物的高效轉(zhuǎn)化。

關(guān)鍵字: DFM PCB

印刷電路板(PCB)是現(xiàn)代電子設(shè)備的“神經(jīng)中樞”,而多層PCB通過垂直堆疊技術(shù),將電路密度提升至新高度。其內(nèi)部結(jié)構(gòu)猶如一座精密的微觀城市,每一層都承載著特定功能。

關(guān)鍵字: PCB 電源

在芯片性能狂飆突進的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當(dāng)FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時,單純依靠經(jīng)驗設(shè)計或后期打補丁,往往會讓研發(fā)陷入“改了又改”的死循環(huán)。此時,ANSYS...

關(guān)鍵字: 熱設(shè)計仿真 Icepak PCB

在高速數(shù)字電路設(shè)計中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設(shè)備開發(fā)團隊在調(diào)試一款基于FPGA的千兆以太網(wǎng)板卡時,發(fā)現(xiàn)數(shù)據(jù)傳輸誤碼率隨工作頻率提升顯著增加。經(jīng)排查,問題根源指向電源分配網(wǎng)絡(luò)(PDN)阻抗超標(biāo),...

關(guān)鍵字: PCB PDN阻抗 電源完整性 PI

在高頻、高速PCB設(shè)計中,通孔作為層間信號互連的核心載體,不再是簡單的電氣連接點,其阻抗特性直接決定信號傳輸質(zhì)量,是影響信號完整性(SI)的關(guān)鍵因素之一。隨著電子設(shè)備向高頻化、高密度、高速化迭代,信號頻率突破1GHz、上...

關(guān)鍵字: PCB 通孔 信號失真

在工業(yè)電源PCB設(shè)計中,信號完整性(SI)與電源完整性(PI)的協(xié)同設(shè)計(PISI)已成為提升系統(tǒng)可靠性的核心方法。當(dāng)電源噪聲與信號傳輸相互干擾時,傳統(tǒng)獨立設(shè)計方法往往導(dǎo)致性能瓶頸,而PISI協(xié)同設(shè)計通過統(tǒng)一建模、聯(lián)合仿...

關(guān)鍵字: 工業(yè)電源 PCB 阻抗控制

在高速數(shù)字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號速率突破10Gbps、電源電流密度超過50A/cm2,信號串?dāng)_與電源紋波的耦合效應(yīng)已成為制約系統(tǒng)穩(wěn)定性的關(guān)鍵瓶頸。...

關(guān)鍵字: PCB 信號串?dāng)_ 電源紋波

在電子工業(yè)高速發(fā)展的當(dāng)下,PCB(印刷電路板)作為電子設(shè)備的核心載體,其可靠性直接決定了產(chǎn)品的使用壽命與性能穩(wěn)定性。加速壽命試驗(ALT)通過模擬極端環(huán)境應(yīng)力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質(zhì)量風(fēng)險...

關(guān)鍵字: PCB ALT

在工業(yè)電源領(lǐng)域,LLC諧振拓撲憑借其高效能、低電磁干擾和寬電壓調(diào)節(jié)能力,已成為中高功率應(yīng)用的核心解決方案。然而,PCB設(shè)計中的寄生參數(shù)問題若未妥善處理,將直接導(dǎo)致開關(guān)損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...

關(guān)鍵字: 工業(yè)電源 PCB

在PCB(Printed Circuit Board,印制電路板)設(shè)計中,走線是連接電路元器件、實現(xiàn)信號傳輸與電源分配的核心環(huán)節(jié)。隨著電子設(shè)備向高頻、高速、高集成度方向發(fā)展,常規(guī)走線已無法滿足復(fù)雜電路的性能需求,特殊走線...

關(guān)鍵字: PCB 電容
關(guān)閉