日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀] 摘 要: 針對二進制轉(zhuǎn)十進制(BCD)轉(zhuǎn)碼器的FPGA實現(xiàn)目標(biāo),提出了一種高效、易于重構(gòu)的轉(zhuǎn)碼器設(shè)計方案。并在FPGA開發(fā)板上成功地實現(xiàn)了該設(shè)計,驗證結(jié)果表明,與使用中規(guī)模集成電路IP核(SN74185A)實現(xiàn)的7 bit、10 bit和

 

摘 要: 針對二進制轉(zhuǎn)十進制(BCD)轉(zhuǎn)碼器的FPGA實現(xiàn)目標(biāo),提出了一種高效、易于重構(gòu)的轉(zhuǎn)碼器設(shè)計方案。并在FPGA開發(fā)板上成功地實現(xiàn)了該設(shè)計,驗證結(jié)果表明,與使用中規(guī)模集成電路IP核(SN74185A)實現(xiàn)的7 bit、10 bit和12 bit的轉(zhuǎn)碼器相比,本設(shè)計可以分別節(jié)約28.5%、47.6%和49.6%的硬件實現(xiàn)代價(邏輯單元LEs);同時,電路的路徑延遲也分別減少了0.7 ns、2.1 ns和8.9 ns.

為了實現(xiàn)測量數(shù)據(jù)的實時顯示,電子測量系統(tǒng)常用到二-十進制(BCD)轉(zhuǎn)碼器來完成數(shù)據(jù)的實時轉(zhuǎn)換。目前,電子系統(tǒng)中的二-十進制(BCD)數(shù)制轉(zhuǎn)換有三類實現(xiàn)方法,一是采用軟件算法的實現(xiàn)方式,傳統(tǒng)的方法是用DAA調(diào)節(jié)指令實現(xiàn),但效率較低;其次是純硬件運算實現(xiàn)方式,這種實現(xiàn)方式從數(shù)據(jù)轉(zhuǎn)換運算到硬件的直接映射,常采用邏輯運算和數(shù)據(jù)移位來實現(xiàn)數(shù)據(jù)轉(zhuǎn)換,轉(zhuǎn)換效率較高,但是在轉(zhuǎn)換數(shù)據(jù)位數(shù)較多時,運算量會顯著增加,硬件實現(xiàn)代價也較大;三是基于數(shù)據(jù)查找表LUT(Lookup Table)的實現(xiàn)方式。

本文提出了一個高效、易于重構(gòu)的二-十進制(BCD)轉(zhuǎn)碼器設(shè)計方案,并在FPGA開發(fā)板上成功地進行了設(shè)計驗證。

  1 二-十進制(BCD)碼的轉(zhuǎn)換算法


從以上的二-十進制(BCD)碼變換算法中可以看到,二進制數(shù)據(jù)的最低位b1不需要轉(zhuǎn)換而直接輸出,而且每個轉(zhuǎn)換運算單元的低3位輸出數(shù)據(jù)始終不會大于(4)D/(100)B,這樣就能夠保證最后得到的每一位BCD碼不會大于(9)D/(1001)B,從而得到BCD碼的正確轉(zhuǎn)換輸出。

  2 二-十進制(BCD)轉(zhuǎn)碼器的實現(xiàn)

2.1 二-十進制(BCD)轉(zhuǎn)碼器的ASIC實現(xiàn)

根據(jù)上述的轉(zhuǎn)換算法,參考文獻[5]、[11]中給出了全定制的轉(zhuǎn)碼器專用集成電路(ASIC)實現(xiàn)方案。首先,構(gòu)造出5 bit二進制數(shù)的轉(zhuǎn)換單元,然后再以此轉(zhuǎn)換單元為基本單位擴展成其他的多位二-十進制(BCD)轉(zhuǎn)碼器,TI公司的SN74185A芯片就是這樣的一個5 bit數(shù)據(jù)轉(zhuǎn)換單元,用它實現(xiàn)的10 bit二-十進制(BCD)碼轉(zhuǎn)換器如圖2所示。

圖2所示的轉(zhuǎn)碼器與圖1的結(jié)構(gòu)區(qū)別在于采用了5 bit的轉(zhuǎn)換單元而不是4 bit的基本單元(高3 bit轉(zhuǎn)換單元的最高位輸入接地),從而簡化了多位轉(zhuǎn)碼器的電路結(jié)構(gòu)。每個轉(zhuǎn)換單元(SN74185A)的6個輸出位權(quán)依次是(20、10、5、4、2、1),因此也保證了每個轉(zhuǎn)換運算單元的低3位輸出數(shù)據(jù)始終不會大于(4)D/(100)B,使最后得到的每位BCD碼都不會大于(9)D/(1001)B。使用時要求轉(zhuǎn)換單元(SN74185A)的無用輸入端作接地處理。假如需要轉(zhuǎn)換的10 bit數(shù)據(jù)是(1110011011)B,每個轉(zhuǎn)換模塊完成輸入二進制數(shù)據(jù)的位權(quán)轉(zhuǎn)換,如圖2所示,經(jīng)過第一層數(shù)據(jù)轉(zhuǎn)換后得到(10101111011),再依次經(jīng)過后面第2層至第4層的數(shù)據(jù)轉(zhuǎn)換,得到各層次相應(yīng)轉(zhuǎn)換輸出分別是:(10111000011)、(100011000011)、(0100100100011),第4層的轉(zhuǎn)換輸出就是十進制(BCD)碼:(0100100100011)BCD=(923)D。

2.2 基于FPGA的二-十進制(BCD)轉(zhuǎn)碼器設(shè)計

在片上數(shù)字系統(tǒng)(SOPC)中實現(xiàn)二-十進制(BCD)碼轉(zhuǎn)換器,如果直接依據(jù)圖2所示的結(jié)構(gòu),使用SN74185A芯片的IP核(Quartus II工具提供)來實現(xiàn)轉(zhuǎn)碼器不但存在著2.1中所述的不足之處,而且還會面臨著更大的硬件資源浪費問題,這是由于FPGA中的邏輯單元(LEs)都是基于4輸入的數(shù)據(jù)查找表(LUT),如果要實現(xiàn)5輸入的轉(zhuǎn)換單元(SN74185A),就需要查找表級聯(lián)擴展,從而會造成路徑延遲進一步增大、邏輯單元利用率降低、硬件實現(xiàn)代價提高。

為了克服以上的轉(zhuǎn)碼器設(shè)計缺陷,針對FPGA的結(jié)構(gòu)特點,筆者提出了以下設(shè)計思路:(1)以4 bit數(shù)據(jù)轉(zhuǎn)換作為基本的轉(zhuǎn)換單元來適應(yīng)FPGA結(jié)構(gòu)特點,而提高邏輯單元利用率,達到降低硬件代價的目的;(2)利用Verilog HDL層次化設(shè)計描述的靈活性,以4 bit數(shù)據(jù)轉(zhuǎn)換單元為最底層模塊,構(gòu)造出更大的5 bit和6 bit轉(zhuǎn)換單元(模塊)。這種設(shè)計方法為二-十進制(BCD)轉(zhuǎn)碼器的構(gòu)建提供了4 bit、5 bit和6 bit三種不同大小的單元模塊,可使每一個轉(zhuǎn)換單元模塊的使用恰到好處(需要小模塊的地方就不會使用大模塊)。

2.2.1 二-十進制(BCD)轉(zhuǎn)碼器單元模塊設(shè)計

采用上文所述基于FPGA的二-十進制(BCD)轉(zhuǎn)碼器設(shè)計方案,關(guān)鍵在于要做好最底層模塊(4 bit轉(zhuǎn)碼模塊)的優(yōu)化設(shè)計,對4 bit轉(zhuǎn)碼模塊的不同Verilog HDL描述方式也會帶來不同的實現(xiàn)代價;本文使用結(jié)構(gòu)描述實現(xiàn)4 bit轉(zhuǎn)碼模塊(Bin2Bcd_4),再通過4 bit轉(zhuǎn)碼模塊層次實例化構(gòu)成5 bit轉(zhuǎn)碼模塊(Bin2Bcd_5)和6 bit轉(zhuǎn)碼模塊(Bin2Bcd_6)的設(shè)計,4 bit、5 bit和6 bit三種單元模塊的構(gòu)造示意圖如圖3所示。

2.2.2 基于混合模塊的二-十進制(BCD)轉(zhuǎn)碼器設(shè)計

根據(jù)二-十進制(BCD)轉(zhuǎn)碼算法,使用上文2.2.1中得到的4 bit、5 bit和6 bit三種二-十進制轉(zhuǎn)碼單元模塊,構(gòu)造出7 bit、10 bit和12 bit二-十進制(BCD)轉(zhuǎn)碼器結(jié)構(gòu),如圖4所示,轉(zhuǎn)碼單元模塊的多余輸入端接地,多余輸出端懸空。

3 二-十進制(BCD)轉(zhuǎn)碼器的設(shè)計驗證

本文使用Quartus II 6.0(Full Version)開發(fā)工具,對于圖4所示的3個混合模塊構(gòu)建的二-十進制(BCD)轉(zhuǎn)碼器,在Altera公司的FPGA(Altera EP1K30QC208-2)芯片上分別進行了設(shè)計驗證,驗證結(jié)果完全達到設(shè)計預(yù)期。其中12 bit二-十進制(BCD)轉(zhuǎn)碼器的功能仿真和時序仿真結(jié)果如圖5所示。

在完全相同的軟硬件驗證環(huán)境下,把圖4所示的轉(zhuǎn)碼器設(shè)計和使用中規(guī)模集成電路IP核(SN74185A)實現(xiàn)的7 bit、10 bit和12 bit的轉(zhuǎn)碼器進行了性能對比,驗證結(jié)果進一步表明了這種采用混合模塊構(gòu)建二-十進制(BCD)轉(zhuǎn)碼器的行之有效性;表1所示為采用這兩種構(gòu)建方法得到的7 bit、10 bit和12 bit轉(zhuǎn)碼器的驗證結(jié)果對比。

Altera EP1K30QC208-2(FPGA)芯片上的7 bit、10 bit和12 bit轉(zhuǎn)碼器設(shè)計驗證結(jié)果和使用IP核(SN74185A)實現(xiàn)的轉(zhuǎn)碼器驗證結(jié)果對比更加充分證明了這種設(shè)計思路的可行性;這種高效、易于重構(gòu)的二-十進制(BCD)轉(zhuǎn)碼器設(shè)計為基于FPGA的片上數(shù)字測量系統(tǒng)實現(xiàn)做出了有意義的積極探索。



參考文獻:

[1].BCDdatasheethttp://www.dzsc.com/datasheet/BCD_1225719.html.
[2].SN74185Adatasheethttp://www.dzsc.com/datasheet/SN74185A_616929.html.


來源:亮涼1次

 

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標(biāo)準(zhǔn)協(xié)會認...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計流程中,硬件與軟件的“割裂”往往是導(dǎo)致項目延期的元兇。當(dāng)RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設(shè)計與資源復(fù)用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計遷移至FPGA平臺,絕非簡單的“復(fù)制粘貼”。ASIC設(shè)計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA

在高性能FPGA設(shè)計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...

關(guān)鍵字: DSP48E2 FPGA

在浩瀚宇宙中,高能粒子如隱形的子彈,時刻轟擊著航天器的電子核心。對于FPGA而言,單粒子翻轉(zhuǎn)(SEU)可能導(dǎo)致邏輯狀態(tài)突變,引發(fā)災(zāi)/難性后果。此時,三模冗余(TMR)技術(shù)便成為守護系統(tǒng)可靠的“神盾”,它通過硬件代價換取極...

關(guān)鍵字: 抗輻射加固設(shè)計 FPGA 三模冗余
關(guān)閉