日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]PS2協(xié)議讀鍵盤值相當(dāng)簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程. 1.明確接線關(guān)系,只需接4根線,VCC要+5V,3.3我測(cè)試過不能用,時(shí)鐘和數(shù)據(jù)線要用bidir雙向口線,F(xiàn)PGA可以不用外接上拉電阻。另外,USB鍵

PS2協(xié)議讀鍵盤值相當(dāng)簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程.

1.明確接線關(guān)系,只需接4根線,VCC要+5V,3.3我測(cè)試過不能用,時(shí)鐘和數(shù)據(jù)線要用bidir雙向口線,F(xiàn)PGA可以不用外接上拉電阻。另外,USB鍵盤也可以用,只要用一個(gè)轉(zhuǎn)接頭轉(zhuǎn)成PS2即可。



2.讀取基本的鍵盤數(shù)據(jù),不需要FPGA發(fā)送任何數(shù)據(jù),只需讀取鍵盤發(fā)回來的數(shù)據(jù)即可

如下面的時(shí)序圖,每次鍵盤發(fā)送11個(gè)clock信號(hào),我們需要做的事情就是在時(shí)鐘的下降沿讀取數(shù)據(jù)


3.如何來采樣CLK低電平?

這里可以用一個(gè)FIFO來儲(chǔ)存數(shù)據(jù),如下面的程序,當(dāng)ps2_clk信號(hào)處于下降沿時(shí),ps2_clk_fallingedge值將被置高

reg [2:0] ps2_clkr;//用一個(gè)fifo來采樣ps2_clk信號(hào);

always @(posedge clk)

ps2_clkr <= {ps2_clkr[1:0], ps2_clk};

wire ps2_clk_risingedge = (ps2_clkr[2:1]==2'b01); // now we can detect ps2_clk rising edges

wire ps2_clk_fallingedge = (ps2_clkr[2:1]==2'b10); // and falling edges

4.當(dāng)檢測(cè)到第一個(gè)低電平時(shí),我們只需要連續(xù)讀取11個(gè)周期值就可以了,這里用一個(gè)變量i來控制

always @(posedge clk)

if(rst)

i <= 0;

else

begin

if(ps2_clk_fallingedge)

begin

data2[i] <= data[i];

data[i] <= ps2_data;

if(i<10) i <= i+1;

else i <= 0;

end

end

最后來解釋下這11個(gè)數(shù)據(jù)的功能,如下表


5.如果想進(jìn)一步區(qū)分鍵值,就需要查表了,如下表


基本按鍵,鍵盤會(huì)發(fā)送“F0”+“鍵碼”

擴(kuò)展按鍵,則發(fā)送“E0”+“F0”+“鍵碼”

大家都來試一下吧,一個(gè)下午就能搞定!

附程序,晶振頻率降至1MHz,用LED輸出鍵值

//==============================================================

module ps2(clk, rst, ps2_clk, ps2_data, data ,data2);

input clk, rst, ps2_clk , ps2_data;

output [10:0] data;

output [10:0] data2;

reg [3:0] i;

reg [10:0] data;//another fifo

reg [10:0] data2;

reg [2:0] ps2_clkr;//用一個(gè)fifo來采樣ps2_clk信號(hào);

always @(posedge clk)

ps2_clkr <= {ps2_clkr[1:0], ps2_clk};

wire ps2_clk_risingedge = (ps2_clkr[2:1]==2'b01); // now we can detect ps2_clk rising edges

wire ps2_clk_fallingedge = (ps2_clkr[2:1]==2'b10); // and falling edges

always @(posedge clk)

if(rst)

i <= 0;

else

begin

if(ps2_clk_fallingedge)

begin

data2[i] <= data[i];

data[i] <= ps2_data;

if(i<10) i <= i+1;

else i <= 0;

end

end

endmodule



來源:星夢(mèng)居0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀
關(guān)閉