日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]作者:李秋鳳,華清遠見嵌入式學院講師。 1、SOC(System On Chip) a):片上系統(tǒng),單片上集成系統(tǒng)級、多元化的大功能模塊,構成一個能夠處理各種信息的集成系統(tǒng) b):集成了許多功能模塊的微處理器核的單芯片電路系統(tǒng)。

作者:李秋鳳,華清遠見嵌入式學院講師。

1、SOC(System On Chip)

a):片上系統(tǒng),單片上集成系統(tǒng)級、多元化的大功能模塊,構成一個能夠處理各種信息的集成系統(tǒng) b):集成了許多功能模塊的微處理器核的單芯片電路系統(tǒng)。

c):可以大大縮小系統(tǒng)所占的面積,提高系統(tǒng)的性能和健壯性。

d):已嵌入式系統(tǒng)為核心,集軟硬于一體,并追求最高的集成度,是電子系統(tǒng)設計發(fā)展的必然趨勢和最終目標。

e):由硬件和軟件協(xié)同完成

2、SOPC(System On a Programmable Chip)

a):片上可編程系統(tǒng),是Altera公司提出來的一種靈活的,高效的SOC解決方案,它將處理器、存儲器(ROM、RAM等)、總線和總線控制器、IO口、DSP、鎖相環(huán)等集成到一片FPGA中。它具有靈活的設計方式,可裁剪,可擴充,可升級,并具備軟硬件在系統(tǒng)可編程功能。

3、IP核 (Intellectual Property核)

a):IP即知識產權,SOC和SOPC在設計上都是以集成電路IP核為基礎,集成電路IP經過預先設計、驗證,符合產業(yè)界普遍認同的設計規(guī)范和設計標準,并具有相對獨立并可以重復利用的電路模塊或子系統(tǒng),如CPU、運算器等

b):集成電路IP模塊具有知識含量高、占用芯片面積小、運行速度快、功耗低、可重用性等特點 c):美國Dataquest公司將半導體產業(yè)的IP定義為用于ASIC、ASSP和PLD等當中,并且是預先設計好的電路模塊

d):IP核模塊有行為級(Behavior)、結構級(Structure)和物理級(Physical),對應描述功能的不同分為三類:

i.:軟核(Soft IP Core):HDL文本形式提交用戶,經過RTL級設計優(yōu)化和功能驗證,但其中不含具體的物理信息;也稱虛擬組件(Virtual Compont,VC)

ii.:固核(Fire IP Core );介于軟核和硬核之間,完成門級電路綜合和時序仿真等設計環(huán)節(jié),以門級網表的形式提交給用戶

iii.:硬核(Hard IP Core );基于半導體工藝的物理設計,已有固定的拓撲布局和具體工藝,并已經過工藝驗證,具有可保證的性能

“本文由華清遠見
http://www.embedu.org/index.htm提供”



參考文獻:

[1].ROMdatasheethttp://www.dzsc.com/datasheet/ROM_1188413.html.


來源:華清遠見0次

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀
關閉