日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí) 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。 3)、為具有存儲(chǔ)單元的模塊插

典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、RTL級(jí) 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、RTL級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入BIST(Design For test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 Design Compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者JTAG)。
7)、使用 Design Compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 Formality工具,進(jìn)行 RTL級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 Formal Verification。
9)、版圖布局布線之前,使用PrimeTime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到DC的原始設(shè)計(jì)中。
13)、使用 Formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 Formal Verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者 Primetime。
16)、在Primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者Primetime中。
21)、使用Primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 LVS和DRC驗(yàn)證,然后流片。
設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入BIST(Design For test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 Design Compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者JTAG)。
7)、使用 Design Compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 Formality工具,進(jìn)行 RTL級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 Formal Verification。
9)、版圖布局布線之前,使用PrimeTime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到DC的原始設(shè)計(jì)中。
13)、使用 Formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 Formal Verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者 Primetime。
16)、在Primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者Primetime中。
21)、使用Primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 LVS和DRC驗(yàn)證,然后流片。


來(lái)源:ks990次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀
關(guān)閉