日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)宣布推出Virtex-5 LXT現(xiàn)場可編程門陣列(FPGA)器件的第一批產(chǎn)品。在賽靈思公司新推介的Virtex-5系列中針對領(lǐng)域進行優(yōu)化的四個平臺中,LXT系列是第二個。同時,LXT平臺系列

編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)宣布推出Virtex-5 LXT現(xiàn)場可編程門陣列(FPGA)器件的第一批產(chǎn)品。在賽靈思公司新推介的Virtex-5系列中針對領(lǐng)域進行優(yōu)化的四個平臺中,LXT系列是第二個。同時,LXT平臺系列還是第一個提供硬代碼PCI Express 端點和三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊的FPGA。Virtex-5 LXT 平臺還集成了業(yè)界功耗最低的65納米 (nm)收發(fā)器,交換帶寬在3.2 Gbps時的典型功耗為低于100mW每通道。

賽靈思公司就通過其早期使用計劃與幾家客戶密切合作。"安捷倫的高端儀器主要針對新興市場,需要基于FPGA的具有高帶寬連接以及在上市時間方面具有優(yōu)勢的SoC平臺。"作為賽靈思公司早期使用客戶之一的安捷倫公司研發(fā)部經(jīng)理M. Heinen先生說,"賽靈思Virtex-5 LXT 平臺為我們提供了所需要的系統(tǒng)性能,以及由3.2 Gbps收發(fā)器帶來的低功耗高速接口。多個平臺間的引腳兼容性還使我們能夠通過設(shè)計擴展來滿足未來需求。"

三重業(yè)務(wù)發(fā)展推動主流應(yīng)用

對于致力于三重業(yè)務(wù)(通過單個寬帶因特網(wǎng)協(xié)議連接同時提供語音、視頻和數(shù)據(jù)的服務(wù))市場的設(shè)備供應(yīng)商來說,Virtex-5 LXT平臺可幫助他們克服在帶寬、功耗和成本方面面臨的挑戰(zhàn)。優(yōu)化后的新平臺提供廣泛的全面兼容的且非常易用的協(xié)議解決方案,可使FPGA設(shè)計人員在范圍廣泛的應(yīng)用中從串行連接中受益。

"從為通信領(lǐng)域提高帶寬、降低成本和提升可擴展能力之初到現(xiàn)在,并行到串行接口的升級已經(jīng)成為整個行業(yè)范圍的潮流,涉及有線/無線、視頻、存儲、服務(wù)器和消費產(chǎn)品在內(nèi)的眾多應(yīng)用。能同時適用于所有需求的單一FPGA已經(jīng)不復(fù)存在了。"賽靈思公司產(chǎn)品開發(fā)副總裁Steve Douglass先生說,"Virtex-5 LXT是Virtex-5系列中第一個高速串行平臺。LXT平臺針對的是從100 Mbps至3.2 Gbps的大量串行連接應(yīng)用。"

業(yè)內(nèi)分析人士的積極評價

在存在多種標(biāo)準(zhǔn)的串行接口市場上,PCI Express和千兆以太網(wǎng)在FPGA所服務(wù)的市場中已開始成為領(lǐng)先的接口標(biāo)準(zhǔn),且到2009年時將有望占到所有端口發(fā)貨數(shù)量的80%以上 。

"很明顯,行業(yè)正在將高速串行技術(shù)作為首選的連接解決方案。與傳統(tǒng)并行接口相比,串行方案提供了更大的帶寬、更低的成本和功耗以及更高的可擴展能力。" Electronic Trend Publications首席分析師Steve Berry先生說,"通過幾代產(chǎn)品的努力,賽靈思公司已經(jīng)在業(yè)界成功確立了作為高速連接解決方案最佳供應(yīng)商的地位。通過為更廣泛的設(shè)計人員群體提供針對市場熱點的解決方案,賽靈思公司的Virtex-5 LXT 平臺進一步抬高了門檻。"

Virtex-5 LXT平臺

Virtex-5 LXT平臺提供了業(yè)界第一個內(nèi)建PCI Express端點模塊和三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊的FPGA,為設(shè)計人員提供了無需定制的解決方案,可幫助他們節(jié)約時間、降低功耗并節(jié)省寶貴的FPGA構(gòu)造資源。基于65納米 (nm) Virtex-5平臺和領(lǐng)先的ExpressFabric新技術(shù)、成熟的ASMBL 架構(gòu)以及低功耗三柵極氧化層技術(shù),與前一代90nm FPGA相比,Virtex-5 LXT平臺的整體性能平均提高30%,容量提高65%,動態(tài)功耗降低35%。與軟IP內(nèi)核實現(xiàn)方式相比,硬PCI Express內(nèi)核可幫助用戶節(jié)約多達10000個LUT和兩瓦特的功耗。

Virtex-5 LXT系列的主要特點和創(chuàng)新包括:


業(yè)界功耗最低的收發(fā)器:多達24個RocketIO收發(fā)器,工作在100 Mbps至3.2 Gbps之間,每對收發(fā)器/接收器的典型功耗小于100mW。

內(nèi)建PCI Express模塊:完全兼容的端點模塊,與RocketIO GTP收發(fā)器配合,提供 x1, x2, x4 和 x8 PCI Express接口。

內(nèi)建三重模式以太網(wǎng)媒體訪問控制器(MAC)模塊:四個獨立10/100/1000 Mbps模塊,與RocketIO收發(fā)器無縫配合。

業(yè)界最好的信號完整性:8個可編程的發(fā)送預(yù)校正水平和4個可編程的接收均衡水平可適應(yīng)最苛刻的信道。帶有Chipscope Pro軟件工具集的高級診斷功能為工程師提供了最佳的信號完整性解決方案。

最廣泛的協(xié)議支持:Virtex-5 RocketIO收發(fā)器支持大量業(yè)界標(biāo)準(zhǔn),包括PCI Express、Gigabit Ethernet、XAUI、SONET/SDH、CPRI 和 OBSAI、串行RapidIO, HD-SDI 和 光纖通道。

成品(Off-the-shelf)設(shè)計解決方案:全面的基于協(xié)議的解決方案,包括軟件、IP內(nèi)核、參考設(shè)計、開發(fā)套件、特性報告、協(xié)議兼容認(rèn)證、協(xié)作和設(shè)計支持。

價格和供貨

針對Virtex-5 LXT平臺的設(shè)計軟件支持從本月開始提供。Virtex-5 LXT工程樣品現(xiàn)在就通過賽靈思早期使用計劃(Xilinx Early Access Program)提供,有LX30T、LX50T和 LX110T 三種密度器件,LX85T和LX330T兩種密度的器件將在未來六個月推出。

于2008年量產(chǎn)時,千片批量時LX30T單價為109美元,LX50T為189美元,LX110T為529美元。這些價位與90nm FPGA器件相比節(jié)省50%以上的成本。為獲得更大幅度的成本節(jié)約,可選擇Virtex-5 EasyPath 計劃,此計劃將于批量生產(chǎn)時提供30%至80%不等的成本降低。




來源:小草0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式開發(fā)領(lǐng)域,工具鏈的生態(tài)競爭直接影響開發(fā)效率與產(chǎn)品競爭力。德州儀器(TI)的Code Composer Studio(CCS)與賽靈思(Xilinx)的Vitis作為兩大主流平臺,分別在DSP與FPGA/SoC開發(fā)...

關(guān)鍵字: TI Xilinx

Serial RapidIO(SRIO)是一種高性能、低引腳數(shù)、基于數(shù)據(jù)包交換的互連技術(shù),專為滿足未來高性能嵌入式系統(tǒng)的需求而設(shè)計。它由Motorola和Mercury等公司率先倡導(dǎo),旨在為嵌入式系統(tǒng)提供可靠的、高性能的...

關(guān)鍵字: SRIO Xilinx

隨著Altera,Xilinx兩家FPGA巨頭陸續(xù)被收購,F(xiàn)PGA的未來似乎已經(jīng)與數(shù)據(jù)中心、AI等超大規(guī)模應(yīng)用綁定。

關(guān)鍵字: Altera Xilinx

在現(xiàn)代電子設(shè)計自動化(EDA)工具鏈中,ModelSim作為一款功能強大的仿真軟件,廣泛應(yīng)用于FPGA(現(xiàn)場可編程門陣列)和數(shù)字IC設(shè)計的驗證階段。特別是在與Xilinx FPGA結(jié)合使用時,ModelSim能夠模擬復(fù)雜...

關(guān)鍵字: ModelSim Xilinx

在FPGA(現(xiàn)場可編程門陣列)設(shè)計與開發(fā)過程中,Xilinx的Vivado工具憑借其強大的功能和用戶友好的界面,受到了廣大工程師的青睞。然而,僅僅掌握Vivado的基本操作是遠(yuǎn)遠(yuǎn)不夠的,掌握一些使用小技巧可以極大地提高設(shè)...

關(guān)鍵字: Vivado FPGA Xilinx

在高速數(shù)據(jù)傳輸?shù)腇PGA設(shè)計中,時序約束是保證數(shù)據(jù)準(zhǔn)確傳輸?shù)年P(guān)鍵因素之一。特別是在LVDS(Low Voltage Differential Signaling)等高速接口設(shè)計中,信號的傳輸延時和時序?qū)R尤為重要。Xil...

關(guān)鍵字: 時序約束 Xilinx IDELAYE2應(yīng)用

在現(xiàn)代的FPGA設(shè)計中,球柵陣列(BGA)封裝已經(jīng)成為了一種常見的封裝方式,特別是在高性能、高密度的Xilinx FPGA設(shè)計中。BGA封裝以其高集成度、小體積和優(yōu)良的熱性能受到了廣泛的應(yīng)用。然而,BGA封裝的復(fù)雜性和高...

關(guān)鍵字: BGA 球柵陣列 Xilinx

Vivado是Xilinx公司推出的一款強大的FPGA開發(fā)工具,它為用戶提供了從設(shè)計到實現(xiàn)的全面解決方案。然而,在FPGA設(shè)計過程中,Vivado編譯錯誤是開發(fā)者經(jīng)常遇到的問題。本文將總結(jié)Vivado編譯過程中常見的錯誤...

關(guān)鍵字: Vivado編譯 Xilinx FPGA開發(fā)

在FPGA(現(xiàn)場可編程門陣列)的應(yīng)用中,F(xiàn)lash下載速度是一個關(guān)鍵的性能指標(biāo)。特別是在需要頻繁更新FPGA配置或進行大量數(shù)據(jù)傳輸?shù)膱鼍跋?,提高Flash下載速度顯得尤為重要。Xilinx作為全球領(lǐng)先的FPGA供應(yīng)商,其...

關(guān)鍵字: Flash Xilinx FPGA

視頻流媒體市場總額將從2021年的61個Billion一路增長,至2028年達到213個Billion。流媒體大漲的背后技術(shù)挑戰(zhàn)來自新一代的交互模型,會是“多對多”的形式。這種交互模型的變化,將會徹底改變基礎(chǔ)設(shè)施的部署模...

關(guān)鍵字: AMD Xilinx 加速卡 VPU Alveo MA35D
關(guān)閉