日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]摘 要:現(xiàn)場可編程門陣列(FPGA)由于其內部構成,容易引起競爭冒險現(xiàn)象,從而使電路工作的穩(wěn)定性大受影響,電路也容易產生誤動作,以致產生意想不到的后果。本文詳細介紹了冒險現(xiàn)象的產生,并結合實例介紹了消除競爭冒險現(xiàn)

摘 要:現(xiàn)場可編程門陣列(FPGA)由于其內部構成,容易引起競爭冒險現(xiàn)象,從而使電路工作的穩(wěn)定性大受影響,電路也容易產生誤動作,以致產生意想不到的后果。本文詳細介紹了冒險現(xiàn)象的產生,并結合實例介紹了消除競爭冒險現(xiàn)象的各種方法。這些方法主要通過改變設計,破壞毛刺產生的條件來減少毛刺的發(fā)生。他能夠使FPGA設計中毛刺的出現(xiàn)幾率減到最小,大大減少了邏輯錯誤,加強了電路工作的穩(wěn)定性,有效地抑制了干擾,使設計也更加優(yōu)化、合理。

關鍵詞:FPGA;競爭冒險;毛刺;邏輯錯誤

在數(shù)字電路設計中,經(jīng)常需要考慮競爭和冒險現(xiàn)象帶來的問題。尤其是采用FPGA器件后,這個問題尤為明顯,為了改善系統(tǒng)性能,加強系統(tǒng)的穩(wěn)定性,有效地抑制干擾,使得設計更加優(yōu)化、合理,本文將對競爭與冒險帶來的問題與消除方法加以詳細討論。

1 FPGA中的冒險現(xiàn)象

在使用分立元件設計數(shù)字系統(tǒng)時,由于PCB走線時存在分布電感和電容,所以幾納秒的毛刺將被自然濾除,而在PLD內部無分布電感和電容,所以在PLD/FPGA設計中,競爭和冒險問題將變得尤為突出,電路工作的穩(wěn)定性也大受影響。

由于信號在FPGA器件內部通過連線和邏輯單元時都有一定的延時。延時的大小與連線的長短和邏輯單元的數(shù)目有關,同時還受器件的制造工藝、工作電壓、溫度等條件的影響。另外信號高低電平的轉換也需要一定的過渡時間。所以多路信號的電平值發(fā)生變化時,在信號變化的瞬間,組合邏輯的輸出有先后順序,并不是同時變化,往往會出現(xiàn)一些不正確的尖峰信號,這些尖峰信號稱為“毛刺”。如果一個組合邏輯電路中有“毛刺“出現(xiàn),就說明該電路存在“冒險”。


由于無法保證所有連線的長度一致,所以即使4個輸入信號在輸入端同時變化,但經(jīng)過PLD內部的走線到達或門的時間也是不一樣的,必然產生毛刺。概括來說,只要輸入信號同時變化,經(jīng)過內部走線后,組合邏輯必將產生毛刺。如將他們的輸出直接連接到時鐘輸入端、清零或置位端口,就可能會導致嚴重的后果。所以在設計電路時必須檢查設計中所有時鐘、清零和置位等對毛刺十分敏感的輸入端口,確保輸入不會含有任何毛刺。

2 毛刺的消除

可以通過改變設計,破壞毛刺產生的條件來減少毛刺的發(fā)生。毛刺并不是對所有的輸入都有危害,對于D觸發(fā)器的D輸入端,只要毛刺不出現(xiàn)在時鐘的上升沿并且不滿足數(shù)據(jù)的建立和保持時間,就不會對系統(tǒng)造成危害,因此可認為D觸發(fā)器的D輸入端對毛刺不敏感。根據(jù)這個特性,應當在系統(tǒng)中盡可能采用同步電路,因為同步電路信號的變化都發(fā)生在時鐘沿,只要毛刺不出現(xiàn)在時鐘的沿口并且不滿足數(shù)據(jù)的建立和保持時間,就不會對系統(tǒng)造成危害。由于毛刺很短,多為幾納秒,基本上都不可能滿足數(shù)據(jù)的建立和保持時間。

這種方法可以大大減少毛刺,但他并不能完全消除毛刺,必須手工修改電路來去除毛刺。一般,冒險出現(xiàn)在信號發(fā)生電平轉換的時刻,即在輸出信號的建立時間內會發(fā)生冒險,而在輸出信號的保持時間內是不會有毛刺信號出現(xiàn)的。如果在輸出信號的保持時間內對其進行“采樣”,就可以消除毛刺信號的影響。

“采樣”可通過兩種方法實現(xiàn):一種是在輸出信號的保持時間內,用一定寬度的高電平脈沖與輸出信號做邏輯“與”運算,由此獲取輸出信號的電平值。


TEST端引出的是一個帶有毛刺的信號,由于有采樣脈沖SAMPLE的輸入,在SAMPLE為高電平前,輸出端與門關閉,OUT端沒有輸出。從前面的分析看出,由于毛刺信號主要存在于輸出信號的建立時間內,所以可通過控制SAMPLE信號在TEST信號建立時間后再開放與門的方法來消除毛刺。從圖4所示仿真圖中可以看出OUT端得到的不帶毛刺的信號。



上述方法的一個缺點是必須人為地保證SAMPLE信號必須在合適的時間中產生,否則仍不能得到滿意的結果。另一種實現(xiàn)方法是可利用D觸發(fā)器的D輸入端對毛刺信號不敏感的特點,在輸出信號的保持時間內,用D觸發(fā)器讀取組合邏輯的輸出信號,這種方法類似于將異步電路轉化為同步電路。圖5給出了應用這種方法的電路實例。


從以上分析看出,通過上述的電路處理可以有效減少毛刺的產生,從而減少邏輯錯誤,提高芯片工作的穩(wěn)定性。

3 結 語
FPGA在數(shù)字電路設計中雖功能強大,修改靈活,但內部易產生冒險而出現(xiàn)工作不穩(wěn)定情況,采取以上措施,可有效減少毛刺的產生,從而減少邏輯錯誤,大大提高芯片工作的穩(wěn)定性。



來源:零八我的愛0次

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

集成 TinyEngine? NPU 的新型 MCU 加入德州儀器 (TI) 全面的 AI 硬件、軟件及工具組合,助力工程師將智能技術部署到各種應用上 新聞亮點:...

關鍵字: 器件 德州儀器 軟件 微控制器

在電子電路設計中,場效應管(FET)憑借輸入阻抗高、功耗低、控制精度高的優(yōu)勢,廣泛應用于開關、放大、電流控制等場景。NPN型場效應管(常指N溝道MOSFET,實際場效應管無嚴格“NPN”分類,通常為工程習慣表述)作為最常...

關鍵字: 場效應管 器件 導通效率

在CMOS集成電路設計中,器件之間的連接可靠性直接決定整個系統(tǒng)的穩(wěn)定性與使用壽命,瞬時脈沖作為常見的電路干擾因素,常常引發(fā)器件誤觸發(fā)、性能衰減甚至永久性損壞。關于CMOS器件之間連接是否需要加限流電阻來防止瞬時脈沖,行業(yè)...

關鍵字: 限流電阻 器件 瞬時脈沖

直流開關電源作為電子設備的 “能量心臟”,其內部器件在高頻開關、電壓轉換過程中面臨過流、過壓、過熱等多重風險。為保障電源穩(wěn)定運行與設備安全,行業(yè)形成了一套覆蓋核心器件的多元保護體系,通過精準的檢測、快速的響應和可靠的執(zhí)行...

關鍵字: 開關電源 器件 保護機制

上海2025年11月11日 /美通社/ -- 11月5日~10日,第八屆中國國際進口博覽會在國家會展中心(上海)如期盛大舉辦,住友電工集團第五次亮相進博會,帶來為實現(xiàn)高質量發(fā)展的創(chuàng)新解決方案。 今年是住友電工集團中期經(jīng)...

關鍵字: 數(shù)據(jù)中心 光纖熔接機 器件 VI

運算放大器(簡稱 “運放”)作為模擬電路的核心器件,廣泛應用于信號放大、濾波、比較、運算等場景。其性能優(yōu)劣直接決定整個電路的穩(wěn)定性與精度,但在實際使用中,即使選用高性能運放,若忽視細節(jié)設計,仍可能導致電路功能失效或性能大...

關鍵字: 運算放大器 模擬電路 器件

在現(xiàn)代電子系統(tǒng)中,信號隔離技術的重要性不言而喻,高速光耦作為該領域的核心器件,正憑借其獨特的技術優(yōu)勢,為各行業(yè)的系統(tǒng)賦能帶來革命性的變化。

關鍵字: 高速光耦 隔離技術 器件

在電子元件的測量中,電阻測量是一項關鍵技術。它涉及到對電子元件內部電阻的準確測量,以確保元件的性能和質量。而低阻測量,則是針對低阻值電子元件的特殊測量方法,其重要性不言而喻。

關鍵字: 器件 阻值

在電子系統(tǒng)中,電源如同人體的心臟,為各個元器件提供持續(xù)穩(wěn)定的能量。而電源系統(tǒng)電流的合理分配,更是決定了整個系統(tǒng)能否穩(wěn)定、高效運行的關鍵因素。不合理的電流分配,可能導致某些元器件供電不足,無法正常工作;也可能使部分器件電流...

關鍵字: 電源系統(tǒng) 器件 電流

氮化鎵(GaN)作為第三代半導體材料的杰出代表,憑借其寬禁帶寬度、高擊穿電壓、高熱導率、高電子飽和漂移速度等卓越特性,在光電子、電力電子、射頻微波等諸多領域展現(xiàn)出了巨大的應用潛力。然而,如同任何新興技術一樣,氮化鎵器件在...

關鍵字: 氮化鎵 半導體 器件
關閉