日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]如今,F(xiàn)PGA 功能強大且管腳數(shù)目極大,可為工程師提供大量機會來提升特性和功能,同時還能降低產(chǎn)品成本。隨著復雜度增加,將這些器件集成到印刷電路板也成為了一項嚴峻的挑戰(zhàn)。數(shù)百個邏輯信號需映射到器件的物理管腳輸

如今,F(xiàn)PGA 功能強大且管腳數(shù)目極大,可為工程師提供大量機會來提升特性和功能,同時還能降低產(chǎn)品成本。隨著復雜度增加,將這些器件集成到印刷電路板也成為了一項嚴峻的挑戰(zhàn)。數(shù)百個邏輯信號需映射到器件的物理管腳輸出,同時還需保持設計的電氣完整性。FPGA 復雜度增加也需要高級合成技術(shù),如此才能更快達到時序收斂,最大程度地減少設計變更的影響以及解決特定應用要求。

通過使用可選的 FPGA-PCB 優(yōu)化技術(shù),即將 HDL 合成和先進的 FPGA-PCB I/O 優(yōu)化添加到 PADS Professional 中,便可應對這些挑戰(zhàn)。HDL 設計環(huán)境和 PCB 上物理實施之間的這一接口大大縮短了產(chǎn)品的上市時間,降低了制造成本。

直觀的邏輯合成環(huán)境包括先進的優(yōu)化技術(shù)、屢獲殊榮的時序分析和先進的推論技術(shù),適用于與供應商無關的設計中,可加快產(chǎn)品上市時間、消除設計缺陷以及提供極佳的結(jié)果質(zhì)量 (QoR)。

FPGA I/O 可優(yōu)化管腳分配,從而提高布通率和信號完整性。

主要優(yōu)勢:
■ 通過采用并行流程縮短總設計時間
■ 通過消除 PCB 信號層降低 PCB制造成本
■ 消除由于 PCB 上的過期 FPGA符號所導致的 PCB 重新設計
■ 采用高速性能優(yōu)化
■ 消除與創(chuàng)建和維護用于 PCB 原理圖的 FPGA 符號相關的成本

FPGA I/O Opmizaon
流程集成
I/O 優(yōu)化與 PADS Professional 設計流程緊密集成,在項目的任何階段均可訪問。原理圖、PCB Layout 和FPGA 數(shù)據(jù)庫始終保持同步,以便用戶控制項目的設計數(shù)據(jù)流。另外,原理圖用戶可決定何時將 FPGA 數(shù)據(jù)(新數(shù)據(jù)或更新數(shù)據(jù))傳輸?shù)?PCB 設計。

在 PCB 布局或布線開始前,I/O 優(yōu)化可使用 PADS 項目數(shù)據(jù)進行疊層規(guī)劃以及優(yōu)化初始分配。用戶可將結(jié)果導出到 Layout,并在項目級別或企業(yè)庫級別管理 FPGA 元件。

信號和管腳分配
要手動將數(shù)百個 HDL 信號分配到 FPGA 管腳,同時仍嚴格遵守 FPGA 供應商規(guī)則,這一過程難度可能很大。為簡化這一流程,PADS Professional 提供簡單易用的功能,以便進行自動分配、信號標準監(jiān)督、簡單拖放分配、支持操作對象集以及動態(tài)篩選??傊淇珊喕盘柟苣_分配操作流程。每次管腳分配更改均通過 FPGA-PCB 流程管理,無論更改了哪些地方,均可保持一致。

自動化元件和符號生成
由于 FPGA 器件自身的性質(zhì),因此需要不同的符號生成流程方法。在項目生命周期內(nèi),F(xiàn)PGA 邏輯通常要更改數(shù)次,而符號必須與這些更改保持一致。該高級 PADS 模塊功能強大,不僅可讓您輕松、快捷且無誤地創(chuàng)建符號,而且仍可完全控制符號創(chuàng)建流程。相比于手動符號創(chuàng)建,時間從數(shù)小時或數(shù)天降到了數(shù)分鐘。

疊層規(guī)劃
PCB 設計流程的一個重要階段是元器件布局及其在PCB 布局上的方向。您可在 PCB Layout 流程開始前或流程中進行疊層規(guī)劃。如此一來,工程師和設計人員就具有明顯優(yōu)勢,可在項目的最初階段進行FPGA 管腳分配更改、優(yōu)化元器件布局和方向、縮短飛線以及減少飛線交互。

FPGA 多實例和優(yōu)化
大多數(shù)情況下,同一個 FPGA 器件在不同項目甚至一個項目中都具有不同的邏輯功能。在項目開發(fā)期間,PADS Professional I/O 優(yōu)化可自動支持這些情況。物料清單報告中列出了不同功能符號表示的FPGA 以及供應商元件編號。基本上無法成功手動執(zhí)行兩個或多個 FPGA 器件之間的連接優(yōu)化。不過使用這個高級 PADS Professional 模塊,優(yōu)化算法即可評估所有可能的連接組合,從而獲得最佳互連。此外,還可以最大程度地減少初始分配中產(chǎn)生的網(wǎng)絡交互,提高布線完成率。

FPGA Synthesis
高級優(yōu)化算法
一套獨特的優(yōu)化算法可自動將特定優(yōu)化集中在最有可能妨礙整體性能的設計領域,例如有限狀態(tài)機(FSM)、跨層次結(jié)構(gòu)路徑以及具有過高組合邏輯的路徑。這些算法可提供自動化的啟發(fā)式方法,從而交付更小更快的設計,而無需迭代人工介入。

RTL 和技術(shù)原理圖查看器
編譯設計時,可使用通用門進行創(chuàng)建并以 RTL 原理圖形式查看。合成后,使用反映該數(shù)據(jù)庫的技術(shù)原理圖創(chuàng)建技術(shù)映射數(shù)據(jù)庫。原理圖查看器可協(xié)助您了解如何解讀 RTL 并將其映射到目標 FPGA 技術(shù)中。

供應商不相關性
與供應商無關的合成可支持 Altera、Latce、Microsemi和 Xilinx 的器件。因此,您可使用相同的 HDL 設計源文件和約束將任意器件作為目標對象并獲取合成網(wǎng)表,將其通過適當?shù)墓坦ぞ哂糜诓季植季€。此供應商不相關性使用戶可以輕松將任意 FPGA 器件重新作為目標對象并分析結(jié)果,從而找到最適合您設計的 FPGA 器件。

在與供應商無關的環(huán)境中使用高級合成技術(shù),針對每種 FPGA 器件實現(xiàn)特定的架構(gòu)優(yōu)化。

支持所有器件
除支持四大 FPGA 供應商的 FPGA 器件外,PADS FPGA-PCB 協(xié)同設計模塊還全面支持 Altera Quartus II、Latce Diamond 和 ispLEVER、Microsemi Libero 和Designer 以及 Xilinx ISE 和 Vivado 等 FPGA 供應商工具。

簡化約束流程
為適應當今高度復雜的 FPGA 設計流程,需要支持各種約束源,包括 HDL 代碼、SDC 文件和工具中的全局約束集等特定約束源。請務必指定時鐘頻率、輸入/輸出延遲和時序異常(如:合成中的多循環(huán)和偽路徑)等共同時序約束,以此確保從合成中獲取最佳結(jié)果。

門控時鐘轉(zhuǎn)換
ASIC 設計人員通常使用門控時鐘進行功率管理和其他操作。但映射到 FPGA 時,這些門控時鐘會導致較大的時鐘偏移、創(chuàng)建假信號以及阻礙時序分析。門控時鐘使用FPGA 中適當?shù)膯⒂眯盘栕詣舆M行轉(zhuǎn)換。

DSP 和 RAM 推論優(yōu)化
當今的高級 FPGA 器件除常規(guī)邏輯模塊外還包含 DSP 和 RAM嵌入式模塊。這樣一來,合成工具可了解各種 RTL 編碼樣式,將其映射到適當?shù)?DSP或 RAM 模塊,從而充分利用資源并獲得最佳性能。PADS Professional FPGA-PCB 協(xié)同設計模塊具有先進的推論和優(yōu)化功能,可以最大限度地利用嵌入式資源,從而提高面積利用率和頻率。

Verilog、SystemVerilog 和 VHDL 支持
通過使用 Verilog、SystemVerilog 和 VHDL/VHDL-2008等業(yè)內(nèi)領先語言支持,設計人員可采用這些格式的任意組合創(chuàng)建和合成 RTL 設計,從而獲得最佳結(jié)果。

0次

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經(jīng)網(wǎng)絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA

在高性能FPGA設計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預加器、...

關鍵字: DSP48E2 FPGA

在浩瀚宇宙中,高能粒子如隱形的子彈,時刻轟擊著航天器的電子核心。對于FPGA而言,單粒子翻轉(zhuǎn)(SEU)可能導致邏輯狀態(tài)突變,引發(fā)災/難性后果。此時,三模冗余(TMR)技術(shù)便成為守護系統(tǒng)可靠的“神盾”,它通過硬件代價換取極...

關鍵字: 抗輻射加固設計 FPGA 三模冗余
關閉