日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

合成孔徑雷達成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相對較低,運算比 較簡單,雖然其成像質(zhì)量并不高,但是相比對穩(wěn)定性、存儲空間、功耗與實時性要求都很高的實時SAR成像系統(tǒng),其應(yīng)用十分廣泛。在整個有距離-多普勒(R- D) 算法中方位脈沖壓縮系統(tǒng)是設(shè)計的關(guān)鍵。隨著FPGA芯片突飛猛進的發(fā)展,實時雷達成像方位脈沖壓縮系統(tǒng)在FPGA上實現(xiàn)變成了可能。

1 脈沖壓縮及方位脈沖壓縮系統(tǒng)的結(jié)構(gòu)

1.1 脈沖壓縮的基本原理

實現(xiàn)脈沖壓縮必須滿足兩個條件:一是發(fā)射脈沖必須具有非線性的相位譜并且其脈沖寬度與有效頻譜寬度的乘積》1;二是接收機中必須具有一個壓縮網(wǎng)絡(luò), 其相頻特性應(yīng)與發(fā)射信號實現(xiàn)“共軛匹配”。線性調(diào)頻信號又稱為Chirp信號,是廣泛應(yīng)用在信號處理領(lǐng)域的一種脈沖壓縮信號。線性調(diào)頻信號是具有矩形包絡(luò) 的寬脈沖信號,其特點是具有二次型的非線性相位譜和線性頻率譜,即頻率具有線性特性。一維線性調(diào)頻信號的表達式為

其中,t為時間變量,T為線性調(diào)頻脈沖寬度,f0為載頻頻率,k為調(diào)頻斜率。信號的相位函數(shù)和頻譜函數(shù)為

由式(2)可知,信號的調(diào)頻斜率與時間成線性關(guān)系。

由于線性調(diào)頻信號的以上特點,線性調(diào)頻信號適合實現(xiàn)脈沖壓縮,是一種典型的脈沖壓縮方法:首先線性調(diào)頻脈沖的相位譜是非線性的,具有較大的時間帶寬 積;其次匹配濾波器是在輸入為確知信號加白噪聲的情況下,得到最大輸出信噪比的傳遞網(wǎng)絡(luò),滿足壓縮網(wǎng)絡(luò)的條件。因此,采用匹配濾波器對信號進行濾波,得到 輸出信號最大的信噪比。

對線性調(diào)頻信號進行脈沖壓縮的基本原理可以總結(jié)為:對寬脈沖線性調(diào)頻信號進行匹配濾波處理,使其能量集中,成為窄脈沖信號,從而獲得線性調(diào)頻信號大 時間帶寬積所對應(yīng)的高分辨率。線形調(diào)頻信號脈沖壓縮具體實現(xiàn)是先把一維線性調(diào)頻信號從時域轉(zhuǎn)換到頻域,再求其對應(yīng)匹配濾波器的傳遞函數(shù)。匹配濾波器脈沖響 應(yīng)是信號的時間鏡像復(fù)共軛,其時域表達式為

h(t)=C·s*(t-t0) (3)

根據(jù)駐定相位原理,可以得到匹配濾波器的傳遞函數(shù)為

線性調(diào)頻信號經(jīng)過匹配濾波器完成脈沖壓縮過程,輸出表達式為

1.2 方位脈沖壓縮系統(tǒng)的結(jié)構(gòu)

實現(xiàn)R-D算法中方位脈沖壓縮的思路是先將信號經(jīng)過FFT變換到頻域,然后與匹配函數(shù)經(jīng)過FFT后的結(jié)果進行匹配相乘,再經(jīng)過IFFT得到壓縮好的 脈沖。在FPGA上實現(xiàn)時,應(yīng)該包括輸入\輸出數(shù)據(jù)控制模塊、FFT\IFFT模塊、匹配函數(shù)運算模塊、匹配相乘模塊。數(shù)據(jù)流及各個模塊的相互關(guān)系,如圖 1所示。

距離脈沖壓縮的數(shù)據(jù)先進入輸入數(shù)據(jù)控制模塊,送入FFT運算模塊,同時匹配函數(shù)運算模塊進行工作,輸出計算好的匹配函數(shù),與FFT的輸出結(jié)果同時送到匹配相乘模塊中,相乘后的結(jié)果送入IFFT模塊中,最后將IFFT的結(jié)果經(jīng)輸出數(shù)據(jù)控制模塊進行輸出。

2 方位脈沖壓縮系統(tǒng)的FPGA設(shè)計

2.1 輸入/輸出控制模塊

輸入數(shù)據(jù)控制模塊的主要作用是將數(shù)據(jù)送入FFT模塊,同時給出FFT模塊所需的控制信號,例如數(shù)據(jù)有效信號。數(shù)據(jù)流入數(shù)據(jù)控制模塊時要做好緩存工 作,保證其與FFT控制信號同步進入FFT模塊。為了節(jié)省FPGA的資源,可以把相同功能的模塊,如FFT/IFFT,進行復(fù)用。若FFT與IFFT模塊 復(fù)用,則應(yīng)在輸入模塊中加入狀態(tài)機來進行控制。狀態(tài)1為無任何原始數(shù)據(jù)輸入并且無IFFT運算的數(shù)據(jù)輸入的狀態(tài);狀態(tài)2為僅有原始數(shù)據(jù)輸入而無IFFF運 算的數(shù)據(jù)輸入的狀態(tài);狀態(tài)3為無原始數(shù)據(jù)輸入但是有進行IFFT運算的數(shù)據(jù)輸入的狀態(tài)。狀態(tài)機僅需要原始數(shù)據(jù)有效的使能信號與匹配相乘后數(shù)據(jù)有效的使能信 號來進行控制即可。狀態(tài)1代表了整個系統(tǒng)處于等待數(shù)據(jù)輸入初始化的工作狀態(tài)。狀態(tài)2代表了原始數(shù)據(jù)進行FFT運算的工作狀態(tài)。狀態(tài)3代表了匹配相乘后數(shù)據(jù) 進行IFFT的工作狀態(tài)。

在FFT模塊與IFFT模塊復(fù)用的結(jié)構(gòu)中,輸出控制模塊的作用是當(dāng)匹配相乘的數(shù)據(jù)到來時,將其送入輸入數(shù)據(jù)控制模塊,再由輸入數(shù)據(jù)控制模塊送入 FFT模塊去完成IFFT運算;當(dāng)計算出IFFT的結(jié)果時,輸出數(shù)據(jù)控制模塊直接將結(jié)果輸出。實現(xiàn)上述功能,只需使用狀態(tài)機即可,其工作原理與輸入數(shù)據(jù)控 制模塊中的狀態(tài)機類似。

2.2 FFT/IFFT模塊

在FFF/IFFT模塊的設(shè)計上,為了提高設(shè)計的性能,增加設(shè)計的靈活性,采用Altera公司于2005年4月推出的版本號為2.1.3的FFT 的IPcore進行FFT和IFFT運算。該IP core是一個高性能、高度參數(shù)化的,執(zhí)行正向復(fù)數(shù)FFT與反向復(fù)數(shù)IFFT的FFT處理器。

2.3 匹配函數(shù)運算模塊

方位壓縮的匹配函數(shù)為匹配函數(shù)再經(jīng)過FFT變換到頻域。在FPGA實現(xiàn)時要把模擬參量量化成離散的數(shù)字參量來進行處理。其中γm(RB),RB以雷 達到場景中心線的距離Rs為參考進行數(shù)字量化,即每一個距離單元的RB=Rs+n deltaR,則RB相對每一個距離單元為常數(shù)。慢時間tm以脈沖重復(fù)時間1/PRF進行數(shù)字量化,相對于每一個方位單元為常數(shù)。在設(shè)計時,由于 γm(RB)對于同一個距離單元來說為常數(shù),所以可以把不同距離單元的γm(RB)按一定順序存入一個ROM中,在處理不同的距離單元時讀取相對應(yīng)的 γm(RB)。αr(tm)實現(xiàn)時用漢明窗。對于exp()采用CORDIC算法生成sin,cos來進行實現(xiàn)。若一個距離單元nan有個采樣點,則向量 由于PRF為常數(shù),所以僅需設(shè)計一個產(chǎn)生向量[-nan/2:nan/2-1]2的模塊,即每個時鐘周期送出向量[-nan/2:nan/2-1]2中的 一個數(shù)。匹配函數(shù)運算模塊的框圖,如圖2所示。

CORDIC模塊的實現(xiàn)是匹配函數(shù)運算模塊設(shè)計的重點。CORDIC(Coordinate Rotation Digital Com-puter算法即坐標(biāo)旋轉(zhuǎn)數(shù)字計算方法。主要用于三角函數(shù)、雙曲線、指數(shù)、對數(shù)的計算。CORDIC模塊采用18級流水線結(jié)構(gòu)來實現(xiàn),如圖3所 示。18級寄存器組中下一級寄存器中的輸入數(shù)據(jù)是上一級寄存器的輸出數(shù)據(jù)進行移位后相加或減組合得到的。進行加運算還是減運算完全由控制模塊控制??刂颇?塊的輸入就是整個CORDIC模塊的輸入,即要進行sin,cos計算的角度э1??刂颇K也采用流水線結(jié)構(gòu)與18級寄存器組一一對應(yīng),達到對各級流水線 的控制。18級流水線設(shè)計需要18個時鐘周期來獲取第一個計算結(jié)果,而只需要一個時鐘周期來獲取隨后的計算結(jié)果。流水線結(jié)構(gòu)的特點非常適合應(yīng)用于方位脈沖 壓縮匹配函數(shù)運算的設(shè)計:首先,實時成像需要很高的數(shù)據(jù)吞吐量,這與流水線結(jié)構(gòu)的優(yōu)勢相符合;其次距離單元的數(shù)據(jù)是隨著時鐘依次進入運算模塊的,即一個時 鐘周期讀人一個距離單元的數(shù)據(jù),這與流水線結(jié)構(gòu)的特點十分的吻合。采用流水線結(jié)構(gòu)實現(xiàn)CORDIC算法,可以使匹配函數(shù)的數(shù)據(jù)在每個周期逐個輸出,僅做好 同步工作,使匹配函數(shù)的數(shù)據(jù)與距離脈沖壓縮結(jié)果對應(yīng)匹配相乘即可。

2.4 匹配相乘模塊

匹配相乘模塊主要完成的工作,是把距離脈沖壓縮的數(shù)據(jù)經(jīng)FFT后的結(jié)果與匹配函數(shù)對應(yīng)相乘,再把相乘的結(jié)果送出。匹配相乘模塊的核心是復(fù)數(shù)乘法器。 復(fù)數(shù)乘法器是由4個普通乘法器和兩個加法器組成。假設(shè)完成(a+bi)×(c+di)的操作,先分別計算a×c,a×d,b×c,b×d這4個實數(shù)與實數(shù) 的乘法運算,再把減法運算a×c-b×d結(jié)果作為復(fù)數(shù)乘法器輸出的實部,加法運算a×d+b×c的結(jié)果作為復(fù)數(shù)乘法器輸出的虛部。

對數(shù)據(jù)的同步也是設(shè)計的重點。因為距離脈沖壓縮經(jīng)FFT后的數(shù)據(jù)與匹配函數(shù)的數(shù)據(jù)并不是同時進入匹配相乘模塊。距離脈沖壓縮經(jīng)FFT后的數(shù)據(jù)較先進 入,主要是因為匹配函數(shù)運算的CORDIC采用流水線結(jié)構(gòu),需要18個時鐘周期來獲取第一個計算結(jié)果而產(chǎn)生匹配函數(shù)數(shù)據(jù)的延遲。所以應(yīng)該對匹配相乘模塊對 距離脈沖壓縮經(jīng)FFT后的數(shù)據(jù)進行緩沖。緩沖采用FIFO模塊來實現(xiàn)。FIFO可以采用自帶的IP core。

3 波形仿真與性能分析

驗證方法采用比對的方法,即單個目標(biāo)點的仿真數(shù)據(jù)分別進行理論方位脈沖壓縮仿真和基于FPGA的方位脈沖壓縮仿真,并將得到的仿真結(jié)果進行比對。仿 真數(shù)據(jù)中一個距離單元的點數(shù)為16 384點。驗證過程是首先在。Matlab軟件環(huán)境下對單個點目標(biāo)的一個距離單元進行方位脈沖壓縮的仿真,即理論仿真,然后再在Modelsim環(huán)境下對 該距離單元進行方位脈沖壓縮的FPGA仿真,并將得到的結(jié)果與Matlab下得到的理論結(jié)果進行比較。其比較的波形,如圖4所示。

選用Ahera公司芯片EP2S130F780C5進行測試。穩(wěn)定工作時時鐘頻率可以達到150 MHz。

4 結(jié)束語

方位脈沖壓縮系統(tǒng)是這個R-D算法在FPGA實現(xiàn)的關(guān)鍵。文中給出的方案通過實驗驗證能夠達到設(shè)計的要求。實驗表明,隨著可編程器件規(guī)模、速度的不斷提高,采用FPGA實現(xiàn)高速數(shù)字信號處理的算法具有可行性和優(yōu)越性。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在現(xiàn)代電子系統(tǒng)中,電源扮演著核心角色,如同人體的心臟,為整個系統(tǒng)穩(wěn)定運行提供不可或缺的動力支持。從日常生活中的智能設(shè)備,到復(fù)雜精密的工業(yè)控制系統(tǒng),再到關(guān)乎國計民生的航空航天、醫(yī)療等關(guān)鍵領(lǐng)域,電源的可靠性直接決定了系統(tǒng)的穩(wěn)...

關(guān)鍵字: 電源 設(shè)備 系統(tǒng)

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺
關(guān)閉