日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

  引言

  傳統(tǒng)上,人們一直采用熱敏電阻、熱耦或分離式溫度測量芯片來測量系統(tǒng)溫度。而且,隨著系統(tǒng)速度越來越快,系統(tǒng)的相對尺寸越來越小,溫度測量也變得越來越重要。

  然而,若需要測量板卡上多個測試點的溫度,這些器件的成本會迅速增加。這反過來產生了對高效、緊湊及低價的溫度測量方法的迫切需求,其應用范圍遍及高速計算機、電信網絡交換設備以及工業(yè)溫度控制,諸如便攜式電子產品、生物醫(yī)學器件、電機控制以及汽車電子。

  由于及時和準確地修正溫度在許多應用中都非常關鍵,當今的智能系統(tǒng)都采用了冷卻系統(tǒng),并根據系統(tǒng)內部情況平衡其運作。這類系統(tǒng)還有其它優(yōu)點,即可使用板卡上的測溫二極管 (或采用二極管接法的晶體管) 跟蹤和測量特定器件的溫度。這樣,當出現(xiàn)溫度異常時,就能提示系統(tǒng)的運行情況,指出部件當前運行不正確。而智能系統(tǒng)此時就可作出響應,采取修正措施,并/或向系統(tǒng)管理部分給出超界報警。

  除了完成其它系統(tǒng)管理任務外,當今的混合信號FPGA也是一種智能熱管理系統(tǒng),可讓設計人員以低成本輕松、準確地測量多個位置的溫度。

  使用混合信號FPGA檢查和測量電壓

  在研究恒流下二極管絕對溫度與其正向電壓間的關系時,二極管正向壓降隨溫度的變化大約為2mV/C。為提高測量精度,并排除不同二極管間的差異因素,要利用兩個已知的電流值及測量值的比率數(shù)據。圖1所示為溫度對二極管電壓和電流的影響。

  該測量值由如下方程表示:

T =DV * q / (n * k * ln(IH / IL) (1)

  其中,T=絕對溫度,DV=二極管在高電流和低電流下的電壓差,q=1.602×10-19 庫侖 (一個電子的電荷量),n=1(理想因子,這里假定為1),k=1.38×10-23 J/K(波爾茲曼常數(shù)),IH = 高電流強度,IL=低電流強度。

  本文采用Actel的混合信號Fusion PSC (可編程系統(tǒng)芯片) 在真實世界的應用來作為案例進行說明。該混合信號FPGA將提供兩個已知 (100mA 和 10mA) 的電流源 (見圖2),并通過內置的模數(shù)轉換器 (ADC) 測量電壓差。假定二極管處于室溫,檢定電壓差值DV。

  從方程 (1) 中解出將要送到ADC的轉換電壓,即如下的方程 (2);進而得到混合信號FPGA所測量出的電壓值。

DV = T * n * k * ln(IH / IL) / q (2)

DV = 298 * 1 * (1.38x10-23 J/K) * ln(10) / (1.602x10-19C)

DV = 298 * 0.00019835 = 59 mV

  在室溫下,電壓值相對較小?;旌闲盘朏PGA中的溫度監(jiān)視電路內置一個12.5倍放大器,可將預測信號放大,從而使溫度信號的測量更精確。因此,考慮到電壓信號到達ADC前會被放大,需要對方程 (2)進行修改,即:

DV = (T * n * k * ln(IH / IL) / q ) *12.5

DV = ( 298 * 0.00019835) * 12.5 = 738 mV

  噪聲濾除

  通常,溫度測量值都難免包含討厭的噪聲。為去除噪聲,通常的做法是將多次測量值平均,并采用這個平均后的結果。好在溫度是個變化相對慢的參數(shù),因此測量多次 (常??蛇_1,000次) 也不必擔心實際信號變化。通過過濾系統(tǒng)級噪聲,混合信號FPGA能輕松地對這些測量值取平均。所使用的軟件工具一般也提供方便的圖形用戶接口 (GUI),用戶可用它來設置平均或過濾因數(shù)。

  在確定的溫度范圍內運行

  既然可以測量出系統(tǒng)內某一位置的溫度,那么設計人員該如何使用這個信息呢?

  大多數(shù)系統(tǒng)都應在某些溫度范圍內工作。因此,只有知道系統(tǒng)的這些工作溫度范圍,才能讓系統(tǒng)作出相應的響應。混合信號FPGA能輕松監(jiān)視平均溫度,并將其與用戶定義的溫度閾值比較,從而設置相應的標志。而且,由于這種FPGA是可編程邏輯器件,因此可設置不同的閾值。

  為說明這一點,我們舉個例子。假設用戶為一塊電信用的線路卡定義了三種工作溫度范圍:正常、偏熱、過熱。讀取的溫度將作為反饋信號去控制系統(tǒng)所需要的冷卻量。

  當平均溫度處于“正常”范圍,無需對系統(tǒng)進行改變;這時系統(tǒng)工作在理想的條件下,并設置“正常”標志。然而,某些內部或外部因素可能對系統(tǒng)造成影響,致使工作溫度從“正常”范圍移進“偏熱”范圍,此時,“正常”標志將被清除,并設置“偏熱”標志。雖然這個范圍按定義還是有效工作的溫度范圍,但系統(tǒng)正在接近有可能造成系統(tǒng)損壞的溫度。而且,如果此時冷卻系統(tǒng)過載或不正常,溫度將繼續(xù)升高,最后導致系統(tǒng)內的線路卡損壞。智能熱管理系統(tǒng)就是用于防止這類事情發(fā)生。

  系統(tǒng)現(xiàn)在開始采取修正措施。線路卡通知系統(tǒng)主控 (即混合信號FPGA),告之系統(tǒng)溫度已升高。系統(tǒng)主控隨即提高冷卻系統(tǒng)的輸出,以抑制溫度的攀升;即冷卻系統(tǒng)應提高輸出,使系統(tǒng)返回到“正常”溫度范圍,并設置相應的標志。此外,擔任主控的混合信號FPGA還可將該熱事件及其發(fā)生的時間記錄到嵌入式的閃存中,供維護人員事后取用。

  當平均溫度從“偏熱”變成“過熱”,混合信號FPGA會采取更嚴重的措施,因為此時系統(tǒng)已處于極端的危險狀態(tài)。于是線路卡開始關閉程序,以防止損壞。線路卡此時可向主控發(fā)送信號,告訴主控已關閉程序。線路卡發(fā)生過熱的情況以及發(fā)生時間將保存到嵌入式閃存中,供事后調試和故障分析使用。而且,混合信號FPGA會關斷線路卡的電源,防止損壞。

  結語

  隨著尺寸越來越小、處理速度越來越快的器件大量用于各種應用系統(tǒng),熱管理在當今許多設計中正在成為日益越重要的方面。采用混合信號FPGA,只需外接一些采用二極管接法的晶體管,就可測量一個系統(tǒng)板卡上許多位置的溫度?;旌闲盘朏PGA還能夠過濾噪聲信號,從而實現(xiàn)更精確的測量。由于采用了可編程邏輯器件,因此可以建立非常靈活的熱窗口 (即不同的溫度范圍),并給每種窗口定義其獨有的系統(tǒng)響應方式,包括對熱事件進行簡單的時間標記,以及關閉系統(tǒng),以避免造成永久性熱損壞?;旌闲盘朏PGA可以簡單、低價的方式,將熱管理功能集成在全面的系統(tǒng)管理解決方案中。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經網絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網的存儲轉發(fā),EtherCAT數(shù)據幀在經過每個從站時,硬件直接從中提取數(shù)據并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網關正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產生的海量數(shù)據洪流,傳統(tǒng)單芯片架構已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構建高效的包處理流水線(Packet Pro...

關鍵字: 以太網 MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在高速電路設計領域,差分信號憑借其卓越的抗干擾能力與信號完整性表現(xiàn),成為USB、HDMI、PCIe等高速接口的標配信號類型。而在原理圖階段就為差分信號添加正確的屬性,是確保后續(xù)PCB布線精準實現(xiàn)設計意圖的關鍵前提。

關鍵字: 差分信號 信號

在高速電子系統(tǒng)設計中,電源完整性(Power Integrity, PI)和信號完整性(Signal Integrity, SI)是確保系統(tǒng)可靠性和性能的核心要素。電源完整性關注配電網絡(PDN)提供穩(wěn)定、清潔電源的能...

關鍵字: 電源 信號

在異構計算的浪潮中,F(xiàn)PGA憑借其可重構特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構,直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA
關閉