日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

DDS(Direct Digital Freqiaency Synthesizers)廣泛應用于雷達系統(tǒng)、數(shù)字通信、電子對抗、電子測量等民用軍用設備中。它是隨著半導體技術和數(shù)字技術的快速發(fā)展而發(fā)展起來的新型的頻率合成技術,與傳統(tǒng)的VCO+PLL的模擬方式產(chǎn)生所需頻率相比,DDS技術具有頻率分辨率高,相位噪聲低,帶寬較寬,頻譜純度好等優(yōu)點。這些技術指標在一個系統(tǒng)中是至關重要的,決定著一個系統(tǒng)的成敗。

1 DDS的基本原理
1.1 頻率合成方式的基本原理
DDFS是根據(jù)余弦函數(shù)相位和幅值的對應關系,從相位出發(fā),由不同的相位給出不同的電壓幅值,再經(jīng)過D/A變換和濾波最后得到一定頻率和調(diào)頻率的模擬信號。由此可見,DDS有很多功能模塊組成,如圖1所示。


若相位累加器有N位,時鐘頻率為fclk,頻率控制字為FCW。N位的相位累加器可以對時鐘頻率進行2N分頻,所以DDS的精度可以達到:

頻率控制字是用來控制累加器的步進的,累加器的步進為。假設初始的相位偏移△φ=0,則經(jīng)過N個時鐘周期后相位累加器的輸出θ=2π*FCW*N*(1/2N)。在相位步進△0時,完成2π的相位變化即為完成一個輸出周期,所以20/△θ*Tclk=T0,即:

可見調(diào)節(jié)FCW可以任意地按照要求改變輸出頻率,這就達到了頻率合成的目的。
1.2 直讀方式DDS的原理
直讀法(DDWS)工作流程是,把所需要的DDS的波形,直接用Matlab抽樣量化,然后把量化的數(shù)據(jù)直接存儲到FPGA的BlockRAM中,再在時鐘頻率的控制下直接從BlockRAM中讀取數(shù)據(jù),D/A后輸出原來波形。

2 數(shù)字實現(xiàn)
2.1 DDFS的數(shù)字實現(xiàn)
由于D/A之前都是數(shù)字部分,為了分析其原理數(shù)字控制的實現(xiàn)過程,參考如圖2所示結構。


相位累加器是由一個加法器和一個寄存器構成,假設累加器位數(shù)N=6,那么000000代表0弧度,000001代表弧度,相應的000010代表(2π/64)*2弧度,111111代表(2π/64)*63弧度。若頻率控制字FCW=000011,并且累加器中的初始相位為O,則經(jīng)過N=21個時鐘周期后形成的二進制序列為000000,000011,…,111111,對應的相位分別為O,(2π/64)*3,…,(2π/64)*63。當?shù)?2個時鐘周期到來時,加法器溢出,所有位數(shù)重置為0,另一個循環(huán)周期開始。查找表可以用FPGA中BlockRAM做成,前面的二進制序列作為地址,相位對應的幅度值作為地址對應的值存儲起來,這樣在時鐘頻率的控制下通過二進制序列可從BlockRAM中讀取相應的幅值,經(jīng)過D/A后就為所需要的模擬波形。圖3為FPGA綜合后的RTL級電路圖。


2.2 DDWS的數(shù)字買現(xiàn)
DDWS的數(shù)字實現(xiàn)較為簡單,把通過Matlab抽樣量化后的數(shù)據(jù)直接保存為.BAT數(shù)據(jù)格式,然后在FPGA中用IP核的BlockRAM生成一個ROM,把數(shù)據(jù)存儲進去,這樣就可以根據(jù)時鐘要求輸出需要的數(shù)據(jù)了。
圖4為FPGA仿真后的RTL級電路圖。



3 DDS的性能指標
3.1 頻率分辨率
對于頻率合成方式的DDS,只要是累加器的位數(shù)足夠多,理論上可以達到任意無限高的頻率分辨率。由式(1),若N=39,fclk=1,分辨率可達到0.000 18 Hz。但是對于直讀方式,分辨率是受到硬件D/A速度限制的,一般如果用四倍的頻率速度采集和恢復,分辨率只能達到O.25 Hz。
3.2 SFDR
最常用的評價DDS工作性能的參數(shù)是帶外抑制比(SFdR),它是指有效信號的頻譜幅度與噪聲頻譜幅度的最大值之差。實際的頻譜合成方式的DDS在累加器的輸出和查找表之間還有個相位折斷的過程。若累加器的輸出A為N位,查找表的輸入B為M位,一般情況下N>M,這是為了節(jié)約查找表的空間。正是由于這種相位折斷才降低了SFDR,使得DDS的性能變壞。以上參數(shù)都是可以根據(jù)實際的要求估算出來的,例如要產(chǎn)生一個4 MHz、分辨率為O.4 Hz、帶外抑制比為60 dB的正弦信號,時鐘頻率為100 MHz。那么根據(jù)式(2),可以得到N=11;根據(jù)實際經(jīng)驗,查找表的每位可以產(chǎn)生6 dB的抑制比,所M=60/6=10 b。由于直接讀取法DDS不存在相位折斷的問題,所以往往能得到比較好的SFDR。
3.3 信噪比
由于SFDR只與最大噪聲的頻譜幅度有關,所以相同的SFDR可能有不同的頻譜純度,為此引入了另外一個DDS的性能指標——信噪比(SNR )。信噪比是指信號功率和噪聲功率之比,由于涉及到所有的噪聲,所以跟頻譜純度息息相關,對于頻率分辨率高的DDS,噪聲的能量較低,信噪比較大,頻譜純度好。
4 Matlab仿真結果
根據(jù)兩種DDS的FPGA的仿真數(shù)據(jù),可以通過Matlab仿真輸出波形,如圖5,圖6所示。


可以根據(jù)圖很明顯地看出以上三個性能參數(shù)的比較情況,直讀DDS的SFDR要大得多,而且頻譜純度也好,合成方式的頻率分辨率高。

5 結語
從以上比較可以發(fā)現(xiàn)直讀方式是實際應用中非常好的選擇,但是對于這種方式,只能輸出有限的預先設定好的頻率和調(diào)頻率,不具有通用性適合用在特定的場合。而頻率合成的DDS能合成任意頻率和調(diào)頻率,也能通過一定的措施達到所需指標,所以這種原理是一種通用的原理,被科研工作者和DDS制造商廣泛采用。在雷達系統(tǒng)(比如高度計、散射計)中,往往只需要某一種或者幾種特定的調(diào)頻率、帶寬、頻率的DDS,所以可以較多地采用直讀方式。


本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉