PCB設(shè)計(jì)解惑-差分信號剖析(1)
驅(qū)動(dòng)端發(fā)送兩個(gè)大小相等,方向相反的信號,接收端會(huì)有一個(gè)相減器,比較這兩信號的差值,來判斷邏輯位是 0或是 1,此即所謂的差分訊號[1]。 而下圖是實(shí)際 PCB差分走線[1]。Advantage 使用差分訊號的第一個(gè)好處,就是具錯(cuò)誤更正效果[2]。由上圖知道,如果在單端訊號中有噪聲,則會(huì)直接進(jìn)入接收器,嚴(yán)重一點(diǎn)可能會(huì)造成邏輯誤判。在那些對于時(shí)序有很精密要求的系統(tǒng)中,會(huì)有很重大的影響。然而前述已知,接收端會(huì)有一個(gè)相減器,因此對差分訊號而言,即便有噪聲,其噪聲會(huì)透過相減器相消。 由于差分信號的邏輯判斷,是仰賴兩個(gè)信號的交點(diǎn),如下圖[4] :不像單端信號依靠高低兩個(gè)電壓判斷,因而受工藝,溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號的電路。目前流行的 LVDS(low voltage differential signaling)就是采用差分訊號型式[5-6],下圖是 LVDS Connector的圖片[7] :





