日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化

1 引言

隨著電子系統(tǒng)的不斷發(fā)展,芯片間以及板間的數(shù)據(jù)傳輸需求也在不斷增長(zhǎng),傳統(tǒng)的單端并行數(shù)據(jù)傳輸模式早已不能滿足現(xiàn)在高帶寬應(yīng)用的要求。USB 3.0、SATA 3.0、PCI-E 2.0等新串行規(guī)范的發(fā)布以及更高速的串并/并串轉(zhuǎn)換單元(SERDES)芯片的推出更是引起了業(yè)界對(duì)高速差分串行數(shù)據(jù)傳輸?shù)臒o限憧憬。為了解決下一代無線通信基站中多天線(MIMO)信號(hào)處理所帶來的巨大數(shù)據(jù)吞吐量要求,本文基于Virtex-5 FPGA的GTP單元給出了一種在高級(jí)電信計(jì)算架構(gòu)(ATCA)機(jī)箱內(nèi)實(shí)現(xiàn)單對(duì)差分線進(jìn)行3.125Gbps串行傳輸?shù)脑O(shè)計(jì)方案。

2 傳輸系統(tǒng)設(shè)計(jì)

傳輸系統(tǒng)的組成結(jié)構(gòu)如圖1所示,主要由兩塊ATCA板和一塊ATCA機(jī)箱背板組成。兩塊ATCA板上各放置一片F(xiàn)PGA作為串行鏈路的兩個(gè)端點(diǎn),兩片 FPGA之間用兩對(duì)差分線進(jìn)行連接,形成雙向各3.125Gbps的串行通信鏈路。為了驗(yàn)證該系統(tǒng)的遠(yuǎn)距離傳輸能力,將兩塊板放置在14槽ATCA機(jī)箱的物理槽位1和物理槽位14,此時(shí)總的傳輸距離大約為40英寸。

圖1 高速串行傳輸系統(tǒng)的總體結(jié)構(gòu)

由于已有ATCA機(jī)箱的背板性能不可更改,本文主要的設(shè)計(jì)集中在ATCA單板的設(shè)計(jì)上,主要是單板的疊層設(shè)計(jì)、作為傳輸端點(diǎn)的FPGA的供電設(shè)計(jì)、串行傳輸?shù)膮⒖紩r(shí)鐘設(shè)計(jì)以及FPGA內(nèi)部GTP收發(fā)器單元的參數(shù)調(diào)節(jié)。

2.1 疊層設(shè)計(jì)

疊層設(shè)計(jì)是其他設(shè)計(jì)的基礎(chǔ),本系統(tǒng)在設(shè)計(jì)疊層結(jié)構(gòu)的時(shí)候主要考慮了兩個(gè)方面:一是讓所有的GTP收發(fā)差分線布于帶狀線信號(hào)層而不是單邊耦合的微帶線信號(hào)層。雖然帶狀線比微帶線損耗大一些,但是帶狀線的阻抗更可控一些,而且與交流地平面的耦合更好,有利于高速信號(hào)的回流;二是為了減少GTP單元的供電噪聲,采用三個(gè)電源平面分別給串行收發(fā)器的三種模擬電源AVTT(端接電源)、AVCC(內(nèi)部電路電源)、AVPLL(PLL電源)進(jìn)行供電。具體的疊層結(jié)構(gòu)如圖2所示。

圖2 疊層結(jié)構(gòu)的設(shè)計(jì)

2.2 電源設(shè)計(jì)

GTP模擬供電電源的噪聲情況是影響GTP性能的重要因素之一。除了在設(shè)計(jì)疊層的時(shí)候讓GTP的三個(gè)模擬電源分別分配到一個(gè)單獨(dú)的平面上并配上地平面進(jìn)行耦合外,還在外部為每個(gè)電源管腳都串聯(lián)一個(gè)磁珠,再并聯(lián)一個(gè)0.22μf的電容形成一個(gè)LC低通濾波器對(duì)電源進(jìn)行濾波。GTP的模擬電源都采用低噪聲的 LDO電源芯片TPS74401進(jìn)行供給,輸出電壓的紋波小于50mV。

2.3 時(shí)鐘設(shè)計(jì)

高速串行收發(fā)器的參考時(shí)鐘是另一個(gè)影響信號(hào)傳輸質(zhì)量的重要因素。本系統(tǒng)使用具有強(qiáng)大clock clean功能的時(shí)鐘合成芯片LMK03001C來產(chǎn)生串行收發(fā)器的參考時(shí)鐘。其輸出時(shí)鐘的最大均方根抖動(dòng)(RMS jitter)小于550fs,占空比為50%,輸出時(shí)鐘電平標(biāo)準(zhǔn)具有LVDS和LVPECL兩種。其輸出時(shí)鐘的頻率可以靈活編程設(shè)置,從而可以滿足不同傳輸速率的要求,使本系統(tǒng)可以適應(yīng)多種串行傳輸協(xié)議的實(shí)現(xiàn)。

2.4 預(yù)/去加重和均衡參數(shù)設(shè)計(jì)

為了對(duì)抗傳輸路徑對(duì)高頻分量的過多衰減,有必要在發(fā)送端進(jìn)行預(yù)加重或者在接收端加上均衡或者同時(shí)使用兩種手段。預(yù)/去加重和線性均衡都是通過對(duì)信號(hào)的畸變來改善接收信號(hào)的質(zhì)量,只有合適的預(yù)/去加重和線性均衡的比例以及兩者之間的組合才能達(dá)到改善接收信號(hào)質(zhì)量的目的,否則反而會(huì)惡化接收信號(hào)的質(zhì)量。本文利用GTP的SPICE模型以及串行傳輸信道的S參數(shù)模型對(duì)在不同預(yù)/去加重和均衡參數(shù)設(shè)置下的串行鏈路傳輸質(zhì)量進(jìn)行仿真,從而找出合適的參數(shù)設(shè)置。

圖3 不同預(yù)/去加重比例下的發(fā)送信號(hào)

圖3即為在不同預(yù)/去加重比重設(shè)置下的仿真結(jié)果圖。中間部分顯示的是連續(xù)3個(gè)高電平比特的發(fā)送波形,很明顯,后面兩個(gè)高電平比特的幅值隨預(yù)/去加重的比例相應(yīng)地降低了。另外,圖中同一個(gè)邏輯位里的信號(hào)電平并不平坦,這種現(xiàn)象主要是因信號(hào)傳輸鏈路上的阻抗不匹配處引起的發(fā)射造成的,例如ATCA單板與 ATCA背板的接插件連接處。

圖4 預(yù)/去加重和均衡對(duì)接收信號(hào)的影響

圖4給出的是GTP在不同參數(shù)設(shè)置下接收信號(hào)的眼圖。其中第1個(gè)子圖為在發(fā)送端未施加預(yù)/去加重的情況下,接收端FPGA管腳上的信號(hào)眼圖??梢姡L(zhǎng)距離的傳輸嚴(yán)重惡化了信號(hào)的質(zhì)量,信號(hào)眼圖趨于閉合。第2個(gè)子圖為在發(fā)送端施加23%的預(yù)/去加重時(shí),接收端FPGA管腳上的信號(hào)眼圖。預(yù)/去加重一定程度上彌補(bǔ)了傳輸信道的低通特性,降低了信號(hào)的抖動(dòng),改善了信號(hào)的質(zhì)量。第3個(gè)子圖為發(fā)送端未施加預(yù)/去加重而在收端施加25%的均衡,即把75%的原始信號(hào)加上25%的高通濾波器的輸出作為總的接收信號(hào)。如同預(yù)/去加重一樣,通過均衡,高頻分量相對(duì)被增強(qiáng),低頻分量相對(duì)被抑制,有效地補(bǔ)償了信道的不理想性。第4個(gè)子圖為在4.5%的預(yù)/去加重和25%均衡同時(shí)作用時(shí)得到的接收信號(hào)。可見,預(yù)/去加重和均衡的有效搭配可以很好地改善原本被嚴(yán)重惡化的傳輸信號(hào)。

3 驗(yàn)證與結(jié)果討論

對(duì)本系統(tǒng)的性能測(cè)試主要通過兩種方式進(jìn)行:一是采集收發(fā)端信號(hào)眼圖并將其與接收器的波罩(EYE_MASK)進(jìn)行比較;二是測(cè)試串行傳輸?shù)恼`碼率(BERT:bit error ratio test)。

接收器的EYE_MASK形象地反映了接收器的靈敏度和動(dòng)態(tài)范圍,只有處于接收區(qū)域內(nèi)的信號(hào)才能被接收器正確識(shí)別,否則采樣判決后得到的將是誤碼。Virtex-5中GTP單元的最小EYE_MASK為(112ps,150mV),其中112ps表示最小眼寬(EYE_WIDTH),150mV給出最小眼高(EYE_HEIGHT)。圖5給出了在靠近FPGA發(fā)送管腳和接收管腳處測(cè)得的串行傳輸收發(fā)兩端的信號(hào)。在該測(cè)試信道環(huán)境下,正常發(fā)送信號(hào)到達(dá)接收端時(shí)已經(jīng)被大幅衰減和畸變,眼寬僅為96ps,眼高僅為70.5mV,均不滿足GTP的要求(112ps,150mV)。如果不考慮芯片內(nèi)部的均衡器,該接收信號(hào)將不能被正確識(shí)別。相反,如果在發(fā)送端增加預(yù)/去加重,則能有效地對(duì)抗信道的不理想性,在一定程度上降低接收處信號(hào)的抖動(dòng),使眼圖睜開達(dá)到(211ps,191mV)。這一實(shí)測(cè)結(jié)果與之前的仿真和理論分析一致。

圖5 實(shí)測(cè)串行信號(hào)眼圖

賽靈思提供了一個(gè)專門用于誤碼率測(cè)試的工具IBERT,如圖6所示,其基本原理是在發(fā)送端發(fā)送一個(gè)偽隨機(jī)序列(如PRBS7),接收端接收到序列后再與同一偽隨機(jī)序列進(jìn)行校對(duì)并記錄校對(duì)結(jié)果。利用這個(gè)工具可以動(dòng)態(tài)調(diào)整GTP的參數(shù)設(shè)置并測(cè)出相應(yīng)的傳輸誤碼率。

圖6 誤碼率測(cè)試

通過IBERT工具可以得到本系統(tǒng)在不同預(yù)/去加重和均衡參數(shù)設(shè)置下的無誤碼(BER<1e-12)采樣區(qū)間,如表1所示。

表1 無誤碼采樣區(qū)間(單位:1/128UI)

結(jié)語

通過仿真和理論分析以及實(shí)際的測(cè)試驗(yàn)證,本文給出了一種基于Virtex-5的串行傳輸系統(tǒng)的設(shè)計(jì)和驗(yàn)證方案,實(shí)現(xiàn)了遠(yuǎn)距離的3.125Gbps串行傳輸。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在現(xiàn)代電子系統(tǒng)中,電源扮演著核心角色,如同人體的心臟,為整個(gè)系統(tǒng)穩(wěn)定運(yùn)行提供不可或缺的動(dòng)力支持。從日常生活中的智能設(shè)備,到復(fù)雜精密的工業(yè)控制系統(tǒng),再到關(guān)乎國(guó)計(jì)民生的航空航天、醫(yī)療等關(guān)鍵領(lǐng)域,電源的可靠性直接決定了系統(tǒng)的穩(wěn)...

關(guān)鍵字: 電源 設(shè)備 系統(tǒng)

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉