日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

  1 引言

直接數字頻率合成器(DDS)技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結構能方便的實現各種復雜的調制功能,具有很好的實用性和靈活性。

  2 DDS調頻信號發(fā)生器框圖設計

  3 DDS調頻信號發(fā)生器FPGA電路設計



圖2給出了DDS調制信號發(fā)生器核心單元的FPGA電路設計圖。其設計方案采用ALTERA公司的Cyclone系列EP1C6T144C6芯片,加法器為12位,調制信號波形存儲器為4096×12BIT,載波信號波形存儲器為4096×12BIT,系統(tǒng)時鐘為80MHz;設計性能參數:載波頻率可達10MHz(為確保波形不失真,一周期至少取8點),調制頻率范圍0~100K,調頻深度0~10。外部電路輸入有調制信號頻率控制字Kh[11..0],載波信號頻率控制字Kc[11..0],頻偏控制字Kx[11..0],調制信號系統(tǒng)時鐘TZCLK,載波信號系統(tǒng)時鐘ZBCLK。Kh[11..0]經累加器A輸出累加相位ADDA[11..0]作為調制信號查找表的地址,波形數據Qa[11..0]和Kx[11..0]和Kc[11..0]經過數值變換后輸出調頻控制字K[11..0]。K[11..0]經累加器B輸出累加相位ADDB[11..0]作為調頻信號查找表的地址,波形數據Qb[11..0]經外部DAC轉換和低通濾波得到調頻信號波形。其中,在兩個累加器后相連的DFF緩沖器有助于消除毛刺的影響,進一步確保系統(tǒng)的穩(wěn)定性和可靠性。

  4 仿真及實驗

取載波系統(tǒng)時標頻率1MHz,調制信號系統(tǒng)時標頻率100KHz,相位累加器位數8位,兩個波形存儲器地址位數和數據位數都為8位。用QUERTUS Ⅱ 3.0 仿真,見圖3;

   圖3 DDS調頻波仿真圖(QUERTUS II)

用matlab 6.5仿真見圖4;

  用AEDK-EDA實驗箱下載(其FPAG芯片為EPF10K10TC144-4),D/A轉換及單極性輸出電路用ispPAC20芯片實現,通過Tektronix TDS3054B示波器觀察波形,結果見圖5。其中D/A位數為8,測量范圍-4-+4V,載波信號峰值1.414V,由圖4和圖5頻率調制解調波形數據可得載波頻率為14.2kHz,誤差-3.06%;調制頻偏為480Hz,誤差-1.69%;調制度為M=10.21%,誤差2.1%,調制頻率為4.82kHz,誤差-1.23%。從實驗結果可以看出本文提供的設計理論及設計電路的不但正確、可行,并具有良好的性能參數。所有設計、仿真及實驗結果的一致,為DDS調頻信號發(fā)生器FPGA實現提供了優(yōu)良的設計方案。

  圖4 DDS調頻波仿真圖(matlab)

  圖5 DDS調頻波實驗結果圖  

  5 總結

用FPGA實現DDS調頻信號電路較采用專用DDS芯片更為靈活,只要改變FPGA中ROM內的數據和控制參數,DDS就可以產生任意調制波形,且分辨率高,具有相當大的靈活性。相比之下,DDS的功能完全取決于設計需求,可以復雜也可以簡單,而且FPGA芯片還支持在系統(tǒng)現場升級。另外,將DDS設計嵌入到FPGA芯片所構成的系統(tǒng)中,其系統(tǒng)成本并不會增加多少,而購買專用芯片的價格則是前者的很多倍。所以采用FPGA來設計DDS系統(tǒng)具有很高的性價比。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

在數字化浪潮席卷全球的今天,FPGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現代電子系統(tǒng)中,現場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,FPGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數據轉換 , 生成LED顯示屏所需要的數據信號和同步的控制信號— 數據、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準確測試紋波電流不僅能驗證電容性能是否達標,也是電路設計可靠性驗證的關鍵環(huán)節(jié)。以下從測試原理、設備準備、操作步驟到數據解讀,全面介紹電解電容紋波電流...

關鍵字: 電解電容 紋波電流 電路設計

在異構計算系統(tǒng)中,ARM與FPGA的協同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現10.5MB/s的可靠數據...

關鍵字: ARM FPGA FSPI

在電子電路設計與實踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關鍵組件。然而,當我們將兩個輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時,會引發(fā)一系列復雜的物理現象和潛在風險。這一操作不僅違反了常規(guī)的電路設計原則,還可能對電路系統(tǒng)造成...

關鍵字: 穩(wěn)壓 芯片 電路設計

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體
關閉