日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

近年來,紅外探測系統(tǒng)因其具有隱蔽性,抗干擾性,全天候工作等特點,在現(xiàn)代戰(zhàn)爭中具有重要的作用,而紅外圖像中小目標的檢測將直接影響制導系統(tǒng)的有效作用距離及設備的復雜程度,在紅外成像制導和預警系統(tǒng)中發(fā)揮著舉足輕重的作用。
一般說來,由于小目標距離較遠,因而在成像系統(tǒng)中表現(xiàn)為微弱特性,并且沒有形狀和結構特征或特征不明顯。同時,由于高于絕對零度的物體均有紅外輻射能力,所以自然界中的干擾源很多,很難準確地檢測出真正的目標。
本文在數(shù)學形態(tài)學Top-hat算子對于目標檢測的基礎上,設計了一種基于DSP+FPGA的圖像實時處理系統(tǒng),使其能夠滿足高速采樣數(shù)據(jù)流快速存取,快速運算的要求。

1 算法基礎
1.1 形態(tài)學算法
數(shù)學形態(tài)學方法是一種非線性濾波方法,它最先被用來處理二值圖像,后來被引用到灰度圖像處理?;舅枷胧牵河靡欢ǖ慕Y構元素去度量和提取圖像中的對應形狀,去除不相干的結構,以達到圖像分析和目標識別的目的。
灰度形態(tài)學的基本運算有膨脹、腐蝕、開運算和閉運算?;谶@些運算,可以推導和組合各種數(shù)學形態(tài)學使用算法。
設f(x,y)為輸入圖像,b(x,y)為結構元素,其中(x,y)為圖像平面空間的坐標點,f為(x,y)點的灰度值,b為(x,y)點的結構函數(shù)值,Df和Db分別是f和b的定義域,上述4種基本運算的表達式為:


其中,開運算有些像非線性低通濾波器,但是又與低通濾波器不同,開運算可以允許高頻部分中大于結構元素的部分通過。Top-hat算子就是利用了開運算的上述性質來進行目標檢測的。
Top-hat算子的定義為:

經(jīng)過Top-hat處理后的圖像,目標和背景在能量上差別較大,大部分像素都集中在低灰度區(qū),只有目標和小部分噪聲分布在高亮度區(qū),如圖1所示,圖1(a)為原始圖像,圖1(b)為經(jīng)過Top-hat處理的圖像及其直方圖統(tǒng)計結果。


1.2 最大類間方差法求閾值
設經(jīng)過處理后的圖像f2(x,y)的各灰度的集合為S={0,1,2,…,N},Pi為此集合中i出現(xiàn)的概率,由于圖像是由小目標和背景兩部分組成的,設這兩部分對應的灰度子集分別為:紅外背景,C0={0,1,2,…,k};目標對象,C1={k+1,k+2,…,N};則兩個類別的間方差為:

為節(jié)約程序運行時間,選取k的取值范圍為[μ+5σ…N],其中μ為整幅圖像的均值,σ為整幅圖像的平均差,直到找到使類間方差取最大值時的k值,即為最佳分割閾值th。
對經(jīng)過Top-hat處理后的圖像,利用上述的最大類間方差法獲取閾值,利用這個閾值對圖像進行分割,最后通過判斷目標的形狀大小,以達到提取目標的效果,如圖2所示,圖2(a)為閾值分割的結果,圖2(b)為最終判斷結果。



2 硬件系統(tǒng)結構
在實時視頻處理系統(tǒng)中,底層算法的數(shù)據(jù)量大,運算結構相對比較簡單,對速度有很高的要求,而高層處理算法控制結構復雜,數(shù)據(jù)量較底層算法少,故本文采用FPGA+DSP的結構。利用DSP實現(xiàn)目標檢測的算法,可以提高運行速度及便于調試和修改,F(xiàn)PGA實現(xiàn)整個系統(tǒng)的控制和圖像的基本預處理功能。整個系統(tǒng)的硬件結構如圖3所示。


在系統(tǒng)設計中,DSP采用ADI公司通用浮點型TigerSHARC201,它擁有非常高的存儲寬度,支持32位和擴展的40位浮點運算,支持8、16、32、64位定點運算。它擁有高達600 MHz的內核時鐘速率,一個周期可以執(zhí)行4條指令,相當于24次16 bit定點操作或者6次浮點操作。處理器的運算流水是雙周期的,分支流水為2~6周期,鑒于此流水深度,它使用分支目標緩沖(BTB)來減少分支延遲,其兩個相同的計算單元均支持浮點和定點運算。每周期最多可執(zhí)行4個32-bit寬的指令,因此很容易實現(xiàn)高性能的應用。
FPGA采用Altera公司的EP3C40F484C對視頻信號進行預處理和整個系統(tǒng)的時序控制,它具有多達24 624個邏輯單元,具有129個兼容的LV-DS通道,每個通道數(shù)據(jù)率高達640 Mb/s,還有4個可編程鎖相環(huán)和8個全局時鐘線。另外此芯片的功耗較低,全局運行時總功耗為300 mW左右。除此之外,F(xiàn)PGA作為系統(tǒng)的控制芯片還要為DSP及主機控制雙口SRAM接口、外部存儲器、視頻編碼器編碼等單元提供準確的邏輯時序和可靠的驅動電路。
2.1 視頻輸入和輸出模塊
采用解碼器SAA7111將攝像頭輸出的模擬視頻信號轉換為數(shù)字信號。SAA7111是飛利浦公司推出的9位視頻解碼器,提供6路模擬輸入和2個增強型的模數(shù)轉換器。通過配置SAA7111將PAL制式的模擬基帶信號轉化為CCIR-656格式的UYVY信號,并將其送入FPGA中,進行預處理。經(jīng)過預處理后的圖像數(shù)據(jù)再由FPGA重新打包成CCIR-656格式的數(shù)據(jù)送入到TS201的Link口。具體連接如圖4所示,VPO[0…7]沒有數(shù)據(jù)輸入,VPO[8…15]是數(shù)據(jù)輸出管腳與FPGA相連,時鐘同步信號TS201采用MDMA的方式將原始圖像信號存入SDRAM中,供目標檢測算法使用。視頻輸出模塊采用視頻編碼器SAA7121,標準的UYVY數(shù)據(jù)從FPGA的引腳輸出,送到SAA7121的數(shù)據(jù)引腳,場、行同步信號分別接到FPGA的控制引腳上,通過行、場信號的控制,就能夠輸出顯示正確的視頻圖像。在SAA7111和SAA7121工作之前,都需要對這兩個芯片進行配置,它們的配置的參數(shù)都是通過FPGA產生I2C總線來實現(xiàn)的。


2.2 存儲模塊
TS201的片上存儲器分為兩個部分:每個內核各使用100 KB的專用、高速L1存儲器;128 KB的大容量共享L2存儲器。通過EBIU接口外擴SDRAM和Flash兩種存儲器。選取2片MT48L32M16A2來構成SDRAM存儲器,圖像處理數(shù)據(jù)和圖像處理中間結果可存儲在SDRAM中。系統(tǒng)擴展64 MB的Flash,選用S29GL064M90T,主要存放DSP內核程序。
FPGA的存儲系統(tǒng):選取2片IS61LV10248來構成SRAM存儲器,主要用于存儲從SAA7111傳輸?shù)紽PGA的數(shù)據(jù),根據(jù)視頻數(shù)據(jù)的奇偶場的關系,在數(shù)據(jù)的存取過程中采用乒乓存取方式,當SRAM1存儲數(shù)據(jù)的時候,F(xiàn)PGA從SRAM2讀取數(shù)據(jù),傳給SAA7121做為顯示使用,當SRAM2存儲數(shù)據(jù)的時候,F(xiàn)PGA從SRAM1讀取數(shù)據(jù),傳給SAA7121做為顯示使用,同時通過對讀時鐘和讀范圍的控制,可以控制圖像的現(xiàn)實范圍和現(xiàn)實方式。具體硬件連接結構如圖5所示。


2.3 DSP雙核以及FPGA之間的通信
在本系統(tǒng)中,涉及到TS201兩個核之間的通信以及TS201與FPGA之間的通信。FPGA給DSP提供預處理之后的圖像數(shù)據(jù),DSP根據(jù)提供的圖像數(shù)據(jù)進行目標檢測算法,并將檢測之后的坐標數(shù)據(jù)傳輸?shù)紽PGA,F(xiàn)PGA將坐標信息疊加到原始圖像后送給SAA7121顯示。常見的雙核通信主要采用中斷、輪詢兩種通信方式。中斷是利用兩個核的中斷機制來實現(xiàn)FPGA與DSP之間的通信;輪詢是通過在雙核的共享寄存器里設置一些信號量,供雙核通信與訪問??紤]到本系統(tǒng)的應用條件,采用輪詢的通信方式,DSP的異步存儲器的地址空間映射到FPGA,通過FPGA操作數(shù)據(jù)線和地址線,即可完成FPGA與DSP之間的數(shù)據(jù)交互。
2.4 系統(tǒng)工作流程
整個系統(tǒng)的工作流程為:由CCD采集視頻模擬信號,經(jīng)過可編程視頻解碼處理器SAA7111解碼后輸出場同步、行同步、像素時鐘和位寬為16 bit的數(shù)字圖像信號,并將信號送入FPGA中,在FPGA中對送來的數(shù)據(jù)做緩存,預處理,再通過與TS201連接的雙向LINKPORT,把圖像數(shù)據(jù)實時地導入DSP中,在DSP中運行檢測算法,得到被檢測目標的正確坐標,DSP把目標的坐標信息返回到FPGA中,F(xiàn)PGA根據(jù)坐標信息在原始圖像上標示出目標的位置,最后將處理后的圖像信號傳給可編程視頻編碼器SAA7121進行編碼實現(xiàn)D/A轉換,輸出模擬視頻,并把檢測結果顯示在視頻顯示設備上。

3 結論
首先研究了形態(tài)學Top-hat算子,并利用Top-hat算子進行背景抑制,同時,采用最大類間方差法獲得圖像的閾值,分割背景和目標,實現(xiàn)小目標檢測,通過仿真實驗發(fā)現(xiàn),這種方法能夠在一定程度上減少實際檢測中的虛警率,增加目標檢測的準確性。
利用DSP+FPGA的系統(tǒng)架構設計了實現(xiàn)算法的硬件平臺,這種結構在一定程度上可以滿足實時性和靈活性的要求,具有很強的通用性和可擴展性。并在設計中采用了模塊化設計,這樣的設計便于集中控制,能夠節(jié)省程序運行時間。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質量的音頻輸入設備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I/O于一顆芯片的xcore處理器...

關鍵字: AI DSP MCU

多DSP集群的實時信號處理系統(tǒng),通信拓撲的優(yōu)化直接決定任務調度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達陣列等典型應...

關鍵字: DSP 通信拓撲優(yōu)化

隨著5G網(wǎng)絡普及與物聯(lián)網(wǎng)設備爆發(fā)式增長,邊緣計算正從概念驗證走向規(guī)?;渴稹?jù)IDC預測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點的實時處理能力提出嚴苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關鍵字: AI加速器 DSP

在工業(yè)控制領域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領導地位,廣泛應用于能源、電...

關鍵字: TI C2000 DSP 格見半導體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產品授權代理商貿澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產品和解決方案。作為一家授權...

關鍵字: 線性穩(wěn)壓器 柵極驅動器 DSP

在當今數(shù)字化浪潮的推動下,數(shù)據(jù)流量呈爆炸式增長,數(shù)據(jù)中心、5G通信網(wǎng)絡以及云計算等領域對高速光通信的需求愈發(fā)迫切。800G光模塊作為高速光通信的關鍵組件,其性能直接影響著整個通信系統(tǒng)的傳輸效率和可靠性。數(shù)字信號處理(DS...

關鍵字: 800G DSP PAM4均衡算法

以氫燃料電池空壓機為研究對象 ,開發(fā)超高速永磁同步電機控制器 ,采用傳統(tǒng)的IGBT主功率器件 ,且為兩電平主回 路結構形式 ,通過改進的V/F控制算法 ,完成了控制器的設計。搭建了試驗平臺進行測試 ,結果表明 ,控制器能...

關鍵字: 超高速永磁同步電機 V/F控制 DSP

醫(yī)療設備智能化進程,數(shù)字信號處理器(DSP)作為核心計算單元,承擔著實時處理生物電信號、醫(yī)學影像等敏感數(shù)據(jù)的重任。然而,隨著醫(yī)療設備與網(wǎng)絡互聯(lián)的深化,數(shù)據(jù)泄露風險顯著增加。美國《健康保險流通與責任法案》(HIPAA)明確...

關鍵字: 醫(yī)療設備 DSP

數(shù)字信號處理器(DSP)作為實時信號處理的核心器件,其架構設計直接決定了運算效率與功耗表現(xiàn)。自20世紀70年代DSP理論誕生以來,其硬件架構經(jīng)歷了從馮·諾依曼結構到哈佛結構的演進,這一過程體現(xiàn)了對實時性、并行性與存儲帶寬...

關鍵字: DSP 馮·諾依曼

隨著嵌入式系統(tǒng)對實時性、多任務處理能力的需求日益增長,實時操作系統(tǒng)(RTOS)在數(shù)字信號處理器(DSP)中的移植與性能優(yōu)化成為關鍵技術課題。DSP以其高效的數(shù)值計算能力和并行處理特性,廣泛應用于通信、圖像處理、工業(yè)控制等...

關鍵字: RTOS DSP
關閉