日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

這是一個在設計中常犯的錯誤列表,這些錯誤常使得你的設計不可靠或速度較慢,為了提高你的設計性能和提高速度的可靠性,你必須確定你的設計通過所有的這些檢查 。

可靠性

**為時鐘信號選用全局時鐘緩沖器BUFG
• 不選用全局時鐘緩沖器的時鐘將會引入偏差 。

**只用一個時鐘沿來寄存數(shù)據(jù)
• 使用時鐘的兩個沿是不可靠的因為時鐘的某沿或者兩個沿會漂移; 如果時鐘有漂移而且你只使用了時鐘的一個沿你就降低了時鐘邊沿漂移的風險。
• 這個問題可以這樣來解決就是允許CLKDLL自動糾正時鐘的占空比以達百分之五十的占空比否則強烈建議你只使用一個時鐘沿

**除了用CLKDLL或DCM產(chǎn)生的時鐘外不要在內部產(chǎn)生時鐘.
• 這包括產(chǎn)生門控時鐘和分頻時鐘
• 作為替代可以建立時鐘使能或使用CLKDLL或DCM來產(chǎn)生不同的時鐘信號。
• 對于一個純同步設計建議你在任何可能的情況下只使用一個時鐘

**不要在內部產(chǎn)生異步的控制信號 例如復位信號或者置位信號
• 內部產(chǎn)生的異步控制信號會產(chǎn)生毛刺
• 作為替代可以產(chǎn)生一個同步的復位/置位信號這個信號的譯碼要比需要作用的時刻提前一個時鐘周期

**不要使用沒有相位關系的多個時鐘
• 你也許并不總能避免這個條件在這些情況下確定你已使用了適當?shù)耐诫娐穪砜缭綍r鐘域

**不要使用沒有相位關系的多個時鐘
• 再次你也許并不總能避免這個條件,相反許多設計都需要這樣,在這些情況下確定你已適當?shù)丶s束了跨越時鐘域的路徑

**不要使用內部鎖存器
• 內部鎖存器會混淆時序而且常常會引入另外的時鐘信號
• 內部鎖存器在透明門打開時可以被看成是組合邏輯但在門被鎖存時 可以被看成是同步元件這將會混淆時序分析
• 內部鎖存器常常會引入門控時鐘門控時鐘會產(chǎn)生毛刺使得設計變得不可靠

性能

**邏輯級的時延不要超過時序預算的百分之五十
• 每個路徑邏輯級時延可以在邏輯級時序報告或布局后時序報告中找到詳細分析了每個路徑之后時序分析器將生成每個路徑時延的統(tǒng)計量檢查一下總共的邏輯級時延超過了你的時序預算的百分之五十嗎?

**IOB 寄存器
• IOB寄存器提供了最快的時鐘到輸出和輸入到時鐘的時延
• 首先有一些限制對于輸入寄存器在從管腳到寄存器間不能有組合邏 輯存在對于輸出寄存器在寄存器和管腳之間也不能有組合邏輯存在對于三態(tài)輸出在IOB中的所有的寄存器必須使用同一個時鐘信號和復位信號而且IOB三態(tài)寄存器必須低電平有效才能放到IOB中三態(tài)緩沖器低電平有效所以在寄存器和三態(tài)緩沖器之間不需要一個反相器
• 你必須使軟件能夠選用IOB寄存器你可以設置全局實現(xiàn)選項為輸入 輸出或輸入輸出選擇IOB寄存器缺省值為關(off)。
• 你也可在綜合工具或在用戶約束文件UCF中設定使得能夠使用IOB寄存器句法為: INST IOB = TRUE;

**對于關鍵的輸出選擇快速轉換速率
• 可以為LVCMOS和LVTTL電平選擇轉換速率快速的轉換速率會降低輸 出時延但會增加地彈所以你必須在仔細考慮的基礎之上選擇快速轉換速率

**流水邏輯
• 如果你的設計允許增加延遲對組合邏輯采用流水操作可以提高性能
• 在Xilinx的FPGA中有大量的寄存器對每一個四輸入函數(shù)發(fā)生器有一個對應的寄存器在犧牲延遲的情況下利用這些寄存器來增加數(shù)據(jù)吞吐量

**為四輸入的查找表結構進行代碼優(yōu)化
• 記住每一個查找表可以建立一個四輸入的組合邏輯函數(shù)如果你需要更大的功能記住實現(xiàn)該功能所需的查找表的數(shù)目

**使用Case語句而不是if-then-else語句
• 復雜的if-then-else語句通常會生成優(yōu)先級譯碼邏輯這將會增加這些路徑上的組合時延
• 用來產(chǎn)生復雜邏輯的Case語句通常會生成不會有太多時延的并行邏輯 對于Verilog用戶可以使用編譯向導synopsys parallel_case

**使用一個或多個核生成器塊
• 核生成器塊針對 Xilinx的結構進行了優(yōu)化許多塊都可以允許用戶配置包括大小寬度和流水延遲
• 查看你設計中的關鍵路徑你是否可以在核生成器中產(chǎn)生一個核來提高鍵路徑性能

**使有限狀態(tài)機FSM保持在層次中的自己所在的那一級
• 為了允許綜合工具完全優(yōu)化你的FSM它必須在它自己的塊中優(yōu)化如果不是這樣的話這將使得綜合工具將FSM邏輯和它周圍的邏輯一起優(yōu)化
• FSM不能包括任何的算術邏輯數(shù)據(jù)通路邏輯或者其它與狀態(tài)機不相關的組合邏輯

**使用兩個進程或always塊的有限狀態(tài)機
• 下一個狀態(tài)和輸出譯碼邏輯必須放在獨立的進程或always塊中這將不允許綜合工具在輸出和下一個狀態(tài)譯碼邏輯之間共享資源

**使用一位有效編碼有限狀態(tài)機FSM
• 一位有效編碼通常會在富含寄存器的FPGA中提供最高性能的狀態(tài)機

**為每一個葉級leaf-level塊提供寄存輸出
• 葉級塊是可以推論邏輯的塊而結構級(structural-level)的塊僅例化較 底層的塊這樣就建立了層次
• 如果葉級塊被鎖存輸出則可使綜合工具保留層次這可使分析這些代碼 的靜態(tài)時序變得比較容易
• 對邊界進行寄存可以使得各個塊之間有確定的時序關系

**利用有適當管腳定位約束的數(shù)據(jù)流
• Xilinx器件中的數(shù)據(jù)流是在水平方向上的這里部分的原因是進位鏈是在垂直方向上的另外還有其它的原因三態(tài)緩沖線在水平方向上排列塊之間也有水平方向上的直接連接
• 為了利用數(shù)據(jù)流地址和數(shù)據(jù)管腳必須放在芯片的左側或右側同時注意因為進位鏈是自下而上的所以將最低位放在最下面控制信號放在芯片的上部和下部

**不同的計數(shù)器風格
• 二進制計數(shù)器是非常慢的如果你的二進制計數(shù)器是關鍵路徑可以考慮使用不同的風格的計數(shù)器LFSRPre-scalar或Johnson

**設計是層次化的被分成不同的功能塊和技術塊
• 設計必須被劃分成不同的功能塊首先是較頂層的功能塊然后是較底層的塊你也應該包括特定技術的塊
• 設計層次化必須使得設計更可讀更易調試更易復用

**復制的高扇出網(wǎng)絡
• 這可以通過你的綜合工具來進行控制然而為了更緊地控制復制你可以選擇復制寄存器

**利用四種全局約束來對設計進行全局的約束周期對每個時鐘偏置輸入偏置輸出管腳-到-管腳
• 你也許會有針對多周期路徑失敗路徑和關鍵路徑的其它約束但是你必須總要從指定四個全局約束開始

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經(jīng)自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉