日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

物理分析與驗證對于確保復雜、高速PCB板級和系統(tǒng)級設計的成功起到越來越關鍵的作用。本文將介紹在信號完整性分析中抑制和改善信號串擾的方法,以及電氣規(guī)則驅動的高速PCB布線技術實現信號串擾控制的設計策略。 當前,日漸精細的半導體工藝使得晶體管尺寸越來越小,因而器件的信號跳變沿也就越來越快,從而導致高速數字電路系統(tǒng)設計領域信號完整性問題以及電磁兼容性方面的問題日趨嚴重。信號完整性問題主要包括傳輸線效應,如反射、時延、振鈴、信號的過沖與下沖以及信號之間的串擾等,其中信號串擾最為復雜,涉及因素多、計算復雜而難以控制。所以今天的產品設計迫切需要區(qū)別于傳統(tǒng)設計環(huán)境、設計流程和設計方法的全新思路、流程、方法和技術。 EDA 技術已經研發(fā)出一整套高速PCB 和級系統(tǒng)的設計分析工具和方法學,這些技術涵蓋高速電路設計分析的方方面面:靜態(tài)時序分析、信號完整性分析、EMI/EMC設計、地彈反射分析、功率分析以及高速布線器。同時還包括信號完整性驗證和 Sign-Off,設計空間探測、互聯(lián)規(guī)劃、電氣規(guī)則約束的互聯(lián)綜合,以及專家系統(tǒng)等技術方法的提出也為高效率更好地解決信號完整性問題提供了可能。信號完整性分析與設計是最重要的高速 PCB 板級和系統(tǒng)級分析與設計手段,在硬件電路設計中扮演著越來越重要的作用,這里將討論信號完整性問題中的信號串擾。 串擾解決方案 信號之間由于電磁場的相互耦合而產生的不期望的噪聲電壓信號稱為信號串擾。串擾超出一定的值將可能引發(fā)電路誤動作從而導致系統(tǒng)無法正常工作。解決串擾問題問題可以從以下幾個方面考慮: a. 在可能的情況下降低信號沿的變換速率 通常在器件選型的時候,在滿足設計規(guī)范的同時盡量選擇慢速的器件,并且避免不同種類的信號混合使用,因為快速變換的信號對慢變換的信號有潛在的串擾危險。 b. 采用屏蔽措施 為高速信號提供包地是解決串擾問題的一個有效途徑。然而,包地會導致布線量增加,使原本有限的布線區(qū)域更加擁擠。另外,地線屏蔽要達到預期目的,地線上接地點間距很關鍵,一般小于信號變化沿長度的兩倍。同時地線也會增大信號的分布電容,使傳輸線阻抗增大,信號沿變緩。 c. 合理設置層和布線 合理設置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關鍵長度范圍內),這些措施都可以有效減小串擾。 d. 設置不同的布線層 為不同速率的信號設置不同的布線層,并合理設置平面層,也是解決串擾的好方法。 e. 阻抗匹配 如果傳輸線近端或遠端終端阻抗與傳輸線阻抗匹配,也可以大大減小串擾的幅度。串擾分析的目的是為了在 PCB 實現中迅速地發(fā)現、定位和解決串擾問題。一般的仿真工具與環(huán)境中仿真分析與 PCB 布線環(huán)境互相獨立,布線結束后進行串擾分析,得到串擾分析報告,推導出新的布線規(guī)則并且重新布線,再分析修正,這樣設計的反復比較多。通過6 組串擾仿真案例進行分析,受害網絡與侵害網絡上的驅動器與負載完全一樣,信號線線寬、間距、并行長度也都一樣,也就是說它們控制串擾的物理規(guī)則完全一樣:第一種侵害網絡與受害網絡兩個信號線方向相同,始終并行;第二種兩個信號線方向相反,始終并行;第三種兩個信號線方向相同,始終并行,信號線實施末端匹配;第四種兩個信號線方向相同,串擾發(fā)生源端位置;第五種兩個信號線方向相同,串擾發(fā)在中間位置;第六種兩個信號線方向相同,串擾發(fā)在末端位置。 通過仿真分析可以看到,實際的串擾結果都不相同,并且差距很大。因此,一個好的工具應該不僅能夠分析串擾,并且能夠應用串擾規(guī)則進行布線。另外,一般的布線工具僅限于物理規(guī)則驅動,對控制串擾的布線只能通過設定線寬和線間距,以及最大并行走線長度等物理規(guī)則來約束。采用信號完整性分析和設計工具集 ICX 可以支持真正意義上的電氣規(guī)則驅動布線,其仿真分析和布線在一個環(huán)境下完成,在仿真時可以設定電氣規(guī)則和物理規(guī)則,在布線的同時自動計算過沖、串擾等信號完整性要素,并根據計算的結果自動修正布線。這樣的布線速度快,而且真正符合實際的電氣性能要求。 串擾控制的信號完整性設計 高速PCB設計規(guī)則通常分兩種:物理規(guī)則和電氣規(guī)則。所謂物理規(guī)則是指設計工程師指定基于物理尺寸的某些設計規(guī)則,比如線寬為 4Mil,線與線之間的間距為 4Mil,平行走線長度為 4Mil 等。而電氣規(guī)則是指有關電特性或者電性能方面的設計規(guī)則,如布線延時控制在1ns 到 2ns 之間,某一個 PCB 線上的串擾總量小于 70mV 等等。 定義清楚了物理規(guī)則和電氣規(guī)則就可以進一步探討高速布線器。目前市場上基于物理規(guī)則(物理規(guī)則驅動)的高速布線器有 AutoActive RE 布線器、CCT 布線器、BlazeRouter 布線器和 Router Editor布線器,實際上這些布線器都是物理規(guī)則驅動的自動布線器,也就是說這些布線器只能夠自動滿足設計工程師指定的物理尺寸方面的要求,而并不能夠直接受高速電氣規(guī)則所驅動。 電氣規(guī)則直接驅動的高速布線器對于確保高速設計信號完整性來說非常重要,設計工程師總是最先得到電氣規(guī)則而且設計規(guī)范也是電氣規(guī)則,換句話說我們的設計最終必須滿足的是電氣規(guī)則而不是物理規(guī)則,最終的物理設計實現滿足設計的電氣規(guī)則要求才是最本質的。物理規(guī)則僅僅是元器件廠商或者是設計工程師自己對電氣規(guī)則作的一種轉換,我們總是期望這種轉換是對等的,是一一對應的。而實際情況并非如此。 以采用 LVDS 芯片來完成高速率(高達 777.76Mbps)、長距離(長達 100M)的數據傳輸為例,由于 LVDS 技術的信號擺幅是 350mV,那么通常的設計規(guī)范總是要求信號線上總的串擾值應該小于等于信號擺幅的 20%,也就是串擾的總量最大為 350mV×20%=70mV,這就是電氣規(guī)則,其中 20%的百分比取決于 LVDS 的噪聲容限,可以從參考手冊上獲得。 對于 IS_Synthesizer 來說,設計工程師只要指定該 LVDS 信號線上的串擾值大小,布線時就能夠自動調整和細化來確保滿足電性能方面的要求,在布線過程中會自動考慮周圍所有信號線對該 LVDS 信號的影響。而對基于物理規(guī)則驅動的布線器來說,首先需要進行一些假想的分析和考慮,設計工程師總是認為信號之間的串擾僅僅取決于平行信號之間并行走線的長度,所以可以在高速電路設計的前端環(huán)境中做一些假想的分析,比如可以假定并行走線的長度是 2.5mil,然后分析它們之間的串擾,這個值可能并不是 70mV,但是可以根據得到的結論來進一步調整并行走線的長度,假如恰好當并行走線的長度是某一個確定的值如 7mil時信號之間的串擾值基本上就是 70mV,那么設計工程師就認為只要保證差分線對并行走線的長度控制在 7mil 范圍以內就能夠滿足這樣的電氣特性要求(信號串擾值控制在 70mV 以內),于是在實際的物理 PCB 布局布線時設計工程師就得到了這樣一個高速 PCB 設計的物理規(guī)則,常規(guī)的高速布線器都可以確保滿足這種物理尺寸方面的要求。 這里會存在兩個問題:首先,規(guī)則的轉換并不等同,首先信號之間的串擾并非唯一由并行信號之間走線的長度來決定,還取決于信號的流向、并行線段所處的位置,以及有無匹配等多種因素,而這些因素可能很難預料,甚至不可能在實際的物理實現之前充分地進行考慮。所以經過這樣的轉換之后,并不能夠確保在滿足這些物理規(guī)則的情況下,同時能夠滿足原始的電氣規(guī)則。這也是為什么上述的這些高速布線器在滿足規(guī)則的情況下,PCB 系統(tǒng)仍然不能正常工作的很重要的一個原因。其次,在這些規(guī)則轉換時幾乎不可能同時考慮多方面的影響,如在考慮信號串擾時很難同時考慮到周圍所有相關信號線的影響。這兩方面的情況就決定了基于物理規(guī)則的高速布線器在高速、高復雜度的 PCB 系統(tǒng)設計中將存在很大的問題,而真正基于電氣規(guī)則驅動的高速 PCB 布線器就較好地解決了這方面的問題。 本文小結 高速 PCB 板級、系統(tǒng)級設計是一個復雜的過程,包括信號串擾在內的信號完整性問題帶來設計觀念、設計思路、設計流程以及設計手段的變革。確保在高速系統(tǒng)設計中迅速發(fā)現問題、解決問題,并且指導在新的設計中預防問題的出現已經成為今天高速系統(tǒng)設計的主流。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在電子制造領域,可制造性設計(Design for Manufacturability, DFM)已成為縮短產品開發(fā)周期、降低生產成本的核心方法。DFM通過在設計階段融入制造工藝約束,確保產品從圖紙到實物的高效轉化。

關鍵字: DFM PCB

印刷電路板(PCB)是現代電子設備的“神經中樞”,而多層PCB通過垂直堆疊技術,將電路密度提升至新高度。其內部結構猶如一座精密的微觀城市,每一層都承載著特定功能。

關鍵字: PCB 電源

在芯片性能狂飆突進的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當FPGA、大功率DC-DC模塊等熱源在狹小空間內集中爆發(fā)時,單純依靠經驗設計或后期打補丁,往往會讓研發(fā)陷入“改了又改”的死循環(huán)。此時,ANSYS...

關鍵字: 熱設計仿真 Icepak PCB

在高速數字電路設計中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設備開發(fā)團隊在調試一款基于FPGA的千兆以太網板卡時,發(fā)現數據傳輸誤碼率隨工作頻率提升顯著增加。經排查,問題根源指向電源分配網絡(PDN)阻抗超標,...

關鍵字: PCB PDN阻抗 電源完整性 PI

在高頻、高速PCB設計中,通孔作為層間信號互連的核心載體,不再是簡單的電氣連接點,其阻抗特性直接決定信號傳輸質量,是影響信號完整性(SI)的關鍵因素之一。隨著電子設備向高頻化、高密度、高速化迭代,信號頻率突破1GHz、上...

關鍵字: PCB 通孔 信號失真

在工業(yè)電源PCB設計中,信號完整性(SI)與電源完整性(PI)的協(xié)同設計(PISI)已成為提升系統(tǒng)可靠性的核心方法。當電源噪聲與信號傳輸相互干擾時,傳統(tǒng)獨立設計方法往往導致性能瓶頸,而PISI協(xié)同設計通過統(tǒng)一建模、聯(lián)合仿...

關鍵字: 工業(yè)電源 PCB 阻抗控制

在高速數字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號速率突破10Gbps、電源電流密度超過50A/cm2,信號串擾與電源紋波的耦合效應已成為制約系統(tǒng)穩(wěn)定性的關鍵瓶頸。...

關鍵字: PCB 信號串擾 電源紋波

在電子工業(yè)高速發(fā)展的當下,PCB(印刷電路板)作為電子設備的核心載體,其可靠性直接決定了產品的使用壽命與性能穩(wěn)定性。加速壽命試驗(ALT)通過模擬極端環(huán)境應力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質量風險...

關鍵字: PCB ALT

在工業(yè)電源領域,LLC諧振拓撲憑借其高效能、低電磁干擾和寬電壓調節(jié)能力,已成為中高功率應用的核心解決方案。然而,PCB設計中的寄生參數問題若未妥善處理,將直接導致開關損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...

關鍵字: 工業(yè)電源 PCB

在PCB(Printed Circuit Board,印制電路板)設計中,走線是連接電路元器件、實現信號傳輸與電源分配的核心環(huán)節(jié)。隨著電子設備向高頻、高速、高集成度方向發(fā)展,常規(guī)走線已無法滿足復雜電路的性能需求,特殊走線...

關鍵字: PCB 電容
關閉