日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

引 言
快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領域(如信號處理、圖像處理、生物信息學、計算物理、應用數(shù)學等)有著廣泛的應用。在高速數(shù)字信號處理領域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個系統(tǒng)設計性能的關鍵所在。
針對高速實時信號處理的要求,軟件實現(xiàn)方法顯然滿足不了其需要。近年來現(xiàn)場可編程門陣列(FPGA)以其高性能、高靈活性、友好的開發(fā)環(huán)境、在線可編程等特點,使得基于FPGA的設計可以滿足實時數(shù)字信號處理的要求,在市場競爭中具有很大的優(yōu)勢。
在FFT算法中,數(shù)據(jù)的寬度通常都是固定的寬度。然而,在FFT的運算過程中,特別是乘法運算中,運算的結(jié)果將不可避免地帶來誤差。因此,為了保證結(jié)果的準確性,采用定點分析是非常必要的。

1 FFT算法原理
FFT算法的基本思想就是利用權函數(shù)的周期性、對稱性、特殊性及周期N的可互換性,將較長序列的DFT運算逐次分解為較短序列的DFT運算。針對N=2的整數(shù)次冪,F(xiàn)FT算法有基-2算法、基-4算法、實因子算法和分裂基算法等。這里,從處理速度和占用資源的角度考慮,選用基-4按時間抽取FFT算法 (DIT)。對于N=4γ,基-4 DIT具有l(wèi)og4N=γ次迭代運算,每次迭代包含N/4個蝶形單元。蝶形單元的運算表達式為:


其信號流如圖1。式中:A,B,C,D和A′,B′,C′,D′均為復數(shù)據(jù);W=e-j2π/N。進行1次蝶形運算共需3次復乘和8次復加運算。N=64 點的基-4DIT信號流其輸入數(shù)據(jù)序列是按自然順序排列的,輸出結(jié)果需經(jīng)過整序。64點數(shù)據(jù)只需進行3次迭代運算,每次迭代運算含有N/4=16個蝶形單元。

2 FFT算法的硬件實現(xiàn)
2.1 流水線方式FFT算法的實現(xiàn)
為了提高FFT工作頻率和節(jié)省FPGA資源,采用3級流水線結(jié)構(gòu)實現(xiàn)64點的FFT運算。流水線處理器的結(jié)構(gòu)如圖2所示。

每級均由延時單元、轉(zhuǎn)接器(SW)、蝶形運算和旋轉(zhuǎn)因子乘法4個模塊組成,延時節(jié)拍由方框中的數(shù)字表示。各級轉(zhuǎn)接器和延時單元起到對序列進行碼位抽取并將數(shù)據(jù)拉齊的作用。每級延時在FPGA內(nèi)部用FIFO實現(xiàn),不需要對序列進行尋址即可實現(xiàn)延時功能。數(shù)據(jù)串行輸入,經(jīng)過3級流水處理后,串行輸出。

轉(zhuǎn)接器有一定的工作規(guī)律。例如,當?shù)?級變換做完進入轉(zhuǎn)接器SW1前,先對后三路數(shù)據(jù)進行一定節(jié)拍的延時,延遲節(jié)拍分別為4,8,12。為了說明規(guī)律,把輸入轉(zhuǎn)接器的四路數(shù)據(jù)按照前后次序進行分組,每4個時鐘節(jié)拍為1組,共16組,如圖3(左)所示。在數(shù)據(jù)流串行經(jīng)過轉(zhuǎn)接器SW1時,第0組中的數(shù)據(jù)保持不變,第1組中的數(shù)據(jù)與第4組中的數(shù)據(jù)交換;5不變,2和8交換,3和12交換,6和9交換;10不變,7和13交換,11和14交換,15不變。交換完畢后,前三路數(shù)據(jù)經(jīng)過延遲節(jié)拍分別為12,8,4的FIFO存儲器輸出,位置關系如圖3所示。

上述轉(zhuǎn)換規(guī)律對于SW2也是適用的,只是轉(zhuǎn)接器前后的延時節(jié)拍和分組的大小有所不同。
2.2 存儲單元
為了實現(xiàn)算法的流水線設計,存儲器RAM設計為64×16 b的雙端口RAM,即在時鐘信號和寫控制信號同時為低電平時,從輸入總線寫入RAM;在時鐘信號和讀控制信號同時為高電平時,從RAM輸出數(shù)據(jù)。
ROM為17×16 b的ROM,儲存經(jīng)過量化后的旋轉(zhuǎn)因子,旋轉(zhuǎn)因子為正弦函數(shù)和余弦函數(shù)的組合。根據(jù)旋轉(zhuǎn)因子的對稱性和周期性,在利用ROM存儲旋轉(zhuǎn)因子時,可以只存儲旋轉(zhuǎn)因子的一部分。
2.3 運算結(jié)構(gòu)
Radix-4蝶形運算單元是整個FFT處理器中的核心部件。在用Radix-4運算器計算時需要并行輸入數(shù)據(jù),如果能以并發(fā)數(shù)據(jù)輸入的話,則同步性和控制度較好,但實際上常要進行串并之間的轉(zhuǎn)換。存儲RAM按單節(jié)拍輸出16 b位寬數(shù)據(jù),選擇器不停旋轉(zhuǎn)送入到確定的位置,每4點全部到位后R-4使能有效;然后4個時鐘節(jié)拍得到有效結(jié)果數(shù)據(jù),再通過選擇器旋轉(zhuǎn)送入到對應存儲 RAM中。
復數(shù)運算中,對應復數(shù)的實部和虛部RAM用同一個地址發(fā)生器。地址發(fā)生器在進行RAM地址發(fā)生時采用兩套地址,第一套是計數(shù)器按時鐘節(jié)拍順序產(chǎn)生的,用于輸入數(shù)據(jù)的存儲;第二套是由數(shù)據(jù)寬度為16 b的ROM產(chǎn)生的,ROM中存放的數(shù)據(jù)為下級運算所需倒序的序列地址,發(fā)生地址給RAM,然后RAM按倒序地址輸出下級需要進行運算的數(shù)據(jù)。
2.4 塊浮點結(jié)構(gòu)
數(shù)字信號處理系統(tǒng)可分為定點制、浮點制和塊浮點制,它們在實現(xiàn)時對系統(tǒng)資源的要求不同,工作速度也不同,有著不同的適用范圍。定點制算法簡單,速度快,但動態(tài)范圍有限,需要用合適的溢出控制規(guī)則(如定比例法)適當壓縮輸入信號的動態(tài)范圍。浮點表示法動態(tài)范圍大,可避免溢出,但系統(tǒng)實現(xiàn)復雜,硬件需求量大,速度慢。
為了提高精度,并減少復雜度和存儲量,采用塊浮點結(jié)構(gòu)。塊浮點算法是以上兩種表示法的結(jié)合。這種表示方法是,一組數(shù)共用同一個階碼,這個階碼是這組數(shù)中最大數(shù)的階碼。塊浮點算法無需進行額外的指數(shù)運算,僅對尾數(shù)進行運算即可,其與定點運算一樣方便,但需要在每級運算結(jié)束后進行本級運算溢出最大位數(shù)判斷,以對數(shù)據(jù)塊進行塊指數(shù)調(diào)整。在調(diào)整時僅保留一位符號位,因而能夠充分利用有限位長。這樣處理比定點方法擴大了動態(tài)范圍,并且提高了精度,比浮點運算在速度上有了提高。塊浮點結(jié)構(gòu)如圖4所示。

3 結(jié) 語
著重討論基于FPGA的64點高速FFT算法的實現(xiàn)方法。采用高基數(shù)結(jié)構(gòu)和流水線結(jié)構(gòu),大大提高了FFT處理器的運行速度。同時塊浮點結(jié)構(gòu)的引入,也大幅減少了浮點操作占用FPGA器件的資源數(shù)目,兼顧了FPGA高精度、低資源、低功耗的特點。從實驗結(jié)果看,該方法可以滿足高速實時處理數(shù)字信號的要求。

本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在工業(yè)控制系統(tǒng)中,Modbus RTU協(xié)議的CRC校驗如同通信網(wǎng)絡的"免疫系統(tǒng)",某石化廠DCS系統(tǒng)曾因CRC計算錯誤導致0.3%的數(shù)據(jù)包丟失,引發(fā)連鎖控制故障。本文將深入解析CRC-16/MODBUS算法原理,對比軟件...

關鍵字: Modbus RTU CRC 算法

加密算法分對稱加密和非對稱算法,其中對稱加密算法的加密與解密密鑰相同,非對稱加密算法的加密密鑰與解密密鑰不同,此外,還有一類不需要密鑰的散列算法。

關鍵字: 算法 嵌入式

在現(xiàn)代數(shù)字系統(tǒng)設計中,將算法高效地轉(zhuǎn)化為 RTL(寄存器傳輸級)實現(xiàn)是 FPGA 工程師的核心任務之一。這一過程不僅需要對算法有深入理解,還需掌握 FPGA 的硬件特性和設計技巧。本文將詳細介紹從算法到 RTL 實現(xiàn)的關...

關鍵字: 算法 寄存器傳輸級 數(shù)字系統(tǒng)

從本質(zhì)上講,算法是一種有條不紊、分步驟解決問題或完成任務的方法。無論是簡單的數(shù)字相加公式,還是復雜的機器學習協(xié)議,算法都是軟件應用的基礎,確保任務能夠高效有效地執(zhí)行。

關鍵字: 算法 嵌入式

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

在自動駕駛技術的發(fā)展歷程中,激光雷達(LiDAR)宛如一顆備受矚目的新星,其獨特的技術特性使其成為追求高安全性、高可靠性自動駕駛方案的首選。然而,這顆新星并非毫無爭議,“價格昂貴、結(jié)構(gòu)復雜、算法難度高” 等標簽,也讓一些...

關鍵字: 自動駕駛 激光雷達 算法

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏
關閉