日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 通信技術 > 通信技術
[導讀] 摘要 針對USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問題,設計了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過對USB3.0的接口硬件系統(tǒng)、設備固件以及SLAVE FIFO與FPGA接口讀寫操作的設計,并經(jīng)過實驗測試,USB3.0硬

 摘要 針對USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問題,設計了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過對USB3.0的接口硬件系統(tǒng)、設備固件以及SLAVE FIFO與FPGA接口讀寫操作的設計,并經(jīng)過實驗測試,USB3.0硬件傳輸速度可達260 MByte·s-1,連續(xù)數(shù)據(jù)采集傳輸速率可達100 MByte·s-1且數(shù)據(jù)保持穩(wěn)定。

隨著USB3.0解決方案的出現(xiàn),其在保留USB固有優(yōu)勢的基礎上大幅提高了數(shù)據(jù)傳輸?shù)膸?,適用于高速數(shù)據(jù)采集領域。本文針對基于USB的高速數(shù)據(jù)采集系統(tǒng)進行研究,設計了一款基于CYUSB3014芯片的USB3.0高速數(shù)據(jù)采集接口系統(tǒng),該系統(tǒng)基于USB3.0協(xié)議來實現(xiàn)PC機與FPGA的數(shù)據(jù)傳輸。本文介紹了USB3.0固件的設計方法,GPIF II接口特性以及SIAVE FIFO與FPGA的讀寫操作設計。

1 USB3.0系統(tǒng)結構的設計

如圖1所示,USB3.0系統(tǒng)的主芯片架構為Cypress公司FX3系列CYUSB3014 USB3.0控制芯片、FPGA芯片EP3CA0F484、DDR2芯片MT47H64M16HR。

CYUSB3014 USB專用控制芯片是新一代USB外設控制器,具有高度集成的靈活特性,可幫助開發(fā)人員為任何系統(tǒng)添加USB3.0功能。其擁有工作頻率可達200 MHz的32 bit的ARM9內核,使得FX3能夠應用在對數(shù)據(jù)處理要求較高的地方。芯片內部集成了一個512 KByte SRAM,用于存儲代碼、配置參數(shù),同時用作芯片內部DMA通道的緩沖區(qū)。并集成了可編程的100 MHz的GPIF II接口能連接多種類型外部器件,支持最大32個可編程物理端點。

2 FX3固件的設計

固件是用以完成驅動程序無法完成的USB芯片及其外圍芯片的初始化及控制工作的代碼。FX3固件的主要功能包括:初始化參數(shù)的配置、輔助完成設備的重新枚舉機制、對中斷的處理、數(shù)據(jù)的接收與發(fā)送以及對外圍的控制。FX3的固件設計只需調用相應的庫函數(shù),而不需要設計者過分關注底層硬件設置,大幅降低了固件的開發(fā)難度。EZ—USB FX3的固件設計主要包括對GPIF II接口、DMA通道及回調函數(shù)的設計。本文主要對GPIF II接口以及DMA通道加以介紹。

2.1 GPIF II接口

GPIF II接口是FX3與外部設備連接的重要組成部分,利用該接口可以實現(xiàn)與任何外部設備的高速并行數(shù)據(jù)傳輸。它具有一個提供多達256個可編程狀態(tài)的完全可編程的狀態(tài)機,可實現(xiàn)與任何處理器、ASIC、DSP或FPGA等的設備的無縫連接。GPIF II接口可在100 MHz的工作頻率下實現(xiàn)32 bit數(shù)據(jù)的并行傳輸,最高有效數(shù)據(jù)的傳輸速率可達400 MByte ·s-1。該接口可配置為主機模式或從機模式,且數(shù)據(jù)總線可在8 bit、16 bit及32 bit之間靈活選擇。

設計將GPIF II接口配置為32位同步SLAVEFIFO模式,外部處理器可像對普通FIFO一樣對FX3FIFO進行讀寫。由PCLK信號作為接口狀態(tài)機的工作時鐘,接口上的地址信號A0:A1表示要訪問的線程,F(xiàn)PGA通過檢測4個標志信號FLAGA~D來檢測緩沖FIFO是空或者滿。配置為SLAVE FIFO模式的GPIF II與外部設備的信號連接如圖2所示。

2.2 DMA通道

FX3內部通過DMA通道將不同外圍接口連接起來,以實現(xiàn)不同接口之間的數(shù)據(jù)傳輸。DMA通道是一種軟件結構,該結構封裝了套接字、緩沖區(qū)和描述符3種硬件元素。套接字是存在于外部接口中的硬件模塊,一個外部接口可以包含多個套接字,在固件系統(tǒng)中套接字處于DMA通道的兩端,一個套接字用于輸入數(shù)據(jù),另一個則用于輸出數(shù)據(jù)。數(shù)據(jù)通過套接字流入或流出已建立好的DMA數(shù)據(jù)通道。緩沖區(qū)是控制器系統(tǒng)內存中的數(shù)據(jù)緩沖區(qū),相當于DMA數(shù)據(jù)通道中的中轉站,流入套接字的數(shù)據(jù)首先被存放到緩沖區(qū)中,然后才能被輸出數(shù)據(jù)的套接字從緩沖區(qū)中讀出。描述符作為一種數(shù)據(jù)結構可將與數(shù)據(jù)流相關的套接字和緩沖區(qū)關聯(lián)起來。圖3為一個方向為P2U的DMA數(shù)據(jù)通道,此數(shù)據(jù)通道由8個尺寸為16×1 024的緩存及一個PIB套接字和一個UIB套接字組成。

FX3提供了多種DMA通道模式,可分為兩種:一種是自動DMA通道;另一種是手動DMA通道。自動DMA通道在通道建立起來并開始運行后,固件就不再干預數(shù)據(jù)流的傳輸,數(shù)據(jù)將連續(xù)不斷地流過自動數(shù)據(jù)通道,因不需固件干預,所以這種通道模式能提供最大的數(shù)據(jù)效率;而手動DMA通道在數(shù)據(jù)流動過程中需要CPU干預,這樣就可監(jiān)視或修改數(shù)據(jù)流,但有可能會降低數(shù)據(jù)的傳輸效率。所以設計采用自動DMA方式實現(xiàn)USB接口與GPIF II接口的數(shù)據(jù)傳輸。

3 FPGA中實現(xiàn)讀寫程序設計

本文通過FPGA采用狀態(tài)機模式控制同步SLAVEFIFO接口的讀寫操作來實現(xiàn)訪問FX34個線程的功能。

(1)SLAVE FIFO讀操作。

IDLE:設定SLAVE FIFO的地址A0:A1;

STATE 0~3:狀態(tài)自加,使FIFO地址穩(wěn)定且SLCS被激活;

STATE 4:SLOE被激活,驅動數(shù)據(jù)總線;

STATE 5:SLRD和外部寫信號被激活。且FIFO指針在PCLK的上升沿更新,這會啟動從新尋址位置到數(shù)據(jù)總線之間的數(shù)據(jù)傳輸。

(2)SLAVE FIFO寫操作。

IDLE—STATE 4:與讀操作相同,只是在STATE 5激活sLwR信號以及外部讀信號。當sLwR被激活時,數(shù)據(jù)寫至FlF0和PcLK的上升沿,F(xiàn)IF0指針遞增。

4 USB3.0采集卡實測

設計的LISB3.O樣板出來后需要從多方面對其進行實際測試以驗證其正確性。下面從兩方面測試板卡設計的正確性。

(1)USB3.0固件枚舉測試。USB3.0固件能否正常工作的一個重要標志是當USB3.0控制器連接到主機上時,設備能否正常運行。設計采用Cypress主機測試軟件USB Control Center對FX3固件枚舉功能進行測試。經(jīng)測試,測試軟件成功接收了由固件發(fā)的各種描述符。圖4為USB3.0的枚舉成功后在測試軟件上的正確顯示。

(2)USB3.0數(shù)據(jù)傳輸測試。設計通過EP1 OUT端點來控制EP2 IN和EP2 OUT兩個端點數(shù)據(jù)的接受和發(fā)送。當通過EP1 OUT發(fā)送的最后32位數(shù)的低4位為4’h1時,F(xiàn)PGA接受來自EP2 OUT端點的數(shù)據(jù);當通過EP1 OUT發(fā)送的最后32位數(shù)的低4位為4’hF時,F(xiàn)PGA向EP2 IN端點發(fā)送測試數(shù)據(jù),如圖5所示。圖6為邏輯分析儀實時監(jiān)測的PC向FPCA發(fā)送的數(shù)據(jù)顯示。

5 結束語

本文介紹了USB3.0控制器的固件及FPGA讀寫操作的主要工作機制,并通過實驗驗證了所設計USB3.0板卡的穩(wěn)定性及正確性。對USB3.0固件機制的深入研究是提高設計質量的前提,因而有必要對該固件作進一步研究以提高設計的效率與正確性。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在工業(yè)自動化、能源管理等實時性要求嚴苛的場景中,Modbus通信系統(tǒng)的響應延遲直接關系到設備控制的精度與系統(tǒng)穩(wěn)定性。從智能電表的功率調節(jié)到機器人關節(jié)的同步控制,微秒級的響應偏差都可能引發(fā)連鎖故障。本文從硬件架構、軟件設計...

關鍵字: Modbus 通信系統(tǒng)

北京2025年8月15日 /美通社/ -- 今日,以"破局者 ? 智行合璧"為主題的2025戴爾科技峰會在北京中國大飯店盛大啟幕。作為戴爾科技大中華區(qū)極具戰(zhàn)略意義的年度旗艦活動,本屆峰會吸引逾千名行業(yè)...

關鍵字: 戴爾 全棧 PC ALIENWARE

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

2025年8月13日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Asahi Kasei Microdevices (AKM) 的...

關鍵字: 數(shù)模轉換器 USB 無線揚聲器

物聯(lián)網(wǎng)與智能化設備快速普及,供電方式的選擇直接影響設備部署的靈活性、成本與可靠性。PoE(以太網(wǎng)供電)與USB供電作為兩大主流技術,分別在工業(yè)網(wǎng)絡、智能家居、消費電子等領域占據(jù)關鍵地位。本文將從設備適配性、傳輸距離、功率...

關鍵字: PoE USB

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

在無線技術的發(fā)展歷程中,部署的簡便性往往是成功的關鍵。像Wi-Fi、藍牙和早期的蜂窩技術,只有在集成變得簡單、無縫且實惠時,才能實現(xiàn)大規(guī)模的應用。而如今,Wi-Fi HaLow——一種專為物聯(lián)網(wǎng)(IoT)設計的遠距離、低...

關鍵字: 物聯(lián)網(wǎng) Wi-Fi USB

2025年8月5日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權代理商貿(mào)澤電子 (Mouser Electronics)即日起開售Microchip Technology的新款AVR? SD 8位MCU。AVR...

關鍵字: MCU 工業(yè)自動化 USB

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

北京2025年7月31日 /美通社/ -- 近日,權威咨詢機構德本咨詢重磅發(fā)布"2025中國信創(chuàng)PC市場影響力品牌TOP 10"榜單。軟通計算機憑借其迅猛的發(fā)展勢頭、領先的技術整合能力及顯著的市場表現(xiàn)...

關鍵字: 計算機 TOP PC PC市場
關閉