日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀] 在數(shù)據(jù)處理中為了更好地對被測對象進行處理和分析,研究人員們把重點更多的放在高速、高精度、高存儲深度的數(shù)據(jù)采集系統(tǒng)的研究上 由于A/D芯片及高性能的FPGA的出現(xiàn),已經(jīng)可以實現(xiàn)高速高精度的數(shù)據(jù)處理,則

    在數(shù)據(jù)處理中為了更好地對被測對象進行處理和分析,研究人員們把重點更多的放在高速、高精度、高存儲深度的數(shù)據(jù)采集系統(tǒng)的研究上

       由于A/D芯片及高性能的FPGA的出現(xiàn),已經(jīng)可以實現(xiàn)高速高精度的數(shù)據(jù)處理,則進行大批量高存儲深度的數(shù)據(jù)處理成為當(dāng)前要解決的主要問題

        l 常用存儲器的比較

        現(xiàn)在用于數(shù)據(jù)采集系統(tǒng)的存儲器常見的有先進先出存儲器(FIFO)、靜態(tài)RAM和SDRAM等FIFO由于容量和速度的限制,不是實現(xiàn)大容量存儲的首選目前,最為常見的存儲器就是靜態(tài)存儲器(SRAM),靜態(tài)存儲器有控制簡單、功耗低的優(yōu)點當(dāng)前大容量的SRAM可以達4 MB,存儲時鐘速率250 MHz

        如果要實現(xiàn)單通道32 M的存儲深度和200 M的數(shù)據(jù)傳輸速度,就要由8×1片SRAM拼合起來才能實現(xiàn)但由于每片SRAM都要有獨立的地址對應(yīng)存儲的數(shù)據(jù),這對設(shè)計者進行制版和布線都是一個極大的挑戰(zhàn)與靜態(tài)存儲器相比,單數(shù)據(jù)率動態(tài)存儲器(SDR SDRAM)具有存儲密度高、速度快等特點,數(shù)據(jù)線位寬可最大可以達到64 b,很適合于高速采樣系統(tǒng)標(biāo)準(zhǔn)的SDR SDRAM可以達到的時鐘頻率達100 MHz以上,如果要滿足系統(tǒng)存儲速率的要求則至少需要有2×12 b的數(shù)據(jù)位寬,而目前并沒有64 b或32 b的SDRSDRAM,則需要使用多片拼合這樣,對應(yīng)于一個通道的存儲就至少需要有2片12 b的動態(tài)存儲器才能滿足存儲的需要,顯然成本比較高

       雙速率同步動態(tài)隨機訪問存儲器(DDR),是在SDRAM存儲技術(shù)上發(fā)展而來的一種新型存儲器件,在計算機行業(yè)得到了廣泛的應(yīng)用其特點是采用了雙倍速率結(jié)構(gòu)實現(xiàn)高速操作,其在同一時間內(nèi)傳輸?shù)臄?shù)據(jù)量是SDRSDRAM的2倍,最大傳送數(shù)據(jù)的時鐘速率可達400 MHz,而存儲一個通道的數(shù)據(jù)只需要1片16 b的DDR,并且單位存儲成本和SDR SDRAM相比并沒有提高因而,對于高速數(shù)據(jù)采集系統(tǒng),無論從成本還是性能方面考慮,采用DDR作為系統(tǒng)的存儲器件是合適的但DDR卻帶來了相對復(fù)雜的控制工作,不僅需要與SDRSDRAM一樣進行定時刷新,而且較SDRAM增加了新的控制信號和使用了新的電平標(biāo)準(zhǔn)

       2 DDR的基本工作原理

        所謂DDR的雙倍速率結(jié)構(gòu),即在數(shù)據(jù)隨路時鐘的上升沿和下升沿各發(fā)送一次數(shù)據(jù),這樣在一個時鐘周期內(nèi)可完成雙倍速率的數(shù)據(jù)傳輸由于DDR的控制邏輯比較復(fù)雜,這里只對其"寫模式"下的工作原理進行介紹,如圖1所示
 

        從圖中可知對DDR進行寫操作時,首先通過外部控制模塊(如FPGA)對DDR送寫命令和操作地址,然后第1個正確的數(shù)據(jù)將在隨路時鐘DQS的上升沿進行存儲,接下來的數(shù)據(jù)將在DQS的連續(xù)時鐘沿上進行存儲其中根據(jù)DDR的時序要求在寫模式下,寫命令和隨路時鐘的第1個上升沿要有一個固定的時間間隔tDQSS為了在對DDR進行讀寫時能夠正確地存儲和讀取數(shù)據(jù),應(yīng)該嚴(yán)格地按照廠家提供的芯片手冊上的時序要求進行邏輯控制設(shè)計下面對DDR的邏輯控制的設(shè)計和實現(xiàn)流程進行簡單的介紹

        3 DDR控制模塊的設(shè)計

        根據(jù)DDR芯片控制要求,在設(shè)計中將DDR主控制模塊分為5個子模塊,分別是初始化模塊、外部刷新模塊、主狀態(tài)機模塊、地址模塊和命令輸出模塊其具體組成如圖2所示
 

        由于DDR必須以一個預(yù)先定義好的模式進行啟動并初始化,如果操作過程不按照這個特定的模式進行初始化,將導(dǎo)致錯誤操作并且不能對數(shù)據(jù)進行正常的讀寫初始化模塊在系統(tǒng)啟動之后馬上對DDR進行配置,使其達到正確的時序和配置要求DDR初始化的流程圖如圖3所示

 

        (1)主狀態(tài)機模塊則是根據(jù)接收到的命令控制狀態(tài)

        機的動作,通過翻譯控制信號控制內(nèi)部狀態(tài)機產(chǎn)生控制DDR的正確時序信號,這一部分是主控制模塊的關(guān)鍵和難點,能否正確控制DDR的操作完全集中在此模塊

        (2)外部刷新模塊是輔助主狀態(tài)機模塊控制DDR處于空閑狀態(tài)時的定時刷新

        (3)地址發(fā)生模塊的作用是根據(jù)所接收由主控狀態(tài)機發(fā)送來的內(nèi)部命令產(chǎn)生所對應(yīng)的地址,然后將命令和對應(yīng)的地址同步發(fā)送給命令發(fā)送模塊

        (4)命令發(fā)生模塊是與DDR芯片的接口部分,其將從地址模塊發(fā)送來的具體命令解釋成DDR所需的命令信號和控制信號以及所需的地址信號(AO~A12,BA0,BAl)

       4 高速數(shù)據(jù)采集系統(tǒng)的結(jié)構(gòu)設(shè)計

       為了能更清楚地了解DDR在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,這里將對基于CPCI總線的高速數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)進行描述高速數(shù)據(jù)采集系統(tǒng)的設(shè)計框圖如圖3所示
 

       外部信號首先經(jīng)過模擬通道的調(diào)理達到A/D芯片的輸入要求,再通過A/D芯片將模擬信號轉(zhuǎn)換成數(shù)字信號送人FPGA處理當(dāng)處理器發(fā)出"寫命令"時,把數(shù)字信號在FIFO內(nèi)部進行緩存再送入DDR進行存儲.如果A/D的采樣速率為200 MSa/s,則可以使用133 MHz時鐘速率的DDR芯片即可達到要求但是在內(nèi)部進行緩存時存在一個問題,就是寫入F1F()的時鐘速率大于讀取FIFO的時鐘速率,這樣就會導(dǎo)致從A/D采樣過來的信號不能完整地存儲

       在這種情況下通常采用數(shù)據(jù)分流的方式進行解決,即把采人FPGA的200 MHz的數(shù)據(jù)流分成2路100 M的數(shù)據(jù)流,分別存入相應(yīng)的FIFO內(nèi)再以133 MHz的時鐘速率讀出送DDR進行存儲,這樣就可以對信號進行完整的存儲當(dāng)然存儲過程還要通過DDR的控制模塊和FPGA內(nèi)部自帶的1P核的配合才能夠完成同理,當(dāng)處理器發(fā)出"瀆命令"時,在DDR控制模塊的控制下將DDR內(nèi)部數(shù)據(jù)讀回FPGA內(nèi)部,再次通過FIFO進行緩存通常采用40 M的時鐘速率將數(shù)據(jù)送回處理器處理,從DDR寫回FPGA的數(shù)據(jù)流時鐘速率為133 M,而從FIFO讀}IJ數(shù)據(jù)的時鐘速率為40 M;同樣存在著寫入FIFO的時鐘速率大于讀取的時鐘速率的現(xiàn)象,但足這里不仔在數(shù)據(jù)丟火的問題,岡為前端的分流處理已經(jīng)保證了數(shù)據(jù)的完整性這里只需對FIFO及DDR進行控制,即對FIFO的使用率做一個控制,當(dāng)FIFO的使用率大于某一值時,停止從DDR中讀取數(shù)據(jù);當(dāng)小于這個值時,繼續(xù)從DDR中讀取數(shù)據(jù)這樣就有足夠的數(shù)據(jù)可進行分析處理,從而重現(xiàn)信號特征

      5 結(jié) 語

      DDR在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有很大的實際意義,他提高了系統(tǒng)的可靠性和數(shù)據(jù)的存儲深度,在一定程度上有效地減小了電路設(shè)計的尺寸DDR已經(jīng)被應(yīng)用于視頻采集、內(nèi)存設(shè)計等多個領(lǐng)域其關(guān)鍵技術(shù)是DDR時序控制模塊的設(shè)計

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當(dāng)下,工業(yè)電機作為核心動力設(shè)備,其驅(qū)動電源的性能直接關(guān)系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅(qū)動電源設(shè)計中至關(guān)重要的兩個環(huán)節(jié),集成化方案的設(shè)計成為提升電機驅(qū)動性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設(shè)備的使用壽命。然而,在實際應(yīng)用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設(shè)計、生...

關(guān)鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術(shù)之一是電機驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅(qū)動系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動汽車的動力性能和...

關(guān)鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設(shè)中,街道及停車場照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設(shè)計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關(guān)鍵字: LED 驅(qū)動電源 開關(guān)電源

LED驅(qū)動電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動電源
關(guān)閉