日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀]摘要 為了滿足音頻數(shù)據(jù)采集過程中對頻率和分辨率等技術(shù)指標(biāo)的要求,設(shè)計了一種高速數(shù)據(jù)采集裝置。文中設(shè)計采用Altera公司的Cvclone系列FPGA芯片EP1C4F400在QuartusⅡ環(huán)境下使用Verilog語言控制ADI公司的AD7762A/D轉(zhuǎn)

摘要 為了滿足音頻數(shù)據(jù)采集過程中對頻率和分辨率等技術(shù)指標(biāo)的要求,設(shè)計了一種高速數(shù)據(jù)采集裝置。文中設(shè)計采用Altera公司的Cvclone系列FPGA芯片EP1C4F400在QuartusⅡ環(huán)境下使用Verilog語言控制ADI公司的AD7762A/D轉(zhuǎn)換器實現(xiàn)數(shù)據(jù)采集。通過串口將數(shù)據(jù)傳給上位機,完成數(shù)據(jù)分析和顯示功能FPGA控制整個系統(tǒng)的采集時序。
關(guān)鍵詞 數(shù)據(jù)采集;AD7762;FPGA;寄存器控制;串口

    隨著通信技術(shù)的發(fā)展,通信業(yè)務(wù)不斷擴大,人們越來越重視高速數(shù)據(jù)采集和處理技術(shù)。數(shù)據(jù)采集系統(tǒng)主要包括增益放大器、A/D模數(shù)轉(zhuǎn)換器、功能控制端。文中設(shè)計了一種以FPGA為控制核心,用于控制A/D的轉(zhuǎn)換時序及數(shù)據(jù)傳輸?shù)母咚贁?shù)據(jù)采集系統(tǒng)。

1 系統(tǒng)總體結(jié)構(gòu)
    設(shè)計系統(tǒng)以FPGA芯片EP1C4F400作為采集系統(tǒng)的核心控制單元,采用模數(shù)轉(zhuǎn)換芯片AD7762作為數(shù)據(jù)采集的核心模塊。由A/D轉(zhuǎn)換后產(chǎn)生的數(shù)字信號通過串口傳輸?shù)缴衔粰C,由上位機對數(shù)據(jù)進行一系列分析。該系統(tǒng)主要南前端處理模塊、A/D轉(zhuǎn)換控制模塊、FIFO緩存模塊及串口模塊組成,系統(tǒng)如圖1所示。



2 硬件設(shè)計
2.1 模數(shù)轉(zhuǎn)換模塊AD7762
    AD7762是ADI公司近年推出的一款高性能、低功耗、并行24位Sigma-Delta模數(shù)轉(zhuǎn)換芯片ADC。寬輸入帶寬,在625 khit·s-1時信噪比為106 dB的高速Sigma-Delta轉(zhuǎn)換,使得其能夠高速獲得數(shù)據(jù)。片上集成用于信號緩沖的差分放大器,低通數(shù)字FIR數(shù)字濾波器,需要最少的外圍設(shè)備。另外,AD7762還提供了可編程的采樣速率和可調(diào)整的FIR數(shù)字濾波。AD7762要求在無復(fù)雜的前后端信號處理設(shè)計中有較高的SNR。
    在應(yīng)用正常模式下,為實現(xiàn)指定性能,差分放大器需要被配置為前端平滑濾波器,前端使用低噪聲,高性能的運算放大器對其進行配置,實現(xiàn)單端信號轉(zhuǎn)差分號,然后驅(qū)動AD7762。運算放大器使AD8021,差分放大器使用AD8138。信號由AD8021運算放大器輸入端口接入,根據(jù)A/D輸人信號的幅度標(biāo)準(zhǔn)進行輸入信號幅度的調(diào)整,經(jīng)由AD8138差分放大器進行單端轉(zhuǎn)差分處理,之后送入模數(shù)轉(zhuǎn)換器中。其電路實現(xiàn)如圖2所示。


    AD7762有許多用戶可編程寄存器。控制寄存器用于設(shè)置濾波頻率、濾波器配置、時鐘分頻器等。AD7762使用16位雙向并行接口,該接口受控于。
2.2 主控制FPGA模塊EP1C4F400
    系統(tǒng)的主控制器采用Altera公司Cyclone系列的EP1C4F400C8N。Ahera Cyclone系列FPGA從根本上針對低成本進行設(shè)計,具有專業(yè)應(yīng)用特性。器件基于成本優(yōu)化的全銅1.5VSRAM工藝,輸入輸出電源電壓是3.3 V。內(nèi)核供應(yīng)電壓是1.425~1.575 V。Cyclone FPGA綜合考慮了邏輯、存儲器、鎖相環(huán)(PLL)和高級I/O接口。具有專用外部存儲器接口電路,支持DDRFCRAM和SDRAM器件以及SDR SDRAM存儲器的連接。支持單端I/O標(biāo)準(zhǔn)如3.3 V、2.5 V、1.8 V、LVTTL、LVCMOS、PCI、和SSTL-2/3,滿足當(dāng)前系統(tǒng)需要。通過LVDS和RSDS標(biāo)準(zhǔn)提供多達(dá)129個通道的差分I/O技術(shù)支持,每個LVDS通道信號數(shù)據(jù)率高達(dá)640 Mb·s-1。FPGA中有兩個鎖相環(huán)(PLLs),提供6個輸出和層次時鐘結(jié)構(gòu),以及復(fù)雜設(shè)計的時鐘管理電路。FPCA中包括17個M4K存儲塊。每塊提供288 kbit的存儲容量,能夠使配置支持多種操作模式,包括RAM、ROM、FIFO及單口和雙口模式。
2.3 系統(tǒng)后端數(shù)據(jù)傳輸模塊
    在數(shù)據(jù)傳輸模塊中,設(shè)計調(diào)用FPGA片上資源實現(xiàn)FIFO緩存。存儲深度為256×16 bit。由于A/D的采樣頻率和串口的讀寫頻率不同,因此設(shè)計中采用讀寫時鐘異步的FIFO。FIFO中的數(shù)據(jù)通過串口傳輸?shù)缴衔粰C,設(shè)計中串口芯片采用美信公司專門為RS-232標(biāo)準(zhǔn)串口設(shè)計的單電源電平轉(zhuǎn)換芯片MAX3232芯片,使用+3.3 V單電源供電。

3 軟件設(shè)計
    系統(tǒng)利用Ahera QuartusⅡ軟件完成FPGA程序的編寫。Altera QuartusⅡ軟件提供完整的多平臺設(shè)計環(huán)境,能夠直接滿足特定的設(shè)計需要,為FPGA開發(fā)提供全面的設(shè)計環(huán)境。QuartusⅡ開發(fā)軟件支持多種設(shè)計輸入方式。由于FPGA支持Verilog/VHDL混合開發(fā),設(shè)計主要采用文本形式文件輸入方式和存儲器數(shù)據(jù)文件出入方式,采用的Verilog/VHDL硬件描述語言設(shè)計輸入,易于實現(xiàn)自頂向下的設(shè)計方法,易于模塊劃分和復(fù)用、移植性好、通用性強,具有較好的硬件平臺無關(guān)性,設(shè)計不因芯片工藝和結(jié)構(gòu)的改變而改變,利于向ASIC移植。
3.1 A/D轉(zhuǎn)換器的控制寄存器
    A/D時序分為寫時序和讀時序。寫時序控制A/D寄存器的寫操作。寫操作包括兩部分,先寫控制寄存器2,給A/D加電,控制寄存器2的地址是0X0002,高10位全部是0。低6位的內(nèi)容如圖3所示。


    設(shè)置A/D的時鐘分頻比率,CDIV=1,則ICLK=MCLK。CDIV=0,則ICLK=MCLK/2。設(shè)計硬件電路中連接的時鐘是MCLK=40 MHz,但A/D中允許的最大的ICLK時鐘是20 MHz,需要對外部時鐘進行分頻,因此此位設(shè)為0。D1PD位置高將關(guān)斷片上差分放大器,本設(shè)計中置0,第二位寫入1。再寫控制寄存器1,設(shè)置A/D的濾波頻率、濾波器長度位、數(shù)據(jù)輸出頻率等??刂破?的內(nèi)容如表1所示。


    控制寄存器1的地址是0X0001,設(shè)計中控制寄存器1的內(nèi)容設(shè)為0X001B。設(shè)計中通過寫控制寄存器1設(shè)置輸出數(shù)據(jù)頻率。讀時序控制A/D采樣數(shù)據(jù)的輸出。A/D的控制時序及工作狀態(tài)如圖4所示。


    在寄存器寫操作時始終保持高電平,由控制。在為低電平期問依次將兩個寄存器的地址和內(nèi)容寫入A/D中,控制A/D的工作狀態(tài)。
    AD7762串聯(lián)了3個濾波器。通過使用不同的濾波頻率、濾波器選擇和全通的結(jié)合,可以獲得大范圍的采樣速率。通過設(shè)置寄存器1的低3位濾波器的狀態(tài)設(shè)置數(shù)據(jù)輸出速率Rate,A/D中默認(rèn)的濾波特性如表3所示。


    表3是在A/D內(nèi)部時鐘為20 MHz時,可看出當(dāng)rate=3’h3時→625 kHz;rate=3→312.5 kHz;rate=4→156.25 kHz;rate=5→78.125 kHz。
3.2 A/D讀時序控制
    AD7762的讀時序如圖5所示。


    A/D寄存器寫成功后,A/D會根據(jù)寄存器設(shè)置的工作狀態(tài)進行數(shù)據(jù)采樣和傳輸。當(dāng)一個新的轉(zhuǎn)換數(shù)據(jù)結(jié)果有效時,A/D的引腳會產(chǎn)生一個低脈沖信號送給FPGA,當(dāng)FPGA接收到這個低脈沖信號時開始接收A/D的采樣數(shù)據(jù)。由于AD7762是24位分辨率的A/D轉(zhuǎn)換器,而外部是16位數(shù)據(jù)線,所以從AD7762中讀取一個轉(zhuǎn)換結(jié)果,需要執(zhí)行兩次16 bit讀數(shù)據(jù)操作。當(dāng)同時為低電平時,數(shù)據(jù)總線開始傳播數(shù)據(jù)。在二次讀操作之間,必須置高一個ICLK周期的高電平。數(shù)據(jù)傳輸結(jié)束后保持高電平,數(shù)據(jù)線處于高阻態(tài),等待下一次有效數(shù)據(jù)的傳輸。
    控制A/D的程序流程圖如圖6所示。程序編譯后生成的A/D轉(zhuǎn)換器的控制模塊如圖7所示。


    模塊中ad_data_bus[15.0]與FPGA的IO口進行連接。ad_rst_n是A/D的復(fù)位信號,而rst_n是系統(tǒng)的復(fù)位信號。ad_mclk外接40 MHz晶振,進入A/D后經(jīng)過寄存器設(shè)置進行二分頻。ad_sync是同步信號,可以同步多片ADC,此處不操作。
    將程序通過FPGA的JTAG口下載到硬件系統(tǒng),進行仿真得到的A/D模塊仿真結(jié)果如圖8所示。


    對A/D進行仿真。從仿真圖中可以看出,A/D產(chǎn)生低電平后才開始根據(jù)的高低電平控制傳輸數(shù)據(jù)。
3.3 FIFO數(shù)據(jù)緩存模塊
    FIFO用于存儲FPGA接收的A/D采集的數(shù)據(jù),F(xiàn)IFO模塊的讀時鐘受前端A/D模塊巾的data_valid信號控制,寫時鐘由后面的串口模塊產(chǎn)生,已達(dá)到FIFO數(shù)據(jù)讀取與串口傳輸?shù)臄?shù)據(jù)一致。保證數(shù)據(jù)準(zhǔn)確地通過串口傳輸?shù)缴衔粰C。FIFO的讀寫控制信號分別由wrfull和rdempty控制,F(xiàn)IFO模缺如圖9所示。


3.4 串口數(shù)據(jù)傳輸模塊
    串口模塊的開啟和關(guān)閉信號tx_en受FIFO模塊的讀信號rdreq控制。



4 結(jié)束語
    數(shù)據(jù)采集系統(tǒng)設(shè)計中,AD7762內(nèi)部設(shè)置差分放大器和靈活設(shè)置的寄存器,使得外部的電路設(shè)計簡單且成本低。FPGA控制更為靈活方便,若想改變A/D的工作狀態(tài)只需要更改寄存器的設(shè)置內(nèi)容即可。減少外部控制線的數(shù)量,使系統(tǒng)減小干擾,更為可靠。若將此系統(tǒng)作為音頻信號分析系統(tǒng)的前端,將使整個系統(tǒng)的穩(wěn)定度及精確度得到提高。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

上海2025年8月5日 /美通社/ -- 2025年7月30日,上海"2025思旗獎(AIflag Awards)"頒獎盛典上,F(xiàn)ESCO Adecco外企德科上海公司憑借在人力資源管理與A...

關(guān)鍵字: ECC AI AD BSP

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺
關(guān)閉