日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測(cè)試測(cè)量 > 測(cè)試測(cè)量
[導(dǎo)讀] 本學(xué)期開了門嵌入式的課程,在實(shí)驗(yàn)課上用到了一款基于ARMCortex-M3處理器的LPC1768的實(shí)驗(yàn)板。本來這種課程我覺得應(yīng)該可以學(xué)到很多東西,可是我發(fā)現(xiàn)實(shí)驗(yàn)課上老師基本只是講了xx實(shí)驗(yàn)課的要求,然后你就拿

本學(xué)期開了門嵌入式的課程,在實(shí)驗(yàn)課上用到了一款基于ARMCortex-M3處理器的LPC1768的實(shí)驗(yàn)板。本來這種課程我覺得應(yīng)該可以學(xué)到很多東西,可是我發(fā)現(xiàn)實(shí)驗(yàn)課上老師基本只是講了xx實(shí)驗(yàn)課的要求,然后你就拿著人家建好的工程編好的程序跑起來,僅僅只是運(yùn)行了一下程序就可以結(jié)束了這個(gè)實(shí)驗(yàn)。學(xué)生學(xué)到的東西真的太少,比如如何調(diào)試的問題,你如何能知道你編寫的代碼輸出是不是你想要的?你如何知道你編寫的代碼的效率是不是符合要求的?這些老師都不會(huì)教你。所以我覺得要想真正學(xué)到東西,無論什么時(shí)候都得靠自己。

見網(wǎng)上有不少百度“如何在Keil中使用邏輯分析儀“的帖子。其實(shí)這個(gè)在以前用51的時(shí)候自己做過了,不過沒有整理下來。現(xiàn)在覺得還是有必要把學(xué)到的都記錄下來,給自己復(fù)習(xí),與大家分享。

下面就“如何在Keil中使用邏輯分析儀”進(jìn)行講解,小編會(huì)用簡(jiǎn)單的語言和圖片進(jìn)行闡述,你一定可以掌握。

如圖主程序所示,程序的目的是要產(chǎn)生精確的1Hz的方波信號(hào),則方波信號(hào)的高電平占0.5s,低電平占0.5s,本程序利用定時(shí)器的定時(shí)功能,每0.5s時(shí)間到則將P3.25引腳輸出的電平翻

轉(zhuǎn)一次,從而可實(shí)現(xiàn)完整的1Hz方波信號(hào)的輸出。

程序?qū)懞昧?,編譯好了,那么下邊就要使用邏輯分析儀進(jìn)行軟件調(diào)試,看看輸出是不是你想要的波形。

首先進(jìn)入調(diào)試模式,(講解的時(shí)候我就從菜單欄而不用快捷面板上的快捷按鈕吧,也為了讓大家熟悉所使用的工具在哪個(gè)菜單下。)

菜單欄的Debug下拉菜單的start/stopdebugsession選項(xiàng),

然后調(diào)出邏輯分析儀,(只有進(jìn)入調(diào)試模式才可以看到邏輯分析儀)。在菜單欄的View下拉菜單中找到AnalysisWindows就看到邏輯分析儀了

點(diǎn)出來之后就是下邊的窗口了:

下邊是如何設(shè)置的問題。

首先你要知道那些引腳可以被檢測(cè)到,你可以在命令行窗口輸入dirvtreg,如圖所示:

然后就可以顯示出那些引腳是可以被檢測(cè)到的。本程序我檢測(cè)的是P3.25腳,即PORT3口的25腳。

然后點(diǎn)擊邏輯分析儀面板左上角的setup開始設(shè)置,新建插入(紅叉叉旁邊)直接輸入port3.25回車就可以了:

然后設(shè)置成下邊的形式,意思是將port3口的值與上0x02000000后就只剩下P3.25的狀態(tài)值,然后右移25位出來。

最后點(diǎn)擊run全速運(yùn)行就可以看到輸出的波形了:

如圖所示一個(gè)脈沖間隔0.499957符合我們的要求。


本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在FPGA調(diào)試中,簡(jiǎn)單的邊沿觸發(fā)往往只能捕獲到“果”,卻難以定位“因”。當(dāng)系統(tǒng)運(yùn)行在數(shù)百兆赫茲,且涉及復(fù)雜的狀態(tài)機(jī)跳轉(zhuǎn)或跨時(shí)鐘域交互時(shí),傳統(tǒng)的單點(diǎn)觸發(fā)如同大海撈針。Vivado ILA(Integrated Logic...

關(guān)鍵字: 邏輯分析儀 Vivado ILA SignalTap

在高速數(shù)字電路調(diào)試中,Setup(建立時(shí)間)和Hold(保持時(shí)間)違/規(guī)是導(dǎo)致系統(tǒng)間歇性死機(jī)或數(shù)據(jù)錯(cuò)誤的“隱形殺手”。由于這類違/規(guī)通常發(fā)生在納秒甚至皮秒級(jí),且具有隨機(jī)性,普通示波器難以捕捉。邏輯分析儀憑借其多通道并行采...

關(guān)鍵字: 邏輯分析儀 時(shí)序分析

在FPGA開發(fā)過程中,在線調(diào)試是驗(yàn)證設(shè)計(jì)功能、定位問題的關(guān)鍵環(huán)節(jié)。傳統(tǒng)調(diào)試方法依賴外接邏輯分析儀,存在成本高、操作復(fù)雜、信號(hào)易受干擾等問題。而嵌入式調(diào)試工具如SignalTap邏輯分析儀和虛擬I/O(VIO)核,通過JT...

關(guān)鍵字: FPGA SignalTap 邏輯分析儀

在嵌入式系統(tǒng)開發(fā)中,測(cè)量代碼執(zhí)行時(shí)間是評(píng)估系統(tǒng)性能、優(yōu)化代碼效率的關(guān)鍵步驟。隨著技術(shù)的不斷進(jìn)步,測(cè)量工具和方法也日益多樣化,從傳統(tǒng)的邏輯分析儀到現(xiàn)代的Segger SystemView,每種工具都有其獨(dú)特的優(yōu)勢(shì)和適用場(chǎng)景...

關(guān)鍵字: 嵌入式代碼 邏輯分析儀 Segger SystemView

在電子設(shè)備的設(shè)計(jì)和制造過程中,電源系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。電源調(diào)試階段,作為確保電源系統(tǒng)正常工作的關(guān)鍵環(huán)節(jié),需要借助多種精密儀器進(jìn)行故障分析與定位。其中,示波器和邏輯分析儀作為電子測(cè)試領(lǐng)域的兩大重要工具,在電源調(diào)試...

關(guān)鍵字: 示波器 邏輯分析儀

嵌入式開發(fā)作為一種專業(yè)且技術(shù)密集型的領(lǐng)域,涵蓋了從硬件底層驅(qū)動(dòng)、中間件到應(yīng)用層軟件開發(fā)等多個(gè)層面的工作,其所需的工具種類繁多,各有針對(duì)性,旨在提升開發(fā)效率、保證代碼質(zhì)量以及簡(jiǎn)化調(diào)試過程。

關(guān)鍵字: 嵌入式開發(fā) keil

邏輯分析儀和示波器是兩種常用的電子測(cè)試設(shè)備,它們?cè)跍y(cè)試和調(diào)試電路時(shí)都有各自獨(dú)特的應(yīng)用。下面將詳細(xì)比較它們的不同之處,并解釋各自的用途。

關(guān)鍵字: 邏輯分析儀 示波器

邏輯分析儀是電子電路設(shè)計(jì)和測(cè)試中常用的工具之一,它可以用來同時(shí)觀察多個(gè)信號(hào)的實(shí)時(shí)變化,以便進(jìn)行功能測(cè)試和故障排除。在本文中,我們將介紹如何使用邏輯分析儀進(jìn)行功能測(cè)試,包括使用步驟、方法和一個(gè)實(shí)際案例。

關(guān)鍵字: 邏輯分析儀 電路設(shè)計(jì)

邏輯分析儀是電子設(shè)備測(cè)試和調(diào)試的重要工具,用于對(duì)數(shù)字系統(tǒng)進(jìn)行實(shí)時(shí)故障診斷和調(diào)試。在選擇邏輯分析儀時(shí),需要考慮以下參數(shù)和事項(xiàng)。

關(guān)鍵字: 邏輯分析儀 電子設(shè)備

邏輯分析儀是一種廣泛應(yīng)用于電路信號(hào)測(cè)試的儀器,它為電路信號(hào)測(cè)試提供了許多有效的解決方法。以下是邏輯分析儀為電路信號(hào)測(cè)試提供的幾個(gè)主要解決方法:

關(guān)鍵字: 邏輯分析儀 電路信號(hào)
關(guān)閉