日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀]   I2C 匯流排在電子產(chǎn)品中,很常見的一種匯流排,它的好處就是只需要兩條線,就可以并聯(lián)很多 IC 進(jìn)行控制。但因?yàn)槎嘌b置(Device) 及開路集極(Open drain)的架構(gòu),常使I2C 匯流排除錯(cuò)工作變得困難

  I2C 匯流排在電子產(chǎn)品中,很常見的一種匯流排,它的好處就是只需要兩條線,就可以并聯(lián)很多 IC 進(jìn)行控制。但因?yàn)槎嘌b置(Device) 及開路集極(Open drain)的架構(gòu),常使I2C 匯流排除錯(cuò)工作變得困難。 本文將提出一些實(shí)際的應(yīng)用案例,并使用邏輯分析儀(Logic Analyzer)之各項(xiàng)功能,來協(xié)助排除問題。

  使用轉(zhuǎn)態(tài)儲(chǔ)存進(jìn)行長時(shí)間資料紀(jì)錄

  在 I2C匯流排訊號(hào)發(fā)生異常時(shí),常無法明確的知道是哪個(gè)裝置出錯(cuò)。因此,無法用設(shè)定觸發(fā)的方式來做問題點(diǎn)的定位。使用者多半會(huì)考慮先把所有的波形都擷取回來再慢慢分析。但邏輯分析儀基本是以采樣的方式擷取訊號(hào),不管訊號(hào)有沒有改變,都會(huì)隨著采樣擷取動(dòng)作的進(jìn)行,而不斷地消耗記憶體。而轉(zhuǎn)態(tài)儲(chǔ)存(Transitional Storage)功能是一種波形資料的儲(chǔ)存模式,只在波形轉(zhuǎn)態(tài)(Transition)的時(shí)候才將波形資料儲(chǔ)存起來,這樣當(dāng)資料不轉(zhuǎn)態(tài)時(shí),邏輯分析儀就可以持續(xù)的等候且不存任何資料到記憶體內(nèi)。相對(duì)于每個(gè)采樣點(diǎn)都存一次資料的作法,轉(zhuǎn)態(tài)儲(chǔ)存將可以記下更多的資料。由于I2C 的傳輸速度如下表一,整體來看速度都不會(huì)很快。 因此會(huì)非常地適合使用轉(zhuǎn)態(tài)儲(chǔ)存,來拉長可儲(chǔ)存的時(shí)間。

  利用I2C觸發(fā)來定位問題點(diǎn)

  舉例來說,電路板上I2C 匯流排連接了裝置 A 與裝置 B,但在長時(shí)間燒機(jī)測試(Burn-In Test)的過程中,I2C 匯流排發(fā)生錯(cuò)誤的問題。已知的現(xiàn)象是當(dāng)發(fā)生錯(cuò)誤時(shí),I2C 匯流排上會(huì)出現(xiàn)無效的位址(Address),并且燒機(jī)的過程中會(huì)出現(xiàn)數(shù)次。 如何能利用邏輯分析儀來做做問題厘清? 這樣的問題,若想把所有的波形資料都抓下來,其實(shí)是有困難的。 因?yàn)槌霈F(xiàn)問題的時(shí)間點(diǎn)及次數(shù)都很不一定,且長達(dá)好幾天的燒機(jī)測試也使得把所有的資料都 Log 下來顯得不切實(shí)際,又必須在大量的資料中尋找問題點(diǎn)。也是相當(dāng)費(fèi)時(shí)費(fèi)力的工作。

  因此,可采用邏輯分析儀中的I2C 觸發(fā)功能來進(jìn)行定位。首先,先把裝置 A(Addr:12h) 與裝置 B (Addr:34h)的有效位址輸入。 然后讓邏輯分析儀找出不符合上述兩個(gè)條件的地址。實(shí)際設(shè)定如圖一所示。

  然后再搭配邏輯分析儀擷取波形后自動(dòng)儲(chǔ)存功能,就很在燒機(jī)的過程中,每次觸發(fā)成功就存檔,之后再檢視存檔波形之觸發(fā)點(diǎn)即可。善用I2C 觸發(fā)功能可以快速的協(xié)助波形定位,會(huì)比資料抓得多來的有意義很多。同樣的,善用整個(gè)使用I2C 參數(shù)來做為觸發(fā)條件,例如地址符合或資料符合或多階式的觸發(fā)來指定更精準(zhǔn)的觸發(fā),這些都是單純使用邊緣觸發(fā)(Edge Trigger)所無法做到的功能。

  I2C 觸發(fā)檢查時(shí)間違反(Timing violation)的問題點(diǎn)

  I2C 匯流排會(huì)規(guī)范 SCL與 SDA 必須按規(guī)定時(shí)間送出,不然整個(gè)匯流排的行為將會(huì)發(fā)生錯(cuò)誤,導(dǎo)致通訊失敗。有時(shí)候?qū)嶋H波形的時(shí)間已經(jīng)超出規(guī)格,但卻無法在開發(fā)及驗(yàn)證被挑出來,因?yàn)橛袝r(shí)候時(shí)間誤差都不大,使得產(chǎn)品仍可正常使用。 但常常問題會(huì)流到量產(chǎn)時(shí)才爆發(fā)出來,造成量產(chǎn)不良率攀升。甚至到使用者手上才出現(xiàn)問題。這都是產(chǎn)品開發(fā)所不樂于見到的結(jié)果。

  以圖二所示,可啟用邏輯分析儀之時(shí)間違反檢查當(dāng)作觸發(fā)條件,設(shè)定所需檢查的時(shí)間值,再讓邏輯分析儀協(xié)助挑出時(shí)間違反的地方。邏輯分析儀系統(tǒng)采用 200MHz 采樣率來進(jìn)行采樣。 因此,可檢查之最小時(shí)間寬度為 5ns。這樣,就可以輔助使用者,利用觸發(fā)來做時(shí)間違反檢查。非常適合于燒機(jī)測試時(shí),用這個(gè)方式檢測I2C 匯流排的訊號(hào)時(shí)間。

采用舒密特觸發(fā)電路架構(gòu)擷取品質(zhì)良好的I2C 訊號(hào)#e#

  采用舒密特觸發(fā)電路架構(gòu)擷取品質(zhì)良好的I2C 訊號(hào)

  使用邏輯分析儀進(jìn)行量測時(shí),常會(huì)看到一些雜訊。但使用示波器看的時(shí)候似乎又沒有,是甚么原因? 要如何排除? 這是因?yàn)镮2C 匯流排是開路集極架構(gòu),匯流排上又同時(shí)接了很多裝置,還有一些靜電防護(hù)零件等等??赡苁沟肐2C波形不見得會(huì)是很好的方波。 常見的I2C 波形如圖三、四所示。但這樣的波形在I2C 規(guī)范里面,是正??山邮艿?,并沒有問題。

  也因?yàn)檫@樣,一般I2C晶片,都會(huì)規(guī)范在訊號(hào)輸入腳位必須要有舒密特觸發(fā)(Schmitt trigger)電路,以便于完善的解決訊號(hào)輸入后能正確的處理邏輯訊號(hào)。為此,邏輯分析儀也可循此法做較完善的訊號(hào)解擷取動(dòng)作。圖五為一般邏輯分析儀,此用單一個(gè)觸發(fā)準(zhǔn)位的方式來做邏輯0與邏輯1 的區(qū)分。這樣的作法,很容易在待測訊號(hào)經(jīng)過觸發(fā)準(zhǔn)位(Threshold)附近時(shí),產(chǎn)生很多不可預(yù)期的邏輯變化。 使得擷取出來的訊號(hào)像是雜訊或彈跳的現(xiàn)象。

  若采用低通濾波(Low-pass filter)的做法,是可以濾除雜訊,但又使得可能造成線路問題的高頻雜訊也同時(shí)被濾掉了。無論如何,這都不是適當(dāng)?shù)慕鉀Q方案。

  而圖六則是啟用了舒密特觸發(fā)電路之后的畫面,此架構(gòu)采用了兩組觸發(fā)電壓,分別為 Thres-high 與 Thres-low。兩個(gè)電壓間,就是所謂不轉(zhuǎn)態(tài)區(qū)域,在這個(gè)區(qū)間內(nèi),不管訊號(hào)怎么改變,都不會(huì)影響邏輯判斷。 這樣,就可以正常的擷取到I2C 訊號(hào),且真正的高頻雜訊也不會(huì)漏掉,也符合I2C 晶片設(shè)計(jì)規(guī)范。

  堆疊示波器可同時(shí)看到I2C數(shù)位與類比訊號(hào)

  在使用了邏輯分析儀所提供的I2C匯流排觸發(fā)與分析功能后。擷取下來的波形開始要進(jìn)行問題分析階段,常常很多專案都是軟硬體共同合作,參與的人很多,若無法同時(shí)看到對(duì)應(yīng)的類比訊號(hào),對(duì)于厘清問題幫助不大。尤其是線路造成的問題,數(shù)位訊號(hào)并無法清楚地呈現(xiàn)出問題點(diǎn)。

  但是,單純邏輯分析儀堆疊示波器并沒有任何幫助,因?yàn)榇蟛糠值臅r(shí)候邏輯分析儀可以抓的時(shí)間長度會(huì)遠(yuǎn)大于示波器,這樣,即使示波器顯示波形出來,也不在正確的位置上。唯有透過邏輯分析儀的觸發(fā)功能進(jìn)行訊號(hào)定位。這樣抓到的類比訊號(hào)才是有意義的。圖七就是利用堆疊并設(shè)定觸發(fā)之后同時(shí)抓到數(shù)位與類比訊號(hào)。 使用者可以將它發(fā)送給需要看波形的人,I2C匯流排數(shù)位解碼的部分可讓使用者快速理解他所看到波形。 而類比訊號(hào)的部分,則忠實(shí)的呈現(xiàn)出波形的原貌。兩者這樣的結(jié)合,成為最佳的量測方案。


本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式系統(tǒng)開發(fā)中,測量代碼執(zhí)行時(shí)間是評(píng)估系統(tǒng)性能、優(yōu)化代碼效率的關(guān)鍵步驟。隨著技術(shù)的不斷進(jìn)步,測量工具和方法也日益多樣化,從傳統(tǒng)的邏輯分析儀到現(xiàn)代的Segger SystemView,每種工具都有其獨(dú)特的優(yōu)勢和適用場景...

關(guān)鍵字: 嵌入式代碼 邏輯分析儀 Segger SystemView

在電子設(shè)備的設(shè)計(jì)和制造過程中,電源系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。電源調(diào)試階段,作為確保電源系統(tǒng)正常工作的關(guān)鍵環(huán)節(jié),需要借助多種精密儀器進(jìn)行故障分析與定位。其中,示波器和邏輯分析儀作為電子測試領(lǐng)域的兩大重要工具,在電源調(diào)試...

關(guān)鍵字: 示波器 邏輯分析儀

邏輯分析儀和示波器是兩種常用的電子測試設(shè)備,它們?cè)跍y試和調(diào)試電路時(shí)都有各自獨(dú)特的應(yīng)用。下面將詳細(xì)比較它們的不同之處,并解釋各自的用途。

關(guān)鍵字: 邏輯分析儀 示波器

邏輯分析儀是電子電路設(shè)計(jì)和測試中常用的工具之一,它可以用來同時(shí)觀察多個(gè)信號(hào)的實(shí)時(shí)變化,以便進(jìn)行功能測試和故障排除。在本文中,我們將介紹如何使用邏輯分析儀進(jìn)行功能測試,包括使用步驟、方法和一個(gè)實(shí)際案例。

關(guān)鍵字: 邏輯分析儀 電路設(shè)計(jì)

邏輯分析儀是電子設(shè)備測試和調(diào)試的重要工具,用于對(duì)數(shù)字系統(tǒng)進(jìn)行實(shí)時(shí)故障診斷和調(diào)試。在選擇邏輯分析儀時(shí),需要考慮以下參數(shù)和事項(xiàng)。

關(guān)鍵字: 邏輯分析儀 電子設(shè)備

邏輯分析儀是一種廣泛應(yīng)用于電路信號(hào)測試的儀器,它為電路信號(hào)測試提供了許多有效的解決方法。以下是邏輯分析儀為電路信號(hào)測試提供的幾個(gè)主要解決方法:

關(guān)鍵字: 邏輯分析儀 電路信號(hào)

邏輯分析儀是一種廣泛應(yīng)用于數(shù)字系統(tǒng)調(diào)試和故障診斷的儀器。它是通過實(shí)時(shí)捕獲和顯示數(shù)字系統(tǒng)的邏輯電平狀態(tài),幫助工程師理解系統(tǒng)中各個(gè)信號(hào)的邏輯關(guān)系和時(shí)序關(guān)系,進(jìn)而進(jìn)行故障排除和系統(tǒng)設(shè)計(jì)驗(yàn)證。本文將探討邏輯分析儀的應(yīng)用原理、特點(diǎn)...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

邏輯分析儀是電子工程師用于分析和檢測數(shù)字系統(tǒng)中的邏輯故障的重要工具。這種設(shè)備能夠記錄、分析并解碼數(shù)字信號(hào),幫助工程師理解系統(tǒng)中各個(gè)組件的交互情況。在設(shè)計(jì)和調(diào)試復(fù)雜數(shù)字系統(tǒng),如計(jì)算機(jī)、微處理器、微控制器或其他嵌入式系統(tǒng)時(shí),...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

在這篇文章中,小編將對(duì)邏輯分析儀的相關(guān)內(nèi)容和情況加以介紹以幫助大家增進(jìn)對(duì)邏輯分析儀的了解程度,和小編一起來閱讀以下內(nèi)容吧。

關(guān)鍵字: 邏輯分析儀 分析儀 數(shù)字電路

在下述的內(nèi)容中,小編將會(huì)對(duì)邏輯分析儀的相關(guān)消息予以報(bào)道,如果邏輯分析儀是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: 邏輯分析儀 分析儀 定時(shí)分析
關(guān)閉