在云計算時代,小到終端存儲設(shè)備,大到數(shù)據(jù)中心的存儲網(wǎng)絡(luò),可以通過包括光纖技術(shù)、磁盤陣列、磁帶、光盤柜等各種技術(shù)實現(xiàn)存儲及存儲設(shè)備與服務器之間互連的架構(gòu)。
前面介紹的SATA是傳統(tǒng)IDE硬盤的串行版本,承載的是ATA協(xié)議,主要針對個人電腦應用;而SAS(Serial Attached SCSI)是傳統(tǒng)SCSI硬盤的串行版本,承載的是SCSI協(xié)議,主要針對企業(yè)級、服務器的應用。SAS和SATA采用類似的物理層,但是連接器不一樣,其數(shù)據(jù)速率可以為3Gbps、6Gbps,以及目前的12Gbps標準,同時24Gbps的SAS標準也在計劃中。一般SAS硬盤的轉(zhuǎn)速和平均尋道時間比SATA硬盤要快,平均無故障時延也要更長。同時SAS在數(shù)據(jù)恢復、糾錯等方面比SATA更加復雜和可靠。
串行SCSI是點到點的結(jié)構(gòu),可以建立磁盤到控制器的直接連接。通過點到點技術(shù)可以減少了地址沖突以及菊花鏈連結(jié)的減速,為每個設(shè)備提供了專用的信號通路來保證最大的帶寬,并且每個傳輸通道都是在全雙工方式下進行的??偟恼f來他的性能要比傳統(tǒng)SCSI更高。下圖是典型的SAS存儲系統(tǒng)架構(gòu)。(摘自SAS Standards and Technology Update,www.scsita.org)
SAS標準由ANSI T10 技術(shù)委員會定義和開發(fā),從2013年起,SAS標準已經(jīng)發(fā)展到3.0標準,達到12Gbps的總線速率。由于總線性能的提升和系統(tǒng)的可擴展性,SAS12G 技術(shù)在數(shù)據(jù)中心等領(lǐng)域開始大范圍實施。預計到2017年,將會推動SAS 24G技術(shù)的標準。
由于12Gbps的信號經(jīng)過電纜或背板,鏈路損耗會很嚴重,信號在接收端眼圖可能嚴重惡化,為了應對這種挑戰(zhàn),SAS3.0規(guī)范定義了一些新的方法比如接收端芯片采用CTLE+5階DFE的方式均衡接收端輸入信號,允許發(fā)射端和接收端在通過back channel進行均衡參數(shù)的協(xié)商,優(yōu)化發(fā)射端均衡參數(shù)。對應的,測試的也將面臨新的挑戰(zhàn)。
本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
在先進/制程芯片中,頂層金屬(Top Metal)猶如城市的“高架橋”,承載著全芯片龐大的電流吞吐。然而,隨著工藝節(jié)點微縮,金屬線寬度并未同比例縮小,導致電流密度(Current Density)急劇上升。電遷移(EM)...
關(guān)鍵字:
EM
壓降分析
芯片
隨著5G通信、人工智能、新能源汽車等新興領(lǐng)域?qū)Ω哳l、高速、高密度測試需求的爆發(fā),傳統(tǒng)引線材料已難以滿足復雜場景要求。本文提出“測試引線材料選型五步法”,通過需求分析、材料篩選、仿真驗證、成本優(yōu)化與迭代升級的系統(tǒng)化流程,為...
關(guān)鍵字:
測試引線
材料選型
在FPGA調(diào)試中,簡單的邊沿觸發(fā)往往只能捕獲到“果”,卻難以定位“因”。當系統(tǒng)運行在數(shù)百兆赫茲,且涉及復雜的狀態(tài)機跳轉(zhuǎn)或跨時鐘域交互時,傳統(tǒng)的單點觸發(fā)如同大海撈針。Vivado ILA(Integrated Logic...
關(guān)鍵字:
邏輯分析儀
Vivado ILA
SignalTap
在電子產(chǎn)品的EMC(電磁兼容)測試中,輻射發(fā)射(RE)超標往往是項目進度的“攔路虎”。當PCB布局已定且濾波措施失效時,屏蔽罩(Shielding Can)與吸波材料便成為工程師手中的“后防線”。然而,簡單的“蓋蓋子”往...
關(guān)鍵字:
EMC
電磁兼容
在下述的內(nèi)容中,小編將會對度傳感器的相關(guān)消息予以報道,如果度傳感器是您想要了解的焦點之一,不妨和小編共同閱讀這篇文章哦。
關(guān)鍵字:
傳感器
溫度傳感器
寄生電感會引發(fā)電壓振鈴、信號延遲和電磁干擾(EMI)等問題,尤其在開關(guān)電源、射頻電路和高速數(shù)字系統(tǒng)中,其負面影響更為突出。
關(guān)鍵字:
寄生電感
在嵌入式系統(tǒng)的“至暗時刻”——意外掉電,文件系統(tǒng)的表現(xiàn)往往決定了設(shè)備的生死。對于工業(yè)控制、汽車電子等對可靠性要求極高的場景,數(shù)據(jù)完整性是不可逾越的紅線。本文基于ESP32-S3平臺,對FATFS、LittleFS和SPI...
關(guān)鍵字:
文件系統(tǒng)
ATFS
在7/nm及以下先進工藝中,物理驗證(DRC/LVS)的規(guī)則數(shù)量呈指數(shù)級增長,單次運行可能產(chǎn)生數(shù)萬條違/規(guī)信息。傳統(tǒng)的“人工讀報告-手動改版圖”模式不僅效率低下,還容易因疲勞操作引入新錯誤。利用Perl腳本結(jié)合Calib...
關(guān)鍵字:
物理驗證
Perl腳本
Calibre
在芯片性能狂飆突進的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時,單純依靠經(jīng)驗設(shè)計或后期打補丁,往往會讓研發(fā)陷入“改了又改”的死循環(huán)。此時,ANSYS...
關(guān)鍵字:
熱設(shè)計仿真
Icepak
PCB
在半導體制造的浩瀚洪流中,自動化測試設(shè)備(ATE)如同不知疲倦的“質(zhì)檢軍團”,而SVF(Serial Vector Format)與STAPL(Standard Test and Programming Language...
關(guān)鍵字:
生產(chǎn)測試編程
SVF/STAPL
ATE
在現(xiàn)代電子系統(tǒng)的電源樹設(shè)計中,LDO(低壓差線性穩(wěn)壓器)與DC-DC(開關(guān)穩(wěn)壓器)猶如一對性格迥異的“雙子星”。工程師在選型時,往往糾結(jié)于效率與噪聲的零和博弈,而紋波抑制比(PSRR)與負載瞬態(tài)響應正是這場博弈的核心籌碼...
關(guān)鍵字:
電源
LDO
DC-DC
在環(huán)境可靠性試驗的宏大敘事中,振動臺是心臟,控制系統(tǒng)是大腦,而夾具則是連接兩者的“神經(jīng)樞紐”。許多工程師誤以為只要選對了振動臺,測試便成功了一半,殊不知一個設(shè)計拙劣的夾具足以讓昂貴的測試淪為一場“數(shù)字游戲”。在MIL-S...
關(guān)鍵字:
可靠性測試
MIL-STD-810
在高速數(shù)字電路調(diào)試中,Setup(建立時間)和Hold(保持時間)違/規(guī)是導致系統(tǒng)間歇性死機或數(shù)據(jù)錯誤的“隱形殺手”。由于這類違/規(guī)通常發(fā)生在納秒甚至皮秒級,且具有隨機性,普通示波器難以捕捉。邏輯分析儀憑借其多通道并行采...
關(guān)鍵字:
邏輯分析儀
時序分析
在開關(guān)電源設(shè)計中,EMI(電磁干擾)問題如同揮之不去的陰霾。隨著開關(guān)頻率邁向MHz甚至GHz級別,傳統(tǒng)的遠場測量往往只能告訴你“超標了”,卻無法揭示噪聲源頭的具體物理位置。此時,利用頻譜分析儀配合近場探頭進行“嗅探”,成...
關(guān)鍵字:
頻譜分析儀
開關(guān)電源
EMI
在高速數(shù)字電路調(diào)試中,示波器早已超越了單純測量電壓幅值的初級功能。面對PCIe、USB 3.0或DDR等吉比特速率的串行信號,工程師bi須掌握兩項核心技能:協(xié)議層面的總線解碼與物理層面的眼圖模板測試。這兩者結(jié)合,才能從“...
關(guān)鍵字:
示波器
串行總線
在高密度PCB(印刷電路板)設(shè)計日益普及的今天,測試點(Test Point)的稀缺與BGA封裝的普及,讓傳統(tǒng)的“萬用表+飛針”測試方式面臨巨大挑戰(zhàn)。JTAG(Joint Test Action Group,IEEE 1...
關(guān)鍵字:
JTAG
板級測試
在工業(yè)控制與汽車電子領(lǐng)域,嵌入式系統(tǒng)往往運行在充滿不確定性的電磁環(huán)境中。電壓波動、靜電放電或電磁輻射不僅是理論上的風險,更是導致“死機”或“失控”的隱形殺手。傳統(tǒng)的功能測試只能驗證“理想狀態(tài)”下的邏輯正確性,而故障注入測...
關(guān)鍵字:
故障注入測試
電源
在現(xiàn)代電子實驗室中,示波器與邏輯分析儀是工程師的“眼睛”,但手動操作的繁瑣往往成為效率瓶頸。面對成百上千次的重復測量,人工設(shè)置觸發(fā)、保存截圖不僅枯燥,還容易引入人為誤差。此時,利用Python結(jié)合VISA庫構(gòu)建自動化測試...
關(guān)鍵字:
Python
VISA
示波器
在嵌入式實時系統(tǒng)開發(fā)中,任務調(diào)度延遲直接影響系統(tǒng)的響應速度和確定性。FreeRTOS作為主流開源RTOS,其調(diào)度機制設(shè)計直接影響著系統(tǒng)性能。本文通過硬件測量與軟件分析相結(jié)合的方式,深入探討任務調(diào)度延遲的測量方法與優(yōu)化策略...
關(guān)鍵字:
RTOS內(nèi)核
FreeRTOS
嵌入式實時系統(tǒng)
在Buck型LED驅(qū)動電路設(shè)計中,芯片驅(qū)動波形的精準測量與優(yōu)化是確保電路穩(wěn)定運行、提升效率、降低紋波的關(guān)鍵環(huán)節(jié)。其中,VSW(開關(guān)節(jié)點電壓)與CS(電流采樣)信號的測量尤為重要,但實際測量中常因操作不當或忽視細節(jié)導致數(shù)據(jù)...
關(guān)鍵字:
示波器
芯片驅(qū)動波形優(yōu)化