日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀]“虛擬”邏輯分析儀SignalTap II Quartus II中集成的SignalTap II在一些高端應(yīng)用中,尤其是邏輯資源(主要是余量)充足的應(yīng)用中是非常不錯的調(diào)試手段。而對于一些邏輯資源或者存儲資源余量不多的應(yīng)用中,這

“虛擬”邏輯分析儀SignalTap II

Quartus II中集成的SignalTap II在一些高端應(yīng)用中,尤其是邏輯資源(主要是余量)充足的應(yīng)用中是非常不錯的調(diào)試手段。而對于一些邏輯資源或者存儲資源余量不多的應(yīng)用中,這種調(diào)試方法則顯得毫無意義。話說“魚和熊掌不可兼得”,在Quartus II中所能夠支持的在線調(diào)試手段中,例如In-system Sources and Probes、Logic Analyzer和SignalTap II,乃至Virtual JTAG,唯有SignalTap II的性能是最好的,對于高速應(yīng)用的調(diào)試是最有幫助的。但與此對應(yīng)的是,使用SignalTap II需要FPGA器件本身付出比較高的資源消耗。

盡管如此,SignalTap II還是很受高端FPGA應(yīng)用群體的親睞。雖然特權(quán)同學(xué)項(xiàng)目應(yīng)用中使用的多是中低端的器件,但最近的項(xiàng)目上采集的一組控制信號受限與單機(jī)示波器的帶寬和存儲深度,很難準(zhǔn)確的摸透信號的脾性。因此只能借助于某個現(xiàn)成的FPGA模塊,在Quartus II中搭建一個SignalTap II可訪問工程,并將待采集的信號連接到采集模塊的可用IO管腳上,在這個簡單的“邏輯分析儀”中,一定要連接上采集和被采集模塊的地線。

關(guān)于SignalTap II的使用方法,不是本文談?wù)摰慕裹c(diǎn),建議大家去消化《Quartus II Handbook.pdf》的Chapter 15: Design Debugging Using the SignalTap II Embedded Logic Analyzer。

通常示波器都有一個采樣頻率,說白了就是示波器根據(jù)這個采樣時鐘每隔固定時間去讀取當(dāng)前接口信號的電平。這個采樣頻率越高,那么相對而言就能夠更準(zhǔn)確的還原信號的真實(shí)波形。那么對于SignalTap II這個“虛擬”邏輯分析儀而言,它的采樣時鐘是誰?如何設(shè)置呢?很簡單,如圖1所示,設(shè)置好這個Clock就可以了。這個Clock可以是FPGA外部輸入時鐘,也可以是經(jīng)過PLL分頻或倍頻后的時鐘。有了PLL的幫助,這個采樣頻率就可以被設(shè)置的“游刃有余”了。

圖1

關(guān)于存儲深度,圖1的Data選項(xiàng)中也可以進(jìn)行設(shè)置。觸發(fā)條件、觸發(fā)模式等等設(shè)置SignalTap II中都有很靈活的支持。用戶可以根據(jù)自己的需要靈活的調(diào)整。具體的使用方法都可以在軟件的handbook中找到。圖2和圖3是特權(quán)同學(xué)的一個“虛擬”邏輯分析儀應(yīng)用和采集信號的分析,發(fā)現(xiàn)這個“虛擬”邏輯分析儀還是蠻實(shí)用的,至少能夠在沒有先進(jìn)調(diào)試設(shè)備和更好調(diào)試手段的情況下幫助信號的分析。

圖2

圖3

FPGA器件在嵌入式開發(fā)中真的是非常實(shí)用,哪怕你不用它去做項(xiàng)目做產(chǎn)品,只要掌握了它的設(shè)計(jì)精髓,也許它一不小心就能夠成為你的開發(fā)設(shè)計(jì)過程中的一個“小助手”,大大加速產(chǎn)品問題定位和開發(fā)進(jìn)度。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式系統(tǒng)開發(fā)中,測量代碼執(zhí)行時間是評估系統(tǒng)性能、優(yōu)化代碼效率的關(guān)鍵步驟。隨著技術(shù)的不斷進(jìn)步,測量工具和方法也日益多樣化,從傳統(tǒng)的邏輯分析儀到現(xiàn)代的Segger SystemView,每種工具都有其獨(dú)特的優(yōu)勢和適用場景...

關(guān)鍵字: 嵌入式代碼 邏輯分析儀 Segger SystemView

在電子設(shè)備的設(shè)計(jì)和制造過程中,電源系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。電源調(diào)試階段,作為確保電源系統(tǒng)正常工作的關(guān)鍵環(huán)節(jié),需要借助多種精密儀器進(jìn)行故障分析與定位。其中,示波器和邏輯分析儀作為電子測試領(lǐng)域的兩大重要工具,在電源調(diào)試...

關(guān)鍵字: 示波器 邏輯分析儀

邏輯分析儀和示波器是兩種常用的電子測試設(shè)備,它們在測試和調(diào)試電路時都有各自獨(dú)特的應(yīng)用。下面將詳細(xì)比較它們的不同之處,并解釋各自的用途。

關(guān)鍵字: 邏輯分析儀 示波器

邏輯分析儀是電子電路設(shè)計(jì)和測試中常用的工具之一,它可以用來同時觀察多個信號的實(shí)時變化,以便進(jìn)行功能測試和故障排除。在本文中,我們將介紹如何使用邏輯分析儀進(jìn)行功能測試,包括使用步驟、方法和一個實(shí)際案例。

關(guān)鍵字: 邏輯分析儀 電路設(shè)計(jì)

邏輯分析儀是電子設(shè)備測試和調(diào)試的重要工具,用于對數(shù)字系統(tǒng)進(jìn)行實(shí)時故障診斷和調(diào)試。在選擇邏輯分析儀時,需要考慮以下參數(shù)和事項(xiàng)。

關(guān)鍵字: 邏輯分析儀 電子設(shè)備

邏輯分析儀是一種廣泛應(yīng)用于電路信號測試的儀器,它為電路信號測試提供了許多有效的解決方法。以下是邏輯分析儀為電路信號測試提供的幾個主要解決方法:

關(guān)鍵字: 邏輯分析儀 電路信號

邏輯分析儀是一種廣泛應(yīng)用于數(shù)字系統(tǒng)調(diào)試和故障診斷的儀器。它是通過實(shí)時捕獲和顯示數(shù)字系統(tǒng)的邏輯電平狀態(tài),幫助工程師理解系統(tǒng)中各個信號的邏輯關(guān)系和時序關(guān)系,進(jìn)而進(jìn)行故障排除和系統(tǒng)設(shè)計(jì)驗(yàn)證。本文將探討邏輯分析儀的應(yīng)用原理、特點(diǎn)...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

邏輯分析儀是電子工程師用于分析和檢測數(shù)字系統(tǒng)中的邏輯故障的重要工具。這種設(shè)備能夠記錄、分析并解碼數(shù)字信號,幫助工程師理解系統(tǒng)中各個組件的交互情況。在設(shè)計(jì)和調(diào)試復(fù)雜數(shù)字系統(tǒng),如計(jì)算機(jī)、微處理器、微控制器或其他嵌入式系統(tǒng)時,...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

這周華叔收到一副眼鏡,賊開心!矮油,大家別搞錯,這不是墨鏡,它是剛在國內(nèi)發(fā)布的Nreal Air AR眼鏡,了解華叔的粉絲都知道,我一直對VR、AR感興趣,尤其更鐘愛AR,它不僅讓我們沉浸于虛擬世界中,還能與現(xiàn)實(shí)世界結(jié)合...

關(guān)鍵字: VR AR 虛擬

Meta首席執(zhí)行官馬克·扎克伯格宣布,公司將進(jìn)行史上第一次重組團(tuán)隊(duì)和裁員,這是自2004年Facebook成立以來的首次大規(guī)模預(yù)算削減。

關(guān)鍵字: Meta 元宇宙 虛擬
關(guān)閉