提升嵌入式產(chǎn)品設計的10個細節(jié)問題
-
前言
-
1 干擾對單片機應用系統(tǒng)的影響
-
1.1測量數(shù)據(jù)誤差加大
-
1.2 控制系統(tǒng)失靈
-
1.3 影響單片機RAM存儲器和E2PROM等
-
1.4 程序運行失常
-
2 如何提高我們設備的抗干擾能力
-
2.1 解決來自電源端的干擾
-
2.2 模擬信號采樣抗干擾技術
-
2.3 數(shù)字信號傳輸通道的抗干擾技術
-
2.4 硬件監(jiān)控電路
-
2.5 PCB電路合理布線
-
2.6 軟件抗干擾原理及方法
-
3 總結
前言
隨著單片機的發(fā)展,單片機在家用電器、工業(yè)自動化、生產(chǎn)過程控制、智能儀器儀表等領域的應用越來越廣泛。
1 干擾對單片機應用系統(tǒng)的影響
1.1測量數(shù)據(jù)誤差加大
干擾侵入單片機系統(tǒng)測量單元模擬信號的輸入通道,疊加在測量信號上,會使數(shù)據(jù)采集誤差加大。特別是檢測一些微弱信號,干擾信號甚至淹沒測量信號。
1.2 控制系統(tǒng)失靈
單片機輸出的控制信號通常依賴于某些條件的狀態(tài)輸入信號和對這些信號的邏輯處理結果。若這些輸入的狀態(tài)信號受到干擾,引入虛假狀態(tài)信息,將導致輸出控制誤差加大,甚至控制失靈。
1.3 影響單片機RAM存儲器和E2PROM等
在單片機系統(tǒng)中,程序及表格、數(shù)據(jù)存在程序存儲器EPROM或FLASH中,避免了這些數(shù)據(jù)受干擾破壞。但是,對于片內(nèi)RAM、外擴RAM、E2PROM中的數(shù)據(jù)都有可能受到外界干擾而變化。
1.4 程序運行失常
外界的干擾有時導致機器頻繁復位而影響程序的正常運行。若外界干擾導致單片機程序計數(shù)器PC值的改變,則破壞了程序的正常運行。
2 如何提高我們設備的抗干擾能力
2.1 解決來自電源端的干擾
單片機系統(tǒng)中的各個單元都需要使用直流電源,而直流電源一般是市電電網(wǎng)的交流電經(jīng)過變壓、整流、濾波、穩(wěn)壓后產(chǎn)生的,因此電源上的各種干擾便會引入系統(tǒng)。
2.1.1電源線中的高頻干擾(傳導騷擾)
供電電力線相當于一個接受天線,能把雷電、電弧、廣播電臺等輻射的高頻干擾信號通過電源變壓器初級耦合到次級,形成對單片機系統(tǒng)的干擾;
2.1.2 感性負載產(chǎn)生的瞬變噪音(EFT)
切斷大容量感性負載時,能產(chǎn)生很大的電流和電壓變化率,從而形成瞬變噪音干擾,成為電磁干擾的主要形式;
2.2 模擬信號采樣抗干擾技術
單片機應用系統(tǒng)中通常要對一個或多個模擬信號進行采樣,并將其通過A/D轉換成數(shù)字信號進行處理。
- 要保證傳感器本身的轉換精度;
- 傳感器供電電源的穩(wěn)定;
- 測量放大器的穩(wěn)定;
- A/D轉換基準電壓的穩(wěn)定;
- 要防止外部電磁感應噪聲的影響;
2.3 數(shù)字信號傳輸通道的抗干擾技術
數(shù)字輸出信號可作為系統(tǒng)被控設備的驅動信號(如繼電器等),數(shù)字輸入信號可作為設備的響應回答和指令信號(如行程開關、啟動按鈕等)。
- 傳輸線的屏蔽技術,如采用屏蔽線、雙膠線等;
- 采用信號隔離措施;
- 合理接地,由于數(shù)字信號在電平轉換過程中形成公共阻抗干擾,選擇合適的接地點可以有效抑制地線噪聲。
2.4 硬件監(jiān)控電路
在單片機系統(tǒng)中,為了保證系統(tǒng)可靠、穩(wěn)定地運行,增強抗干擾能力,需要配置硬件監(jiān)控電路,硬件監(jiān)控電路從功能上包括以下幾個方面:
- 上電復位:保證系統(tǒng)加電時能正確地啟動;
- 掉電復位:當電源失效或電壓降到某一電壓值以下時,產(chǎn)生復位信號對系統(tǒng)進行復位;
- 電源監(jiān)測:供電電壓出現(xiàn)異常時,給出報警指示信號或中斷請求信號;
- 硬件看門狗:當處理器遇到干擾或程序運行混亂產(chǎn)生“死鎖”時,對系統(tǒng)進行復位。
2.5 PCB電路合理布線
PCB板設計的好壞對抗干擾能力影響很大。因此,在進行PCB 設計時,必須遵守PCB 設計的一般原則,并應符合抗干擾設計的要求。下面著重說明兩點:
2.5.1關鍵器件放置
在器件布置方面與其它邏輯電路一樣,應把相互有關的器件盡量放得靠近些,這樣可以獲得較好的抗噪聲效果。
- 時鐘發(fā)生器、晶振和CPU 的時鐘輸入端都易產(chǎn)生噪聲,要相互靠近些;
- CPU 復位電路、硬件看門狗電路要盡量靠近CPU相應引腳;
-
易產(chǎn)生噪聲的器件、大電流電路等應盡量遠離邏輯電路。
2.5.2 D/A、A/D 轉換電路地線的正確連接
D/A、A/D 芯片及采樣芯片均提供了數(shù)字地和模擬地,分別有相應的管腳。
2.6 軟件抗干擾原理及方法
盡管我們采取了硬件抗干擾措施,但由于干擾信號產(chǎn)生的原因錯綜復雜,且具有很大的隨機性,很難保證系統(tǒng)完全不受干擾。
2.6.1 數(shù)字濾波方法
數(shù)字濾波是在對模擬信號多次采樣的基礎上,通過軟件算法提取最逼近真值數(shù)據(jù)的過程。數(shù)字濾波的的算法靈活,可選擇權限參數(shù),其效果往往是硬件濾波電路無法達到的。
2.6.2 輸入信號重復檢測方法
輸入信號的干擾是疊加在有效電平信號上的一系列離散尖脈沖,作用時間很短。
2.6.3 輸出端口數(shù)據(jù)刷新方法
開關量輸出軟件抗干擾設計,主要是采取重復輸出的方法,這是一種提高輸出接口抗干擾性能的有效措施。對于那些用鎖存器輸出的控制信號,這些措施很有必要。
2.6.4 軟件攔截技術
當竄入單片機系統(tǒng)的干擾作用在CPU 部位時,后果更加嚴重,將使系統(tǒng)失靈。
2.6.5 “軟件看門狗”技術
PC 受到干擾而失控,引起程序“亂飛”,也可能使程序陷入“死循環(huán)”。當軟件攔截技術不能使失控的程序擺脫“死循環(huán)”的困境時,通常采用程序監(jiān)視技術WDT TIMER(WDT),又稱看門狗技術,使程序脫離“死循環(huán)”。
3 總結
隨著單片機系統(tǒng)的廣泛應用和技術的進步,電磁干擾問題越來越突出,推廣現(xiàn)有的、成熟的抗干擾技術,研究抗干擾的新技術、新方向是單片機應用技術的當務之急。在單片機應用系統(tǒng)設計及應用中,只要充分考慮設備的電磁兼容性,并通過各種技術措施來消除干擾,就可以大大提高設備的穩(wěn)定性和可靠性。





