一點淺見
[導讀]除了專門的硬件乘法電路外,現(xiàn)代的DSP都采用了哈佛結(jié)構(gòu)(TI是這樣的,其它俺不太清楚)
數(shù)字信號處理算法中最多的運算是乘及累加,為此,在DSP中,專門設(shè)計了乘和累加電路,從而加速了數(shù)字信號處理的速度。而一般的CPU似乎不具備這個特點,起碼x86不具備的。
除了專門的硬件乘法電路外,現(xiàn)代的DSP都采用了哈佛結(jié)構(gòu)(TI是這樣的,其它俺不太清楚),同時根據(jù)應用場合的不同,還用硬件實現(xiàn)了很多功能電路,如PWM(C2000)、U律(C5000)等,配合單周期指令和較快的速度,很好滿足了數(shù)字信號處理的應用。
一點淺見,僅供參考!
除了專門的硬件乘法電路外,現(xiàn)代的DSP都采用了哈佛結(jié)構(gòu)(TI是這樣的,其它俺不太清楚),同時根據(jù)應用場合的不同,還用硬件實現(xiàn)了很多功能電路,如PWM(C2000)、U律(C5000)等,配合單周期指令和較快的速度,很好滿足了數(shù)字信號處理的應用。
一點淺見,僅供參考!





