日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > > 基礎(chǔ)實(shí)用電路
[導(dǎo)讀]靜電放電會給電子器件帶來破壞性的后果,它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展,CMOS電路的特征尺寸不斷縮小,管子的柵氧厚度越來越薄,芯片的面積規(guī)模越來越大,MOS管能承受的電流和電壓也越來越小,而外圍的使用環(huán)境并未改變,因此要進(jìn)一步優(yōu)化電路的抗ESD性能,如何使全芯片有效面積盡可能小、ESD性能可靠性滿足要求且不需要增加額外的工藝步驟成為IC設(shè)計者主要考慮的問題。

ESD(靜電放電)是CMOS電路中最為嚴(yán)重的失效機(jī)理之一,嚴(yán)重的會造成電路自我燒毀。論述了CMOS集成電路ESD保護(hù)的必要性,研究了在CMOS電路中ESD保護(hù)結(jié)構(gòu)的設(shè)計原理,分析了該結(jié)構(gòu)對版圖的相關(guān)要求,重點(diǎn)討論了在I/O電路中ESD保護(hù)結(jié)構(gòu)的設(shè)計要求。

1 引言

靜電放電會給電子器件帶來破壞性的后果,它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展,CMOS電路的特征尺寸不斷縮小,管子的柵氧厚度越來越薄,芯片的面積規(guī)模越來越大,MOS管能承受的電流和電壓也越來越小,而外圍的使用環(huán)境并未改變,因此要進(jìn)一步優(yōu)化電路的抗ESD性能,如何使全芯片有效面積盡可能小、ESD性能可靠性滿足要求且不需要增加額外的工藝步驟成為IC設(shè)計者主要考慮的問題。

2 ESD保護(hù)原理

ESD保護(hù)電路的設(shè)計目的就是要避免工作電路成為ESD的放電通路而遭到損害,保證在任意兩芯片引腳之間發(fā)生的ESD,都有適合的低阻旁路將ESD電流引入電源線。這個低阻旁路不但要能吸收ESD電流,還要能箝位工作電路的電壓,防止工作電路由于電壓過載而受損。在電路正常工作時,抗靜電結(jié)構(gòu)是不工作的,這使ESD保護(hù)電路還需要有很好的工作穩(wěn)定性,能在ESD發(fā)生時快速響應(yīng),在保護(hù)電路的同時,抗靜電結(jié)構(gòu)自身不能被損壞,抗靜電結(jié)構(gòu)的負(fù)作用(例如輸入延遲)必須在可以接受的范圍內(nèi),并防止抗靜電結(jié)構(gòu)發(fā)生閂鎖。

3 CMOS電路ESD保護(hù)結(jié)構(gòu)的設(shè)計

大部分的ESD電流來自電路外部,因此ESD保護(hù)電路一般設(shè)計在PAD旁,I/O電路內(nèi)部。典型的I/O電路由輸出驅(qū)動和輸入接收器兩部分組成。ESD 通過PAD導(dǎo)入芯片內(nèi)部,因此I/O里所有與PAD直接相連的器件都需要建立與之平行的ESD低阻旁路,將ESD電流引入電壓線,再由電壓線分布到芯片各個管腳,降低ESD的影響。具體到I/O電路,就是與PAD相連的輸出驅(qū)動和輸入接收器,必須保證在ESD發(fā)生時,形成與保護(hù)電路并行的低阻通路,旁路 ESD電流,且能立即有效地箝位保護(hù)電路電壓。而在這兩部分正常工作時,不影響電路的正常工作。

常用的ESD保護(hù)器件有電阻、二極管、雙極性晶體管、MOS管、可控硅等。由于MOS管與CMOS工藝兼容性好,因此常采用MOS管構(gòu)造保護(hù)電路。

CMOS工藝條件下的NMOS管有一個橫向寄生n-p-n(源極-p型襯底-漏極)晶體管,這個寄生的晶體管開啟時能吸收大量的電流。利用這一現(xiàn)象可在較小面積內(nèi)設(shè)計出較高ESD耐壓值的保護(hù)電路,其中最典型的器件結(jié)構(gòu)就是柵極接地NMOS(GGNMOS,GateGroundedNMOS)。

在正常工作情況下,NMOS橫向晶體管不會導(dǎo)通。當(dāng)ESD發(fā)生時,漏極和襯底的耗盡區(qū)將發(fā)生雪崩,并伴隨著電子空穴對的產(chǎn)生。一部分產(chǎn)生的空穴被源極吸收,其余的流過襯底。由于襯底電阻Rsub的存在,使襯底電壓提高。當(dāng)襯底和源之間的PN結(jié)正偏時,電子就從源發(fā)射進(jìn)入襯底。這些電子在源漏之間電場的作用下,被加速,產(chǎn)生電子、空穴的碰撞電離,從而形成更多的電子空穴對,使流過n-p-n晶體管的電流不斷增加,最終使NMOS晶體管發(fā)生二次擊穿,此時的擊穿不再可逆,則NMOS管損壞。

為了進(jìn)一步降低輸出驅(qū)動上NMOS在ESD時兩端的電壓,可在ESD保護(hù)器件與GGNMOS之間加一個電阻。這個電阻不能影響工作信號,因此不能太大。畫版圖時通常采用多晶硅(poly)電阻。

只采用一級ESD保護(hù),在大ESD電流時,電路內(nèi)部的管子還是有可能被擊穿。GGNMOS導(dǎo)通,由于ESD電流很大,襯底和金屬連線上的電阻都不能忽略,此時GGNMOS并不能箝位住輸入接收端柵電壓,因?yàn)樽屳斎虢邮斩藮叛趸鑼拥碾妷哼_(dá)到擊穿電壓的是GGNMOS與輸入接收端襯底間的IR壓降。為避免這種情況,可在輸入接收端附近加一個小尺寸GGNMOS進(jìn)行二級ESD保護(hù),用它來箝位輸入接收端柵電壓,如圖1所示。

 

全面了解cmos電路中esd保護(hù)結(jié)構(gòu)原理及應(yīng)用

在畫版圖時,必須注意將二級ESD保護(hù)電路緊靠輸入接收端,以減小輸入接收端與二級ESD保護(hù)電路之間襯底及其連線的電阻。為了在較小的面積內(nèi)畫出大尺寸的NMOS管子,在版圖中常把它畫成手指型,畫版圖時應(yīng)嚴(yán)格遵循I/OESD的設(shè)計規(guī)則。

如果PAD僅作為輸出,保護(hù)電阻和柵短接地的NMOS就不需要了,其輸出級大尺寸的PMOS和NMOS器件本身便可充當(dāng)ESD防護(hù)器件來用,一般輸出級都有雙保護(hù)環(huán),這樣可以防止發(fā)生閂鎖。

在全芯片的ESD結(jié)構(gòu)設(shè)計時,注意遵循以下原則:

(1)外圍VDD、VSS走線盡可能寬,減小走線上的電阻;

(2)設(shè)計一種 VDD-VSS之間的電壓箝位結(jié)構(gòu),且在發(fā)生ESD時能提供VDD-VSS直接低阻抗電流泄放通道。對于面積較大的電路,最好在芯片的四周各放置一個這樣的結(jié)構(gòu),若有可能,在芯片外圍放置多個VDD、VSS的PAD,也可以增強(qiáng)整體電路的抗ESD能力;

(3)外圍保護(hù)結(jié)構(gòu)的電源及地的走線盡量與內(nèi)部走線分開,外圍ESD保護(hù)結(jié)構(gòu)盡量做到均勻設(shè)計,避免版圖設(shè)計上出現(xiàn)ESD薄弱環(huán)節(jié);

(4)ESD保護(hù)結(jié)構(gòu)的設(shè)計要在電路的ESD性能、芯片面積、保護(hù)結(jié)構(gòu)對電路特性的影響如輸入信號完整性、電路速度、輸出驅(qū)動能力等進(jìn)行平衡考慮設(shè)計,還需要考慮工藝的容差,使電路設(shè)計達(dá)到最優(yōu)化;

(5)在實(shí)際設(shè)計的一些電路中,有時沒有直接的VDD-VSS電壓箝位保護(hù)結(jié)構(gòu),此時,VDD-VSS之間的電壓箝位及ESD電流泄放主要利用全芯片整個電路的阱與襯底的接觸空間。所以在外圍電路要盡可能多地增加阱與襯底的接觸,且N+P+的間距一致。若有空間,則最好在VDD、VSS的PAD旁邊及四周增加VDD-VSS電壓箝位保護(hù)結(jié)構(gòu),這樣不僅增強(qiáng)了VDD-VSS模式下的抗ESD能力,也增強(qiáng)了I/O-I/O模式下的抗ESD能力。

一般只要有了上述的大致原則,在與芯片面積折中的考慮下,一般亞微米CMOS電路的抗ESD電壓可達(dá)到2500V以上,已經(jīng)可以滿足商用民品電路設(shè)計的ESD可靠性要求。

對于深亞微米超大規(guī)模CMOS IC的ESD結(jié)構(gòu)設(shè)計,常規(guī)的ESD保護(hù)結(jié)構(gòu)通常不再使用了,通常大多是深亞微米工藝的Foundry生產(chǎn)線都有自己外圍標(biāo)準(zhǔn)的ESD結(jié)構(gòu)提供,有嚴(yán)格標(biāo)準(zhǔn)的ESD結(jié)構(gòu)設(shè)計規(guī)則等,設(shè)計師只需調(diào)用其結(jié)構(gòu)就可以了,這可使芯片設(shè)計師把更多精力放在電路本身的功能、性能等方面的設(shè)計。

4 結(jié)束語

ESD保護(hù)設(shè)計隨著CMOS工藝水平的提高而越來越困難,ESD保護(hù)已經(jīng)不單是輸入腳或輸出腳的ESD保護(hù)設(shè)計問題,而是全芯片的靜電防護(hù)問題。

芯片里每一個I/O電路中都需要建立相應(yīng)的ESD保護(hù)電路,此外還要從整個芯片全盤考慮,采用整片(whole-chip)防護(hù)結(jié)構(gòu)是一個好的選擇,也能節(jié)省I/OPAD上ESD元件的面積。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在弱信號模擬電路中,噪聲是影響電路性能的關(guān)鍵因素。電路噪聲可能導(dǎo)致信號失真、精度下降,甚至使電路無法正常工作。而供電方式的選擇對弱信號模擬電路的噪聲水平有著至關(guān)重要的影響。不同的供電方式會引入不同類型和程度的噪聲,因此,...

關(guān)鍵字: 弱信號 模擬電路 噪聲

在集成電路設(shè)計領(lǐng)域,模擬電路的設(shè)計與優(yōu)化一直是一個極具挑戰(zhàn)性的任務(wù)。傳統(tǒng)的模擬電路設(shè)計流程往往依賴于工程師的經(jīng)驗(yàn)和大量的電路仿真實(shí)驗(yàn)。工程師需要不斷調(diào)整電路參數(shù),并通過仿真來驗(yàn)證電路性能是否滿足設(shè)計要求。然而,隨著電路復(fù)...

關(guān)鍵字: AI 模擬電路 貝葉斯算法

模擬電路在現(xiàn)代電子系統(tǒng)中占據(jù)著至關(guān)重要的地位,廣泛應(yīng)用于通信、醫(yī)療、航空航天等眾多領(lǐng)域。然而,模擬電路由于其自身的復(fù)雜性和元件參數(shù)的容差特性,極易發(fā)生軟故障。軟故障通常表現(xiàn)為元件參數(shù)的緩慢變化,不像硬故障那樣會導(dǎo)致電路完...

關(guān)鍵字: 模擬電路 軟故障診斷 模糊理論

現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。

關(guān)鍵字: 數(shù)字 模擬電路

?電路板電阻是電子工程中不可或缺的基礎(chǔ)元件,用于控制電路中的電流,以實(shí)現(xiàn)各種電路功能。電阻,也被稱為電阻器,是電子設(shè)計中不可或缺的器件,它通過金屬或非金屬材料在電路中產(chǎn)生阻礙電流的作用。簡而言之,電子電路的設(shè)計離不開電阻...

關(guān)鍵字: 電阻 模擬電路

在精密模擬電路設(shè)計中,電源噪聲與共模干擾已成為制約系統(tǒng)信噪比的核心瓶頸。以16位ADC采集系統(tǒng)為例,電源紋波每增加1mV可能引入0.5LSB的量化誤差,而共模干擾通過寄生電容耦合至差分輸入端時,可使有效位數(shù)(ENOB)下...

關(guān)鍵字: 模擬電路 抗干擾設(shè)計 電源去耦 共模噪聲

這個項(xiàng)目是我們當(dāng)前模擬信號和濾波器設(shè)計學(xué)習(xí)工具包的關(guān)鍵組成部分,我在這里分享系統(tǒng)的解釋,設(shè)計見解和動手實(shí)驗(yàn),揭開模擬電路世界的神秘面紗。在本文中,我將介紹這個實(shí)驗(yàn)的設(shè)計原則、模塊功能和實(shí)際設(shè)置,重點(diǎn)介紹它如何既可以作為教...

關(guān)鍵字: 濾波器 模擬電路 心電圖

在這篇文章中,小編將對反饋電路的相關(guān)內(nèi)容和情況加以介紹以幫助大家增進(jìn)對反饋電路的了解程度,和小編一起來閱讀以下內(nèi)容吧。

關(guān)鍵字: 反饋電路 模擬電路

相較于數(shù)字電路而言,模擬電路可能難度更大,并且更加抽象。在以后的工作中,也會發(fā)現(xiàn),模擬電路的很多內(nèi)容都被芯片集成了。但是,如果有一個好的模電基礎(chǔ),那么在以后的工作中會如魚得水。

關(guān)鍵字: 數(shù)字電路 模擬電路

模擬電路與數(shù)字電路的區(qū)別不僅體現(xiàn)在基本原理上,還深刻影響著電路設(shè)計、性能表現(xiàn)以及應(yīng)用場景。以下,我們將深入剖析這兩類電路的本質(zhì)差異,以及它們在現(xiàn)代電子系統(tǒng)中所扮演的角色。

關(guān)鍵字: 模擬電路 數(shù)字電路
關(guān)閉