日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]  引言   顯示系統(tǒng)在工業(yè)、農業(yè)及日常生活中扮演著越來越重要的角色,因此,對其進行設計與研究具有十分重要的意義?! PLD(Complex Programmable Logic Device;復雜可編程邏輯器件)具有編程靈活、集成度高、

  引言

  顯示系統(tǒng)在工業(yè)、農業(yè)及日常生活中扮演著越來越重要的角色,因此,對其進行設計與研究具有十分重要的意義。

  CPLD(Complex Programmable Logic Device;復雜可編程邏輯器件)具有編程靈活、集成度高、設計開發(fā)周期短、適用范圍寬、開發(fā)工具先進等優(yōu)點,用戶可根據自身需要構造數(shù)字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜將代碼傳送到目標芯片中,從而實現(xiàn)數(shù)字系統(tǒng)。CPLD的應用目前已深入網絡、儀器儀表、汽車電子、數(shù)控機床、航天測控設備等領域,其設計及應用成為電子工程師必備的一項技能。

  系統(tǒng)總體設計方案

  XC95144XL是XILINX公司推出的5ns引腳延遲、系統(tǒng)頻率高達178MHz、144個宏單元、3200個可用邏輯門單元的可編程邏輯器件。本設計采用XC95144XL作為數(shù)據傳輸與控制核心模塊,接受來自TMS320C6416T的視頻數(shù)據,并采用兩片IS61WV51216ALL組成緩存,以達到實時輸入輸出數(shù)據的效果。本部分實現(xiàn)框圖如圖1所示。

圖1 視頻顯示功能框圖

  系統(tǒng)硬件設計

  系統(tǒng)硬件設計主要包括:TMS320C6416T與VGA顯示系統(tǒng)的接口設計;2片IS61WV51216ALL SRAM組成的緩存模塊;視頻DAC模塊。

  TMS320C6416T與VGA顯示系統(tǒng)的接口設計

  來自4片TMS320C6416T的圖像處理機的EMIFB口連接在一起,并通過CPLD的仲裁,使能哪一塊圖像處理機輸出數(shù)據至VGA顯示系統(tǒng)。

  采用C6416T的EMIFB口輸出處理結果,當1片C6416T要求輸出數(shù)據時,C6416T要通過GP01向CPLD發(fā)送輸出數(shù)據請求,CPLD根據內部邏輯確定是否允許C6416T請求。內部邏輯準則如下:

  各個DSP的輸出數(shù)據請求優(yōu)先級別相等,請求信號先到者先被允許,后到者不能中斷正在響應的請求。對于同時到來的請求,CPLD響應先接收到原始視頻信號的C6416T。
  當CPLD響應一個C6416T的輸出數(shù)據請求時,CPLD向C6416T的BHOLD#信號發(fā)送響應信號(對EMIFB的保持請求輸入信號)。此時,數(shù)據開始輸出。
  2片IS61WV51216ALL SRAM組成的緩存模塊

  2片XC95144XL各自連接1片IS61WV51216ALL組成的圖像緩存模塊。

  實時顯示控制:由CPLD對各個6416T圖像處理機數(shù)據輸出接口(EMIFB)總線進行總線仲裁,實現(xiàn)各個6416T圖像處理機的圖像數(shù)據分時輸出。由于VGA的刷新頻率大于輸入信號的頻率,因此采用兩片SRAM“乒乓存取”工作方式,組成了圖像數(shù)據緩沖區(qū),每片SRAM存放一幀圖像,由CPLD控制其乒乓讀寫切換以達到實時顯示效果。數(shù)據緩存電路框圖如圖2所示。

圖2 數(shù)據緩存電路框圖

  采用一組SRAM作為顯存,可以簡化系統(tǒng)設計、降低成本。這時可以考慮利用行時序和幀時序中SRAM總線空閑的時序段,在不關閉圖像顯示的情況下實現(xiàn)顯存SRAM的數(shù)據更新。該方法的更新率與數(shù)據寫速度密切相關,顯存的寫數(shù)據速度越快,該方法的更新率就越高。[!--empirenews.page--]

  視頻DAC模塊

  ADV7123是一個三路10位輸入的高速視頻DAC,具有330MHz的最大采樣速度,與多種高精度的顯示系統(tǒng)兼容,包括RS-343A和RS-170,可以廣泛應用于如HDTV、數(shù)字視頻系統(tǒng)(1600*1200 @100Hz)、高分辨率的彩色圖片圖像處理、視頻信號再現(xiàn)等,因此能夠滿足多方面應用需求。視頻DAC(ADV7123)工作原理如圖3所示。

圖3 ADV7123工作原理

  CPLD提供Hsync(行)、Vsync(場)同步信號,直接接入15針的VGA顯示接口連接器。在點時鐘脈沖pixel clock的作用下將3路10位的RGB信號送入數(shù)據寄存器,而后送到3個DAC模塊,復合消隱信號和復合同步信號加到紅、綠、藍模擬信號送到輸出端。

  系統(tǒng)軟件設計

  系統(tǒng)軟件設計是本文的重點,主要包括三部分內容:SRAM讀寫狀態(tài)機的設計、CPLD與SRAM的緩沖模塊通信以及VGA時序設計。

  SRAM讀寫狀態(tài)機的設計

  以6416為核心的圖象處理機通過外部存儲器接口向外傳送數(shù)據,連接到后端的顯示系統(tǒng);但SRAM需要嚴格的通信時序確保數(shù)據的完整性,此處在CPLD內部通過狀態(tài)機構造SRAM的讀時序和寫時序,確保了6416能夠和SRAM正常通信,也確保緩沖模塊的正常運行。讀寫SRAM的時序圖如圖4和圖5所示。

圖4 讀周期時序圖

圖5 寫周期時序圖

  當從SRAM中讀取數(shù)據時:首先使能片選;UB、LB時鐘處于有效狀態(tài);WE為高,時鐘處于無效狀態(tài);主要由OE的時序來控制使其符合讀時序圖,才能正確地讀出存儲器中的數(shù)據。在向SRAM中寫入數(shù)據時,同樣首先使能片選;UB、LB時鐘處于有效狀態(tài);OE為高,時鐘處于無效狀態(tài);主要由WE的時序來控制使之符合寫時序圖,才能向存儲器正確寫入數(shù)據。

  CPLD與SRAM組成的緩沖模塊的通信

  CPLD與SRAM組成的緩沖通信模塊,即如何乒乓讀寫SRAM機制。設定一個讀寫標志FLAG,當一塊SRAM寫滿一幀圖像時,F(xiàn)LAG會出現(xiàn)“1”到“0”或者“0”到“1”的跳變,同時切換數(shù)據流的流向,寫另一塊SRAM,同時切換輸出至后級DAC的數(shù)據流;如此循環(huán),軟件流程圖如圖6所示。

圖6 緩沖模塊通信軟件流程圖 [!--empirenews.page--]

  VGA時序發(fā)生器設計

  VGA標準時序參考圖如圖7所示,并用VERILOGHDL設計For VESA 800*600 @ 60Hz:VGA時序的源代碼:

圖7 VGA標準時序參考圖

  系統(tǒng)分析

  經過反復測試,系統(tǒng)能夠將采集端數(shù)據實時傳送到顯示器上,具體性能指標如下:

  視頻輸出:VGA視頻輸出
  視頻顯示DA轉換精度: 10bit
  圖像輸出標準: SVGA(75Hz, 800×600)
  顯示分辨率: 10bit
  結語

  該VGA視頻顯示系統(tǒng)不但可以穩(wěn)定地采集圖像數(shù)據,而且可以實時將數(shù)據傳輸?shù)紺RT顯示器,便于以后人工綜合分析、處理。它特別適用于大型商場等顯示端,可以說是一個理想的解決方案。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

為物聯(lián)網應用選擇電子元件的兩個關鍵標準是功率預算和性能。自從電子產品問世以來,就一直在這兩者之間進行權衡——要么獲得最佳功耗,要么獲得最高性能。根據應用程序,系統(tǒng)架構師對系統(tǒng)中的不同組件有不同的要求。例如,系統(tǒng)可能需要高...

關鍵字: 物聯(lián)網功耗 SRAM

為增進大家對分配器的認識,本文將對VGA分配器以及VGA分配器的工作原理予以介紹。

關鍵字: VGA 指數(shù) 分配器

摘要:基于DSP和CPLD設計了CAN一1553B網關,選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構建基于CAN...

關鍵字: 電機控制網絡 1553B總線 CPLD

高速緩沖存儲器(Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM,一般而言它不像系統(tǒng)主記憶體那樣使用DRAM技術,而使用昂貴但較快速的SRAM技術,也有快取記憶體的名稱。

關鍵字: Cache RAM SRAM

主控芯片是主板或者硬盤的核心組成部分,是聯(lián)系各個設備之間的橋梁,也是控制設備運行工作的大腦。在主板中,兩大芯片是最重要的,一個是南橋芯片,它控制著擴展槽,USB接口,串口,并口,1394接口,VGA接口,等,它主要負責外...

關鍵字: 主控芯片 VGA CPU

NAS是功能單一的精簡型電腦,因此在架構上不像個人電腦那么復雜,像鍵盤、鼠標、熒幕、音效卡、喇叭、擴充漕、各式連接口等都不需要;在外觀上就像家電產品,只需電源與簡單的控制鈕。NAS在架構上與個人電腦相似,但因功能單純,可...

關鍵字: NAS USB VGA

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關鍵字: FPGA ASIC CPLD

芯片是一個龐雜的系統(tǒng),體量分布非常寬泛,從百十個gate的數(shù)?;旌闲酒ㄆ┤纾篜MU,sensor等等)一路到上百億門的復雜高端數(shù)字芯片(譬如:蘋果Axx,麒麟:9xx,聯(lián)發(fā)科:天璣系列抑或各個巨大無比的NP網絡芯片等等...

關鍵字: SRAM 芯片

高速緩沖存儲器(Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM,一般而言它不像系統(tǒng)主記憶體那樣使用DRAM技術,而使用昂貴但較快速的SRAM技術,也有快取記憶體的名稱。

關鍵字: Cache RAM SRAM

動態(tài)隨機存取存儲器(Dynamic Random Access Memory,DRAM)是一種半導體存儲器,主要的作用原理是利用電容內存儲電荷的多寡來代表一個二進制比特(bit)是1還是0。由于在現(xiàn)實中晶體管會有漏電電流...

關鍵字: DRAM SRAM RAM

數(shù)字電源

15504 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉