日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進(jìn)行FPGA加載;既節(jié)約了系統(tǒng)成本,也能達(dá)到FPGA上電迅速加載的目的;特別適用于在FPGA調(diào)試后期,待固化程序的階段。下面以兩片Xilinx公司Virtex-4系列XC4VLX60芯片為例,詳細(xì)介紹采用TI公司的TMS320C61416 DSP控制FPGA芯片數(shù)據(jù)加載的軟硬件設(shè)計(jì)。

目前實(shí)現(xiàn)加載的方法通常有兩種:一種是用專用Cable通過JTAG口進(jìn)行數(shù)據(jù)加載,另一種是外掛與該FPGA廠商配套的PROM芯片。前者需要在PC機(jī)上運(yùn)行專用的加載軟件,直接下載到FPGA片內(nèi),所以掉電數(shù)據(jù)仍然會(huì)丟失,只適用于FPGA調(diào)試階段而不能應(yīng)用于工業(yè)現(xiàn)場的數(shù)據(jù)加載。后者雖然可以解決數(shù)據(jù)丟失問題,但這種專用芯片成本較高,供貨周期也較長(一般大于2個(gè)月),使FPGA產(chǎn)品的開發(fā)時(shí)間受到很大約束。根據(jù)FPGA芯片加載時(shí)序分析,本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進(jìn)行FPGA加載;既節(jié)約了系統(tǒng)成本,也能達(dá)到FPGA上電迅速加載的目的;特別適用于在FPGA調(diào)試后期,待固化程序的階段。下面以兩片Xilinx公司Virtex-4系列XC4VLX60芯片為例,詳細(xì)介紹采用TI公司的TMS320C61416 DSP控制FPGA芯片數(shù)據(jù)加載的軟硬件設(shè)計(jì)。

  1 Xilinx FPGA配置原理

  Virtex-4系列的FPGA芯片外部配置引腳MODE PIN(M0、M1、M2),有5種配置模式,如表1所列。

  FPGA在Slave SelectMAP方式下,共用了表2所列的15個(gè)配置引腳。

  1.1 配置流程

  FPGA加載時(shí)序如圖1所示。各配置信號(hào)必須滿足其時(shí)序關(guān)系,否則配置工作無法正常完成。

  圖1中,Slave SelelctMAP加載主要包括以下3個(gè)步驟:

 ?、賳?dòng)和初始化。FPGA上電正常后,通過PROG_B引腳低脈沖進(jìn)行FPGA異步復(fù)位,使得FPGA內(nèi)部邏輯清零。其次PROG_B上拉高,停止外部復(fù)位,INIT_B引腳會(huì)在TPOR時(shí)間段內(nèi)自動(dòng)產(chǎn)生一個(gè)由低到高的跳變,指示FPGA內(nèi)部初始化完成,可以進(jìn)行數(shù)據(jù)下載;同時(shí)FPGA在INIT_B的上升沿采樣其模式引腳MODE PIN,決定其模式配置。

 ?、诒忍亓骷虞d。INIT_B信號(hào)變高后,不需要額外的等待時(shí)間,Virtex器件就可以立即開始數(shù)據(jù)的配置。比特流數(shù)據(jù)在外部CCLK信號(hào)上升沿按字節(jié)方式置入。該過程包括同步初始化字、器件ID號(hào)校驗(yàn)、加載配置數(shù)據(jù)幀、CRC校驗(yàn)4個(gè)部分。

 ?、跾TARTUP啟動(dòng)。在成功校驗(yàn)CRC碼位后,比特流命令使得FPGA進(jìn)入STARTUP狀態(tài)。它是由8相狀態(tài)機(jī)實(shí)現(xiàn)的。中間包括等待DCM鎖相、DCI匹配等幾個(gè)狀態(tài),最后FPGA釋放外部DONE引腳,對(duì)外輸出高阻態(tài),由外部上拉高,指示FPGA加載成功。

  1.2 文件生成

  ISE生成數(shù)據(jù)文件主要有3種:BIT文件,由二進(jìn)制格式進(jìn)行表征邏輯設(shè)計(jì),包括文件頭和配置數(shù)據(jù),主要用于JTAG下載電纜模式;MCS文件,為外部PROM燒寫生成的下載文件,ASCII碼,與前者不同的是它含有在PROM中的數(shù)據(jù)地址和校驗(yàn)值;BIN文件格式,由二進(jìn)制表示,完全由配置數(shù)據(jù)組成,不需要作其他的提取和進(jìn)制轉(zhuǎn)換,只是配置前的Byte-Swapped是在CPLD中實(shí)現(xiàn)的。本設(shè)計(jì)采用的是BIN文件格式。

  2 硬件實(shí)現(xiàn)

  系統(tǒng)采用2片Xilinx Virtex-4系列的600萬門的FPGA XC4VLX60。主MCU是TI公司高性能定點(diǎn)處理器TMS320C6416,對(duì)外有2個(gè)EMIF總線接口,分別是64位寬EMIFA和16位寬EMIFB。EMIFB上掛有8位8MB的Flash和16位CPLD:Flash做2片F(xiàn)PGA的BIN文件保存,之前由仿真器燒寫;CPLD用于2片F(xiàn)PGA地址譯碼和DSP與FPGA配置部分的邏輯接口。整個(gè)數(shù)據(jù)流程是在DSP上電啟動(dòng)后,Bootloader自行引導(dǎo)用戶程序運(yùn)行。該程序負(fù)責(zé)由EMIFB總線搬移Flash空間中BIN文件,通過CPLD分別對(duì)2片F(xiàn)PGA進(jìn)行配置加載。硬件系統(tǒng)拓?fù)鋱D如圖2所示。

  3 軟件設(shè)計(jì)

  軟件包括3部分:引導(dǎo)Bootloader代碼,加載FPGA用戶程序以及接口部分的CPLD Verilog代碼。

  3.1 DSP Bootloader

  本系統(tǒng)中目標(biāo)板處于FPGA調(diào)試后期,需要固化其加載程序。整板上電后,要求脫離仿真器自行加載FPGA,因此這里采用DSP的EMIF BooT方式。它是由DSP上電復(fù)位后,以默認(rèn)ROM時(shí)序通過EDMA自行搬移BCE1的ROM空間前1 KB內(nèi)容到片內(nèi),在其0x0地址開始運(yùn)行。

  一般由C編寫的程序代碼長度都遠(yuǎn)大于1 KB,如果只是純粹由DSP搬移Flash前1 KB空間,這樣便會(huì)丟失數(shù)據(jù),程序無法正常運(yùn)行。這里采用由匯編語言寫的一個(gè)兩次搬移的Bootloader程序,來引導(dǎo)較大的用戶程序。使用匯編語言是因?yàn)槠浯a效率高,代碼長度短(本系統(tǒng)中只有256字節(jié))。兩次搬移是因?yàn)榈谝淮蜠SP自行搬移后的Bootloader會(huì)占用片內(nèi)的0x0地址前1 KB空間,與下一步的用戶程序0x0地址拷貝沖突(中斷向量表必須放在0x0地址,否則會(huì)丟失中斷跳轉(zhuǎn)的絕對(duì)地址),且運(yùn)行中的Bootloader不能覆蓋自身。所以把拷貝用戶程序的那部分代碼放在片內(nèi)較底端運(yùn)行,騰出了用戶空間的0x0地址。最后整體拷貝結(jié)束后,Bootloader再跳轉(zhuǎn)到用戶程序入口地址c_int00運(yùn)行。

       3.2 用戶程序和CPLD程序

  本系統(tǒng)中2片F(xiàn)PGA加載的原理一樣。為避免繁瑣,這里以1片F(xiàn)PGA_A為例來作介紹。

  CPLD在系統(tǒng)中負(fù)責(zé)2項(xiàng)工作。

 ?、儆成銬SP端Flash分頁寄存器:控制Flash的高3位地址線,分8頁,每頁1 MB空間。

  ②映射DSP端2片F(xiàn)PGA的加載寄存器:

  a.配置寄存器FpgaA(B)_config_Reg[8:O]。負(fù)責(zé)配置數(shù)據(jù)和時(shí)鐘,高8位為Byte-Swapped前的數(shù)據(jù)位,輸出到配

  置引腳時(shí)進(jìn)行字節(jié)交換,最低位為CCLK位。

  b.控制寄存器FpgaA(B)_Prog_Reg[2:O]。負(fù)責(zé)外部控制引腳,分別為CS_B、RDWR_B和PROG_B。

  c.狀態(tài)寄存器FpgaA(B)_State_Reg[2:0]。負(fù)責(zé)回讀配置中的握手信號(hào),分別為BUSY、DONE和INIT_B。

  由Bootloader引導(dǎo)的用戶程序由C語言開發(fā),在CCS下調(diào)試通過。它主要實(shí)現(xiàn)Flash翻頁,把之前燒寫在Flash中的BIN文件,通過上述CPLD中3個(gè)加載寄存器對(duì)FPGA進(jìn)行上電配置。具體流程如圖3所示。

  當(dāng)前FPGA配置時(shí)鐘CCLK是在用戶程序中通過DSP寫命令產(chǎn)生的,即寫FpgaA(B)_Config_Reg的CCLK位高低電平;同時(shí)8位配置數(shù)據(jù)也連續(xù)寫2次,由CPLD鎖存到FPGA總線上,便能充分保證圖1中該有效數(shù)據(jù)在CCLK上升沿上被鎖。

  以下是CPLD中動(dòng)態(tài)加載部分的Verilog代碼:


  //FPGA控制寄存器(DSP只寫)

  結(jié) 語

  該系統(tǒng)已成功用于某公司一款軟件無線電平臺(tái)中,通過反復(fù)軟硬件調(diào)試,現(xiàn)已投放市場。此平臺(tái)不僅可以實(shí)現(xiàn)上述提到的上電Flash自行加載FPGA的目的,還可在其配置完以后通過主機(jī)端對(duì)FPGA實(shí)現(xiàn)動(dòng)態(tài)加載,充分滿足了軟件無線電中可重構(gòu)化、實(shí)時(shí)靈活的指導(dǎo)思想。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

為解決使用現(xiàn)有接裝紙分離裝置生產(chǎn)“視窗煙支”時(shí)出現(xiàn)的安裝調(diào)整難度大、耗時(shí)長、穩(wěn)定性差,煙支接裝紙外觀質(zhì)量缺陷率高等問題,設(shè)計(jì)了一種接裝紙三級(jí)分離和控制裝置。通過接裝紙初步分離、分離定位控制和最終定位輸送裝置模塊化設(shè)計(jì),且...

關(guān)鍵字: 視窗煙支 接裝紙 分離 控制

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

MCU 被譽(yù)為現(xiàn)代電子設(shè)備的 “神經(jīng)中樞”,是嵌入式電子系統(tǒng)中控制各種功能的核心器件。當(dāng)前,邊緣 AI、具身智能、新能源汽車、制造業(yè)數(shù)智轉(zhuǎn)型等新業(yè)態(tài),正在為 MCU 開辟更多增量市場,并倒逼 MCU 技術(shù)升級(jí)。MCU 廠...

關(guān)鍵字: MCU 電子系統(tǒng) 控制

青島2025年8月5日 /美通社/ -- 2025年8月5日,第五屆理創(chuàng)大賽在山東省青島市正式啟動(dòng),華東賽區(qū)預(yù)賽也隨之拉開帷幕。全球自動(dòng)化領(lǐng)域的數(shù)字化轉(zhuǎn)型專家歐姆龍(中國)有限公司(以下簡稱"歐姆龍"...

關(guān)鍵字: 大賽 歐姆龍 控制 數(shù)字化

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

盡管全球數(shù)據(jù)泄露的平均成本降至 444 萬美元,美國企業(yè)的相關(guān)損失卻攀升至 1022 萬美元; 在遭遇數(shù)據(jù)泄露的企業(yè)中,僅有 49% 的企業(yè)計(jì)劃加強(qiáng)安全投入。...

關(guān)鍵字: AI IBM 控制 模型

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI
關(guān)閉