日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]自動翻譯,供參考電源要求和電源解決方案的FPGA現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產品的心臟。 FPGA的主要優(yōu)點是在開發(fā)過程中的靈活性,簡單的升級路

自動翻譯,供參考

電源要求和電源解決方案FPGA

現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產品的心臟。 FPGA的主要優(yōu)點是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產品推向市場,并且成本相對較低。一個主要缺點是復雜,用FPGA往往結合了先進的系統(tǒng)級芯片(SoC)。

這種復雜性使得電源上的苛刻要求。為了應對這些挑戰(zhàn),電源需要幾個輸出和開關穩(wěn)壓器的效率和線性穩(wěn)壓器的清潔電力的組合。

本文介紹的FPGA的特殊電源要求,說明了如何設計這些聰明的芯片的電源,然后回顧了一系列的針對FPGA應用的電源模塊。

計算系統(tǒng)電源

供電的FPGA看起來像一個完整的系統(tǒng)供電。電源設計工程師面臨的3到15的電壓軌供給(有時甚至更多)的挑戰(zhàn);而這僅僅是開始。 FPGA是通常制造的使用需要低核心電壓的最新晶片制造技術,但是電源也必須供電多個導軌特種塊和電路,提供多個電壓電平,對于高功率模塊供給額外的電流,和滿足噪聲敏感元件的要求。

只是為了讓事情變得更加復雜,甚至FPGA的同一制造商可以差別很大,使其成為重要的是,工程師選擇每個芯片的最佳電源。這樣的選擇取決于多種因素,諸如電壓和功率需求為每個導軌,導軌'排序要求,以及系統(tǒng)的電源管理的需要。

在設計一個FPGA電源的第一步驟是確定各個電壓軌和他們的要求。 FPGA供應商通常會提供一個“銷單”,用于指定每個供電引腳連接到設備的電壓軌的電壓電平。例如,表1顯示了一些電壓軌Altera的Stratix IV GX FPGA。

Type

Voltage Value

Voltage Name

Description

Share/Isolate

FGPA voltages

0.9 V

VCC

FPGA core power

Share

0.9 V

VCCD_PLL

PLL digital power

Share/isolate

1.2 V - 3.0 V

VCCIO

I/O supply voltage, banks 1-8

Share

½ VCCIO

VREF

Input reference voltage, banks 1-8

Share

1.5 V

VCCPT

Programmable power technology

Share/isolate

1.8 V / 2.5 V / 3.0 V

VCCPGM

Configuration pin power

Share

2.5 V

VCCCLKIN

Differential clock input power

Share

2.5 V

VCCA_PLL

PLL analog power

Share/isolate

2.5 V

VCCAUX

Auxiliary power

Share/isolate

2.5 V

VCCBAT

Battery back up, connect to battery

Isolate

2.5 V / 3.0 V

VCCPD

I/O pre-driver power

Share

Transceiver voltages

0.9 V

VCCHIP

Transceiver hard IP digital power

Share

1.1 V

VCCR

Transceiver receiver analog power

Share/isolate

1.1 V

VCCT

Transceiver transmitter analog power

Share/isolate

1.1 V

VCCL_GXB

Transceiver clock power

Share/isolate

1.4 V / 1.5 V

VCCH_GXB

Transceiver transmit output buffer power

Share/isolate

2.5 V / 3.0 V

VCCA

Transceiver high voltage power

Share/isolate

表1:電壓軌了Altera的Stratix IV GX的一個子集。 (Altera公司提供)

從表1可以看出,F(xiàn)PGA的軌道在根據(jù)塊被供電在幾個不同的電壓運行。要求通常包括核心(供電的內部邏輯陣列),I / O(驅動所述I / O緩沖器可以在銀行被分組,從一個不同的電壓的每個操作),鎖相環(huán)(PLL)(供電中的PLL核心),以及收發(fā)器(供給收發(fā)器,接收器和發(fā)射器中的數(shù)字和模擬電路)。

一旦個人電壓軌已經確定,下一步是計算的電流消耗依次在每個軌道上。目前抽簽共享軌應在分析被添加到鐵路上來,總該鐵路。 FPGA廠商通常提供的在線計算器用于這一目的。接著,工程師應當加起來所有構成FPGA的,以便準確地估計整個芯片的功耗的元件的功率消耗。

計算的功率消耗后,下一步驟是檢查規(guī)范電壓變化容限和最大電壓紋波為每個軌道。這些參數(shù)通??梢栽贔PGA中的數(shù)據(jù)表中找到。

負載調節(jié)規(guī)范確定的范圍內(以mV)以內的電壓調節(jié)器的輸出可能偏離了負載的變化。一個典型的規(guī)范負載調整為±5 mV時,如果電源是由開關型DC-DC電壓轉換器導出(“開關穩(wěn)壓器”)。這僅僅是一個,如果在1.2 V指定的電壓軌0.4%的偏差

電壓紋波從峰到峰測量以mV,其大小依賴于的電壓調節(jié)器提供所分析的特定軌道的設計。輸出濾波嚴重影響電壓 - (電流)紋波性能。 (見技術專區(qū)的文章“電容的選擇是關鍵,以良好的電壓調節(jié)器設計”。)大多數(shù)FPGA承受高達2%或軌電壓,這是非?,F(xiàn)代的開關穩(wěn)壓器的能力范圍之內的好電壓紋波。

開關或線性穩(wěn)壓器?

在FPGA電源設計過程的下一步驟是確定是否一個特定的軌道應該由一個開關調節(jié)器或線性調節(jié)器提供動力。特別需要注意的是針對提供噪聲敏感的電路,如PLL和收發(fā)器電路的模擬電源軌。這些軌噪聲過大可能會危及電路的性能。

線性穩(wěn)壓器提供無波動功率,具有快速的響應,更簡單易用,并采取比開關設備的空間更小。它們是噪聲敏感的PLL和收發(fā)器軌道一個不錯的選擇。主要的缺點是缺乏效率的,尤其是當輸出電壓比輸入低了很多。

開關穩(wěn)壓器的高電源軌,他們的更高的效率低于噪音更重要的是更好的選擇。它們是數(shù)字核心邏輯和I供電不錯的選擇/ FPGA中,其中電流的要求可以很容易地運行到幾十安培的O操作。的開關穩(wěn)壓器的缺點是,它比較復雜,體積較大,并且需要更多的外部元件。 (見技術專區(qū)的文章“了解優(yōu)勢和線性穩(wěn)壓器的缺點”。)

由此產生的電源可以有點復雜,包括在“權力樹”(圖2)幾個開關穩(wěn)壓器和線性穩(wěn)壓器。[!--empirenews.page--]

Altera FPGA中的電源圖片

 

 

圖2:包括開關和線性穩(wěn)壓器的FPGA電源。 (Altera公司提供)

FPGA電源模塊

對于FPGA的電源通常包括開關和線性穩(wěn)壓器一起工作,以提供不同的電壓和穩(wěn)定的電力以合理的效率相結合。設計這樣的供給是不平凡的,但事情可以做簡單得多由各地基礎電源模塊集成了幾個開關和線性穩(wěn)壓器集成到一個芯片電路。

Maxim的MAX8660的電源模塊,例如,包括四個開關穩(wěn)壓器(頻率為2 MHz的運行,從而鼓勵使用小型電感器)和四個線性穩(wěn)壓器。所述開關調節(jié)器自動從脈寬調制(PWM)來輕負荷運轉切換到減少工作電流,延長電池壽命。

該器件提供輸出電壓范圍為0.725-3.3 V(0.4-1.6 A)的開關穩(wěn)壓器和1.7-3.3 V(30-500毫安)為低降(LDO)線性穩(wěn)壓器從2.6到所有的工作范圍6 V輸入。

該芯片還包含電源管理功能和功能,如開/關控制的輸出,低電池檢測,復位輸出,和一個2線I2C串行接口。

Intersil公司提供了ISL9440為更小的FPGA應用。該芯片結合了一個LDO線性穩(wěn)壓器三個開關穩(wěn)壓器。每個輸出可調低至0.8 V和設備從4.5-24 V電源工作。

該ISL9440提供內部軟啟動和獨立的使能輸入,便于電源軌排序在一個緊湊的5×5mm的QFN封裝。該芯片采用了內部回路補償,以盡量減少緊湊的設計和較低的總-解決方案成本的外圍元件。

德州儀器(TI)還提供電源模塊相結合的開關穩(wěn)壓器的無噪聲電源線性穩(wěn)壓器的效率。例如,LM26480(圖3)集成兩個1.5 A降壓(“降壓”)開關穩(wěn)壓器和兩個300毫安線性穩(wěn)壓器。該器件采用2.8至5.5 V電源和第一開關穩(wěn)壓電源0.8-2 V電壓1.5,而第二個提供1.0-3.3 V電壓1.5答:2 MHz的開關穩(wěn)壓器以高達96%的效率運行。線性穩(wěn)壓器提供1-3.5 V電壓高達300 mA的電流。

德州儀器的LM26480的圖像

 

 

圖3:德州儀器的LM26480集成了兩個線性穩(wěn)壓器兩個開關穩(wěn)壓器。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

北京2025年7月31日 /美通社/ -- 日前,"X-Power IBM賦能創(chuàng)新中心"在蘇州工業(yè)園區(qū)正式啟動運營,標志著IBM中國與艾科斯冪(蘇州)信息科技有限公司(以下簡稱"X-Powe...

關鍵字: IBM POWER 數(shù)字化 自動化技術

北京2025年7月30日 /美通社/ -- 近日,北京積算科技有限公司(以下簡稱"積算科技")宣布其算力服務平臺上線赤兔推理引擎。積算科技PowerFul-AI應用開發(fā)平臺與赤兔合作,打造高性價比的模...

關鍵字: 模型 RF POWER PSE

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板
關閉