日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]作為“門之海”,F(xiàn)PGA為任何數(shù)字功能提供了幾乎無限的平臺,可以使用通過各種寬度的查找表實現(xiàn)的邏輯表達(dá)式來實現(xiàn)。自成立以來,它提供了前所未有的靈活性,同時

作為“門之海”,F(xiàn)PGA為任何數(shù)字功能提供了幾乎無限的平臺,可以使用通過各種寬度的查找表實現(xiàn)的邏輯表達(dá)式來實現(xiàn)。自成立以來,它提供了前所未有的靈活性,同時它們的均勻性和陣列式結(jié)構(gòu)使它們成為最新制造節(jié)點的早期采用者。

盡管始終處于半導(dǎo)體技術(shù)的前沿,但性能仍然是依賴于日益復(fù)雜的路由模式和時鐘結(jié)構(gòu)的架構(gòu)的限制因素;正是出于這個原因,供應(yīng)商首先使用硬連線的知識產(chǎn)權(quán)(IP)塊實現(xiàn)了關(guān)鍵功能。

對更高性能和最佳功耗的無窮無盡的需求促使FPGA供應(yīng)商將越來越多的固定功能IP集成到他們的產(chǎn)品中。雖然stalwart可能認(rèn)為這是對FPGA技術(shù)核心優(yōu)勢的侵蝕,但實際上它提供了對邏輯結(jié)構(gòu)中難以實現(xiàn)或難以實現(xiàn)的補(bǔ)充功能的訪問。

高端FPGA的核心市場之一一直是電信;在這里,性能是關(guān)鍵,成本可以是次要的。為了滿足這一需求,F(xiàn)PGA現(xiàn)在集成了大量針對數(shù)據(jù)路徑的IP,例如高速以太網(wǎng),以及其他串行收發(fā)器,以及最近的光學(xué)接口。它們與其他性能關(guān)鍵功能(如PLL和DSP模塊)相鄰。添加軟核處理器以處理控制路徑功能的能力意味著大型FPGA在該領(lǐng)域仍然非常流行,通常優(yōu)于ASIC。

雖然軟核可以解決許多任務(wù),特別是在最新和最快的FPGA中,它們?nèi)匀挥邢蓿赡懿贿m合性能很重要的其他任務(wù)。因此,有些自然地,IP集成的擴(kuò)展看到了“硬”處理器內(nèi)核的引入;這個概念經(jīng)過多次迭代才能完全實現(xiàn),但現(xiàn)在正在許多應(yīng)用領(lǐng)域產(chǎn)生重大影響。

在FPGA中嵌入硬核處理器內(nèi)核的早期嘗試未能激發(fā)整個行業(yè)的興趣或革新技術(shù):太多,太快,也許。整個行業(yè)都回歸到軟核選項上,但很快就會發(fā)現(xiàn)嵌入式處理器確實存在市場;它只需要正確的解決方案。可以說,結(jié)果證明是ARM。

今天有許多FPGA提供嵌入式ARM內(nèi)核以及軟核選項,原因很明顯;性能得到保證。此外,在FPGA架構(gòu)中通過硬件加速擴(kuò)展硬核的能力開辟了更多的應(yīng)用領(lǐng)域,F(xiàn)PGA廠商現(xiàn)在熱衷于探索這些領(lǐng)域。

SoC

從概念上講,F(xiàn)PGA供應(yīng)商將邏輯結(jié)構(gòu)和硬IP集成為片上系統(tǒng)(SoC)方法,這一術(shù)語被處理器供應(yīng)商廣泛使用。整合其他功能。這包括提供可配置邏輯的處理器,例如賽普拉斯的PSoC系列。在性能方面,嵌入式處理器子系統(tǒng)不僅適用于高端產(chǎn)品; Altera現(xiàn)在在其高性能Stratix,中檔Arria和低成本Cyclone系列中提供基于ARM的SoC解決方案。

從系統(tǒng)層面來說,在FPGA中包含處理器子系統(tǒng)不需要在物理上支配它。圖1顯示了Altera的Arria V,它清楚地顯示了基于ARM Cortex-A9 MPCore子系統(tǒng)的硬處理器系統(tǒng)(HPS),它只占硅的一小部分。這反映在圖2中,即低成本Cyclone V的框圖,它也集成了HPS。

 

 

圖1:Altera Arria V系列中檔SoC采用供應(yīng)商硬核處理器系統(tǒng)(HPS)。

 

 

圖2:Altera的低電平-cost Cyclone V還具有HPS功能,可提供單核或雙核ARM Cortex-A9子系統(tǒng)及其FPGA架構(gòu)。

在此配置中,每個內(nèi)核包含32 KB的L1指令高速緩存和32千字節(jié)的L1數(shù)據(jù)高速緩存,單精度和雙精度浮點單元以及NEON媒體引擎,帶有CoreSight調(diào)試和跟蹤功能。還集成了另一個512 KB的共享二級高速緩存,以及64 KB的臨時RAM。包括一系列存儲器和通用接口 - 最多134個通用I/O.重要的是,HPS和FPGA可以獨立工作,但通過使用ARM的AMBA AXI總線橋構(gòu)建的高帶寬系統(tǒng)互連保持緊密耦合,這使得HPS可以訪問FPGA架構(gòu),反之亦然。兩座橋都符合AMBA AXI-3標(biāo)準(zhǔn)。專用的32位配置端口允許HPS在啟動時配置FPGA。

主題的變化

與Altera一樣,Xilinx也采用了雙核ARM Cortex-A9 MPCore子系統(tǒng)方法來實現(xiàn)其SoC產(chǎn)品,但與其競爭對手不同,支持三個不同性能/價位的家庭,選擇在一個家庭中實現(xiàn)一系列的績效水平; Zynq-7000。

 

 

圖3:Xilinx的Zynq-7000系列還提供雙核ARM Cortex-A9子系統(tǒng),帶有FPGA架構(gòu)密度選項范圍。

與Altera的Cyclone V一樣,Zynq-7000還支持全部或部分重配置,允許部分FPGA繼續(xù)運行,而其余部分正在重新配置,而不會停止整個系統(tǒng)。處理器子系統(tǒng)還能夠獨立于FPGA邏輯運行。

雖然前兩個示例使用FPGA架構(gòu)的“經(jīng)典”SRAM方法,需要在上電時加載配置數(shù)據(jù),但也有基于Flash的SoC器件集成硬核的示例處理器提供更多“即時啟動”用例,例如Microsemi的SmartFusion2系列。

 

 

圖4:Microsemi的SmartFusion2 SoC FPGA的框圖。

 

 

圖5:Microsemi的SmartFusion2的ARM Cortex-M3子系統(tǒng)。

與此處推出的其他SoC不同,SmartFusion2系列真正解決了低功耗問題,顯然選擇了主要與微控制器應(yīng)用相關(guān)的Cortex-M3內(nèi)核,而不是Cortex-A類。由Altera和Xilinx提供,它更適合應(yīng)用處理器類型的用例。在這種集成度下,SmartFusion2開始類似于通常不被認(rèn)為是FPGA的其他解決方案,例如賽普拉斯的PSoC 5系列;然而,憑借高達(dá)150,000個邏輯單元的FPGA架構(gòu),SmartFusion2系列保留了其FPGA憑證。

結(jié)論

FPGA與處理器核心技術(shù)的集成歷史悠久且充滿了歷史。最初幾乎沒有什么希望,它可能有被完全注銷的危險。幸運的是,對于所有開發(fā)人員而言,F(xiàn)PGA供應(yīng)商展示了一定程度的愿景,以確保其復(fù)興,這在很大程度上得益于軟核的成功。

現(xiàn)在,嵌入式硬核已牢固地“嵌入”工程師的解決方案工具箱中,對于許多應(yīng)用而言,它實際上可以代表完整的片上系統(tǒng)。它并不止于此:Altera已經(jīng)宣布其下一代Stratix 10系列將集成四個64位ARM Cortex-A53內(nèi)核,采用英特爾的Tri-Gate技術(shù)構(gòu)建,具有真正前所未有的性能水平。

與過去一樣,看起來FPGA SoC的未來將是多變的,但可能會更加成功。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

全球嵌入式技術(shù)領(lǐng)域的年度盛會2026嵌入式世界展(Embedded World 2026,簡稱EW26)于3月10日至12日在德國紐倫堡成功舉辦。作為物聯(lián)網(wǎng)和邊緣AI領(lǐng)域的領(lǐng)先企業(yè),Silicon Labs(亦稱“芯科科...

關(guān)鍵字: 物聯(lián)網(wǎng) 邊緣AI 嵌入式

中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標(biāo)準(zhǔn)協(xié)會認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

3月10日至12日,2026年嵌入式世界展(Embedded World 2026,簡稱EW26)在德國紐倫堡展覽中心成功舉辦。作為領(lǐng)先的邊緣AI與智能音頻等媒體處理技術(shù)和芯片解決方案提供商,XMOS以沉浸式演示與技術(shù)交...

關(guān)鍵字: 邊緣AI 智能音頻 嵌入式

在工業(yè)自動化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨特的“飛過處理”機(jī)制,已成為實時控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計流程中,硬件與軟件的“割裂”往往是導(dǎo)致項目延期的元兇。當(dāng)RTL代碼還在仿真階段時,軟件團(tuán)隊只能基于指令集模擬器(ISS)進(jìn)行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細(xì)節(jié)。此時,F(xiàn)PGA原型驗...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計算 NVIDIA Jetson FPGA

在嵌入式系統(tǒng)開發(fā)中,SoC(System on Chip)的多樣性始終是橫亙在開發(fā)者面前的難題。以某工業(yè)物聯(lián)網(wǎng)網(wǎng)關(guān)項目為例,其需同時支持NXP i.MX8M、Rockchip RK3566和Allwinner H616三...

關(guān)鍵字: Platform Driver模型 嵌入式

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設(shè)計與資源復(fù)用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA
關(guān)閉