日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式電路圖
[導(dǎo)讀]這世界真是瘋了,貌似有人連FPGA原理是什么都不知道就開始來學(xué)習(xí)FPGA了。DSP就是一個(gè)指令比較獨(dú)特的處理器。它雖然是通用處理器,但是實(shí)際上不怎么“通用”。技術(shù)

這世界真是瘋了,貌似有人連FPGA原理是什么都不知道就開始來學(xué)習(xí)FPGA了。

DSP就是一個(gè)指令比較獨(dú)特的處理器。它雖然是通用處理器,但是實(shí)際上不怎么“通用”。技術(shù)很牛的人可以用DSP做一臺電腦出來跑windows,而實(shí)際上真正這么干的肯定是蠢材。用DSP做信號處理,比其他種類的處理器要厲害;用DSP做信號處理之外的事情,卻并不見長。而且信號處理的代碼一般需要對算法很精通的人才能真正寫好。

數(shù)據(jù)結(jié)構(gòu)里面的時(shí)間復(fù)雜度和空間復(fù)雜度在這里是一把很嚴(yán)酷的尺子。 FPGA只不過披著軟件的外衣,實(shí)際上是硬件。FPGA內(nèi)部有兩層相對獨(dú)立的電路。使用者“編碼->編譯”后生成一個(gè)映像,這個(gè)映像作用于第一層電路。這層電路之際上就是一個(gè)0,1的開關(guān)矩陣,這個(gè)開關(guān)矩陣用來控制第二層工作電路,將第二層工作電路配置成一個(gè)相應(yīng)的處理器。

理論上FPGA可以配置成任何需要的處理器,而實(shí)際上為了盡量少出bug,F(xiàn)PGA開發(fā)都使用已經(jīng)開發(fā)好的“庫文件”,也就是把人家能穩(wěn)定工作的電路圖拿過來。

因此,對大多數(shù)FPGA開發(fā)者來說,F(xiàn)PGA內(nèi)部有幾個(gè)核基本上只能從庫文件里面選——除非你有能力自己設(shè)計(jì)核心內(nèi)部的電路和核間總線——ram和rom也是用宏來配置,自己只需要改改外部的專用電路和接線方式等等。

甚至外部的專用電路都有庫文件,搭個(gè)積木就完事了。玩FPGA真正掙錢的人是做積木的人,你原創(chuàng)幾個(gè)積木并且能申請專利,迫使人家給你交專利費(fèi),那你這輩子可以衣食無憂了。

FPGA區(qū)別于ASIC設(shè)計(jì)屬于硬件設(shè)計(jì)的范疇ASIC是硬件全定制FPGA是硬件半定制. 具體來說ASIC整個(gè)電路都由設(shè)計(jì)師設(shè)計(jì)的,用多少資源設(shè)計(jì)多少資源 一般多用于產(chǎn)品設(shè)計(jì). FPGA資源事先由廠商給定,例如Altera Xilinx等都提供不同系列的FPGA芯片,設(shè)計(jì)師可以在給定資源下做硬件設(shè)計(jì)開發(fā).

DSP主要用于處理信號,事先算法,特點(diǎn)是多級流水,可以加快數(shù)據(jù)處理的速度,開發(fā)環(huán)境主要是C語言,可以說DSP應(yīng)用的范圍更專DSP的設(shè)計(jì). 可以理解為軟件設(shè)計(jì),設(shè)計(jì)師不需要太了解DSP的結(jié)構(gòu).

補(bǔ)充幾個(gè)小概念

DSP愿意就是指數(shù)字信號處理 只不過DSP芯片由于主要功能是實(shí)現(xiàn)數(shù)字信號處理 實(shí)現(xiàn)各種算法 所以簡稱為DSP(數(shù)字信號處理器).

FPGA一樣可以做DSP(數(shù)字信號處理),就意味著可以用FPGA做硬件設(shè)計(jì)來實(shí)現(xiàn)DSP芯片的功能,當(dāng)然,相比較專業(yè)的DSP芯片 成本太高.

現(xiàn)在除了FPGA和DSP之外還有一個(gè)近幾年熱門的產(chǎn)品 ARM. ARM主要應(yīng)用與手持設(shè)備和嵌入式產(chǎn)品,幾乎籠罩了90%的市場份額,可以說ARM開發(fā)也偏向于軟件開發(fā),設(shè)計(jì)者主要是講wince系統(tǒng)或者linux系統(tǒng)移植到ARM開發(fā)平臺上,然后做各種軟件應(yīng)用開發(fā).

所以 這三個(gè)方向都有其不同的應(yīng)用場合,很難講誰更有前途,不過,作為我個(gè)人而言,更喜歡做硬件設(shè)計(jì),所以我選擇FPGA作為自己的方向 FPGA.

主要是給設(shè)計(jì)者提供了一個(gè)硬件平臺 開發(fā)的核心還是需要獨(dú)立的應(yīng)用設(shè)計(jì)和高效的算法設(shè)計(jì) 所以設(shè)計(jì)者應(yīng)該處理好工具的掌握和具體設(shè)計(jì)的區(qū)別 FPGA:并行處理,內(nèi)部資源多 DSP:成本低,低功耗,高性能的處理能力。具有強(qiáng)大的外部通信接口(SCI,SPI,CAN)便于構(gòu)成大的控制系統(tǒng)。

 


特點(diǎn):

(1)在一個(gè)指令周期內(nèi)可完成一次乘法和一次加法;

(2)程序和數(shù)據(jù)空間分開,可以同時(shí)訪問指令和數(shù)據(jù);

(3)片內(nèi)具有快速RAM,通??赏ㄟ^獨(dú)立的數(shù)據(jù)總線在兩塊中同時(shí)訪問;

(4)具有低開銷或無開銷循環(huán)及跳轉(zhuǎn)的硬件支持;

(5)快速的中斷處理和硬件I/O支持;

(6)具有在單周期內(nèi)操作的多個(gè)硬件地址產(chǎn)生器;

(7)可以并行執(zhí)行多個(gè)操作;

(8)支持流水線操作,使取指、譯碼和執(zhí)行等操作可以重疊執(zhí)行。

本人認(rèn)為FPGA更有前途,DSP其實(shí)只是個(gè)特殊的處理器,有專用的硬件乘法器,有桶形移位器可以把數(shù)據(jù)從存儲器移到ALU,還有流水線等技術(shù)。

但FPGA同樣可以完成這些功能,并且FPGA是并行工作的,現(xiàn)在很多FPGA內(nèi)部可以使用軟DSP或者硬核的DSP,當(dāng)你的項(xiàng)目需要時(shí)序很嚴(yán)格的情況非FPGA莫屬。

比如說用DSP和USB芯片CY68013進(jìn)行FIFO(同步傳送)數(shù)據(jù)時(shí),IFCLK可以是外部或內(nèi)部,USB芯片在(IFCONFIG的IFCLKSRC里配置)。如果IFCLK使用內(nèi)部的情況下,DSP根本無法知道我把數(shù)據(jù)送到FIFO數(shù)據(jù)端口后USB芯片內(nèi)部時(shí)鐘過了多少周期,但FPGA就可以,因?yàn)镕PGA的時(shí)鐘取自于USB芯片的48M輸出,在FPGA內(nèi)部做一個(gè)狀態(tài)機(jī),當(dāng)數(shù)據(jù)送到USB芯片的FIFO數(shù)據(jù)端口時(shí),下一狀態(tài)把SLWR拉低,再下一狀態(tài)拉高,就等于USB內(nèi)部過了一周期,數(shù)據(jù)就寫進(jìn)USB芯片內(nèi)部的FIFO了,我只是舉個(gè)簡單的例子,很多關(guān)于時(shí)序的案例非FPGA莫屬,DSP做算法快速,成熟,F(xiàn)PGA更有挑戰(zhàn),據(jù)我的經(jīng)驗(yàn),F(xiàn)PGA現(xiàn)在內(nèi)部起碼有很多核是可以用的,這像一個(gè)可配置的單片機(jī),不用的我就不放進(jìn)項(xiàng)目。以ACTEL的FPGA來說,用的比較多的軟核是:Core8051S、CoreABC、微處理器軟核,特別說明CoreABC占用的空間非常少,可以裁減指令,可以配置數(shù)據(jù)寬度8,16,32,有1組通用輸入端口和輸出端口,可配置堆棧。

CoreDES,CoreAES128,CoreFROM,CoreI2C,CoreGPIO,CoreInterrupt,CoreLPC,CoreSDR,CoreUART,還有很多很多,看這些名字,很多人都知道干什么用的。 關(guān)于DPS,FPGA,AME你如何看待呢?哪個(gè)是你的最愛?

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會(huì)議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

多DSP集群的實(shí)時(shí)信號處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長,邊緣計(jì)算正從概念驗(yàn)證走向規(guī)模化部署。據(jù)IDC預(yù)測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點(diǎn)的實(shí)時(shí)處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時(shí)控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見半導(dǎo)體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動(dòng)化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產(chǎn)品和解決方案。作為一家授權(quán)...

關(guān)鍵字: 線性穩(wěn)壓器 柵極驅(qū)動(dòng)器 DSP
關(guān)閉