日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件

摘 要: 通用非同步收發(fā)傳輸器UART是一種通用串行數(shù)據(jù)總線,雙向通信,可以實(shí)現(xiàn)全雙工傳輸和接收,用于異步通信。在Simulink環(huán)境下,用STATEFLOW對(duì)其進(jìn)行建模,可以將其原理直接轉(zhuǎn)化成模型,擺脫了傳統(tǒng)方式下直接手寫代碼的弊端,而且可以自動(dòng)生成HDL代碼,為FPGA的設(shè)計(jì)、開發(fā)開辟了新的途徑。
關(guān)鍵詞: 代碼自動(dòng)生成;STATEFLOW;HDL;FPGA

1 傳統(tǒng)設(shè)計(jì)方法與基于模型設(shè)計(jì)的比較[1]
1.1 傳統(tǒng)設(shè)計(jì)方法的缺陷
(1)信息的交流依賴文檔
傳統(tǒng)的開發(fā)方法中,在不同階段彼此之間傳遞的信息需要依賴文檔。由于工程師對(duì)系統(tǒng)的認(rèn)識(shí)與理解有一定的局限性以及對(duì)文檔理解的二義性,會(huì)在系統(tǒng)開發(fā)的過程中引入一些缺陷甚至錯(cuò)誤,而這些缺陷或者錯(cuò)誤會(huì)一步一步地傳遞到下一個(gè)設(shè)計(jì)階段。
(2)早期設(shè)計(jì)階段引入的錯(cuò)誤要在開發(fā)后期才能發(fā)現(xiàn)
由于設(shè)計(jì)的嵌入式軟件算法需要專門的硬件生產(chǎn)出來之后進(jìn)行集成的測試,因此在設(shè)計(jì)階段早期,引入的一些設(shè)計(jì)錯(cuò)誤要在軟、硬件產(chǎn)品都具備之后進(jìn)行集成與測試時(shí),在開發(fā)后期才能夠發(fā)現(xiàn)早期的錯(cuò)誤,此時(shí)修正起來不是那么簡單,極有可能需要重新編寫軟件,甚至重新開發(fā)硬件。
(3)手寫代碼與手寫文檔
傳統(tǒng)的設(shè)計(jì)方法中,產(chǎn)品實(shí)現(xiàn)過程只能夠利用手寫代碼來完成。這對(duì)于FPGA、HDL的初學(xué)者和工程師都是一件麻煩事。文檔的錯(cuò)誤,再加上手寫HDL代碼的錯(cuò)誤,最終的產(chǎn)品就可能有很多問題,以致于無法完成最后的子系統(tǒng)、分系統(tǒng)和全系統(tǒng)的集成工作。
1.2 基于模型的設(shè)計(jì)優(yōu)勢
(1)在基于模型的系統(tǒng)設(shè)計(jì)過程中,所有過程遵循統(tǒng)一環(huán)境下的統(tǒng)一的模型。由于可以把測試手段從系統(tǒng)設(shè)計(jì)的初期引入到整個(gè)設(shè)計(jì)流程中,作為規(guī)范的模型能夠通過執(zhí)行仿真來驗(yàn)證自己的正確性,從而保證了規(guī)范的正確性。
(2)連續(xù)不斷的測試與驗(yàn)證。在模型設(shè)計(jì)的每個(gè)環(huán)節(jié)都引入了測試仿真手段。利用充分的仿真,可以考察系統(tǒng)不同組件對(duì)整個(gè)系統(tǒng)的影響。
(3)自動(dòng)代碼生成。傳統(tǒng)的FPGA設(shè)計(jì)方法往往是一開始就手寫HDL代碼,這對(duì)于初學(xué)者是件困難的。而基于模型的設(shè)計(jì)優(yōu)點(diǎn)是只要知道設(shè)計(jì)原理,就可以用模型直觀地設(shè)計(jì),省去了手寫代碼的麻煩,提高了開發(fā)的效率,縮短了開發(fā)周期。而且模型做成子系統(tǒng)后可以自動(dòng)生成HDL代碼,如果有錯(cuò),只要修改模型,再重新生成HDL代碼即可,為后續(xù)的開發(fā)提供了便利。
2 UART串口通信原理
在空閑時(shí),TXD為高電平。發(fā)送時(shí),先發(fā)送起始位(低電平),再發(fā)送數(shù)據(jù)位,最后發(fā)送停止位(高電平),發(fā)送過程為并入串出。對(duì)于接收,空閑時(shí)RXD為高電平,低電平來到時(shí),在該位的當(dāng)中進(jìn)行采樣,如果為0,則為起始位,說明可以采集后面的數(shù)據(jù)位,直至最后的停止位,接收過程為串入并出。
數(shù)據(jù)時(shí)序圖如圖1所示。

3 用Simulink、STATEFLOW實(shí)現(xiàn)對(duì)UART串口行為建模
(1)UART發(fā)送模塊的STATEFLOW建模如圖2所示,TxDS與CnTS為并行狀態(tài)。

TxDS:從IDLE狀態(tài)開始,在此狀態(tài)中,將位計(jì)數(shù)(BitCnt)設(shè)置為0、Ready設(shè)置為1(告訴前級(jí)模塊此時(shí)為空閑可以將數(shù)據(jù)并行傳入),將空閑時(shí)為高電平(TxD)設(shè)置為1;當(dāng)并行數(shù)據(jù)有效(Valid=1),將BitCnt設(shè)置為10,將要發(fā)送的數(shù)據(jù)(TxDdata)放入臨時(shí)變量(Tmp),Ready設(shè)置為0(告訴前級(jí)模塊正在發(fā)送數(shù)據(jù),不要再將新的數(shù)據(jù)傳入)從而進(jìn)入起始位的發(fā)送;進(jìn)入START狀態(tài),發(fā)送起始位(TxD=0),當(dāng)波特率發(fā)生器(RateCnt)從15降到0時(shí)即控制每一位發(fā)送的時(shí)間,進(jìn)入RSHIFT狀態(tài)(發(fā)送數(shù)據(jù)位);在RSHIFT中,BitCnt減1(即1位發(fā)送完畢),將存放在Tmp中待發(fā)送數(shù)據(jù)的最低位取出(發(fā)送時(shí)先發(fā)送最低位),然后Tmp右移1位(準(zhǔn)備下一次次低位的發(fā)送),當(dāng)BitCnt減到2時(shí),進(jìn)入STOP狀態(tài);在STOP狀態(tài)中,發(fā)送停止位高電平(TxD=1)。
CnTS:波特率發(fā)生器。
(2)UART接收模塊的STATEFLOW建模如圖3所示。RxDS、CnTS、RTS并行工作。

RxDS:在IDLE狀態(tài)中,將BitCnt置0,判起始位是否到來,如果為0,進(jìn)入START中,BitCnt加1變?yōu)?。當(dāng)RateCnt從7減到0時(shí),即在該位的中間時(shí)進(jìn)行判斷,如果此時(shí)還為0,則確定其為起始位,進(jìn)入DATA;當(dāng)RateCnt從15減到0,即在每個(gè)數(shù)據(jù)位的中間對(duì)數(shù)據(jù)位進(jìn)行判斷,將接收到的最低位存放在臨時(shí)變量Tmp的最高位。通過不斷的移位就會(huì)將接收到的最低位移到Tmp的最低位,在這個(gè)過程中BitCnt不斷加1,當(dāng)BitCnt加到9時(shí)回到IDLE。
CnTS:波特率發(fā)生器。
RTS:負(fù)責(zé)后續(xù)模塊之間的握手。
(3)為了生成HDL代碼,必須將UART發(fā)送模塊和接收模塊的STATEFLOW建模部分做成子系統(tǒng),分別如圖4、圖5所示。

(4)將發(fā)送模塊與接收模塊連接成整個(gè)Simulink模型,如圖6所示。

(5)UART模型的仿真運(yùn)行結(jié)果如圖7所示。

(6)將發(fā)送與接收的代碼在Quartus II下做成Symbol,并組成頂層圖形文件,如圖8所示。

(7)在Quartus II下仿真。
①發(fā)送模塊在Quartus II下的仿真如圖9所示。
②接收模塊在Quartus II下的仿真如圖10所示。
③頂層圖形文件在Quartus II下的仿真如圖11所示。

本文在Simulink環(huán)境下,用STATEFLOW對(duì)UART進(jìn)行建模。事實(shí)表明,用STATEFLOW建模克服了手寫代碼易出錯(cuò)、效率低等弊端,在了解UART原理的基礎(chǔ)上,可用直觀的模型將原理生動(dòng)地表達(dá)出來,為FPGA設(shè)計(jì)人員提供了很大的便利,也為FPGA的設(shè)計(jì)提供了新的方式。
參考文獻(xiàn)
[1] 張威.STATEFLOW邏輯系統(tǒng)建模[M].西安:西安電子科技大學(xué)出版社,2007.

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

阿聯(lián)酋迪拜2025年8月26日 /美通社/ -- 納斯達(dá)克上市公司Robo.ai Inc.今日正式宣布完成品牌煥新升級(jí),并于8月26日正式啟用全新納斯達(dá)克股票代碼"...

關(guān)鍵字: AI 人工智能 代碼 智能科技

北京2025年8月13日 /美通社/ -- 近日,北京積算科技有限公司(以下簡稱"積算科技")推出一站式AlphaFold3在線算力服務(wù),現(xiàn)已開放免費(fèi)使用。其內(nèi)置優(yōu)化后的AlphaFold3模型,支持...

關(guān)鍵字: ALPHA 代碼 圖形化 蛋白質(zhì)

北京2025年7月21日 /美通社/ -- 浪潮信息宣布元腦企智一體機(jī)已率先完成對(duì)Kimi K2 萬億參數(shù)大模型的適配支持,并實(shí)現(xiàn)單用戶70 tokens/s的流暢輸出速度,為企業(yè)客戶高效部署應(yīng)用大模型提供高處...

關(guān)鍵字: 模型 AGENT TOKEN 代碼

7月18日,一則“微信安卓安裝包出現(xiàn)5處fxxk”的話題,迅速登上微博熱搜,吸引了眾多網(wǎng)友的熱議和關(guān)注。

關(guān)鍵字: 代碼 程序員

共鑒AI未來,緬懷先輩貢獻(xiàn) 深圳 2025年5月21日 /美通社/ -- 5月16日下午,深圳市金澄智創(chuàng)AI+傳承迎來了喬遷之喜,一場意義非凡的活動(dòng)在新址盛大舉行。活動(dòng)現(xiàn)場星光熠熠,莊世平前輩之子莊榮新先生、南方財(cái)經(jīng)...

關(guān)鍵字: AI AI技術(shù) BSP 代碼

C語言代碼優(yōu)化與性能提升是軟件開發(fā)中至關(guān)重要的一環(huán)。優(yōu)化C語言代碼不僅可以提高程序的執(zhí)行效率,還可以減少資源消耗,提升用戶體驗(yàn)。

關(guān)鍵字: C語言 代碼

Qt 路線圖致力于實(shí)現(xiàn)與各行業(yè)技術(shù)棧的無縫集成,助力企業(yè)與開發(fā)者使用自選工具,更高效地構(gòu)建、擴(kuò)展和維護(hù)軟件解決方案。 芬蘭埃斯波 2025年5月7日 /美通社/ -- 在今日舉行的2025年Qt全球峰會(huì)上,Qt...

關(guān)鍵字: GROUP 生態(tài)系統(tǒng) 開發(fā)者 代碼

——首批"專家級(jí)數(shù)字員工"部署上崗,構(gòu)建組織傳承與人才戰(zhàn)略的AI導(dǎo)師矩陣 北京2025年4月25日 /美通社/ -- 在生成式AI技術(shù)加速重構(gòu)組織能力與人才機(jī)制的當(dāng)下,如何留住專家經(jīng)驗(yàn)、培養(yǎng)管理人才...

關(guān)鍵字: AI 智能體 矩陣 代碼

深圳2025年4月21日 /美通社/ --?近日,國家發(fā)展改革委公布第 31 批國家企業(yè)技術(shù)中心認(rèn)定名單,華測檢測認(rèn)證集團(tuán)股份有限公司(股票代碼:300012.SZ,簡稱 "CTI 華測檢測")憑借在檢驗(yàn)檢測領(lǐng)域的全鏈條...

關(guān)鍵字: TI IC 代碼 半導(dǎo)體

珠海2025年3月13日 /美通社/ -- 近期,AI工具DeepSeek引發(fā)廣泛關(guān)注,大量非專業(yè)投資者試圖借助其生成股票策略,卻面臨現(xiàn)實(shí)困境:平臺(tái)輸出的Python代碼策略對(duì)零編程基礎(chǔ)用戶存在極高使用門檻。即...

關(guān)鍵字: EPS 代碼 PSE AI
關(guān)閉