日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式硬件
[導讀]邏輯分析儀是利用時鐘從測試設備上采集和顯示數字信號的儀器,最主要作用在于時序判定。由于邏輯分析儀不像示波器那樣有許多電壓等級,通常只顯示兩個電壓(邏輯1和0),因此設定了參考電壓后,邏輯分析儀將被測信號通過比較器進行判定,高于參考電壓者為High,低于參考電壓者為Low,在High與Low之間形成數字波形。

邏輯分析儀是利用時鐘從測試設備上采集和顯示數字信號的儀器,最主要作用在于時序判定。由于邏輯分析儀不像示波器那樣有許多電壓等級,通常只顯示兩個電壓(邏輯1和0),因此設定了參考電壓后,邏輯分析儀將被測信號通過比較器進行判定,高于參考電壓者為High,低于參考電壓者為Low,在High與Low之間形成數字波形。邏輯分析儀與示波器相同,是通過采集指定的信號,并通過圖形化的方式展示給開發(fā)人員,開發(fā)人員根據這些圖形化信號按照協(xié)議分析出是否出錯。盡管圖形化的顯示已經給開發(fā)人員帶來不少的方便,但是人工將一串串信號分析出來不僅麻煩而且極易出錯。在這個科技高速發(fā)展的社會,一切都在追求高效率。自動化、智能化已經成為協(xié)議分析的發(fā)展方向。在這個思想的指引下各種測試儀器的協(xié)議分析功能出現(xiàn)并發(fā)展起來。目前大多數開發(fā)人員通過邏輯分析儀等測試工具的協(xié)議分析功能可以很輕松的發(fā)現(xiàn)錯誤、調試硬件、加快開發(fā)進度,為高速度、高質量完成工程提供保障。邏輯分析儀的工作過程就是數據采集、存儲、觸發(fā)、顯示的過程,由于它采用數字存儲技術,可將數據采集工作和顯示工作分開進行,也可同時進行,必要時,對存儲的數據可以反復進行顯示,以利于對問題的分析和研究。

ELA的工作原理及特點

一個嵌入式系統(tǒng)裝置一般都由嵌入式計算機系統(tǒng)和執(zhí)行裝置組成,嵌入式計算機系統(tǒng)是整個嵌入式系統(tǒng)的核心,由硬件層、中間層、系統(tǒng)軟件層和應用軟件層組成。執(zhí)行裝置也稱為被控對象,它可以接受嵌入式計算機系統(tǒng)發(fā)出的控制命令,執(zhí)行所規(guī)定的操作或任務。執(zhí)行裝置可以很簡單,如手機上的一個微小型的電機,當手機處于震動接收狀態(tài)時打開;也可以很復雜,如SONY智能機器狗,上面集成了多個微小型控制電機和多種傳感器,從而可以執(zhí)行各種復雜的動作和感受各種狀態(tài)信息。嵌入式邏輯分析儀的組成框圖如圖1所示,主要分為硬件部分和軟件部分。硬件部分由待測設計(DUT)、嵌入到FPGA中的ELA IP核、RAM存儲單元以及JTAG接口組成;軟件部分由用戶設計軟件和集成在其中的ELA在線調試軟件組成。ELA的工作原理為:設置ELA在線調試軟件中需要監(jiān)測的信號、觸發(fā)邏輯、采樣深度和時鐘信號等各項參數;把設置好的ELA文件與用戶設計編譯綜合后一起下載到FPGA中;運行ELA,如果滿足觸發(fā)條件,ELA就在時鐘的上升沿對被測信號采樣,并儲存在RAM存儲單元中。


圖1嵌入式邏輯分析儀的組成框圖

嵌入式邏輯分析儀能夠方便地對設計進行在線調試,及時發(fā)現(xiàn)系統(tǒng)內部所存在的問題,無須對設計文件進行任何修改就可以得到內部節(jié)點或者I/O引腳的狀態(tài)。例如,SignalTap II支持多達1024個通道,采樣深度高達128Kb,時鐘支持超過200MHz,每個分析儀均有10級觸發(fā)輸入/輸出,從而增加了采樣的精度。

ELA在FPGA測試中的應用

嵌入式邏輯分析儀在FPGA的測試中應用極為廣泛,能夠對系統(tǒng)實時監(jiān)測。設計中所使用的FPGA芯片為Altera公司Cyclone系列中的EP1C12Q240C8,它支持SignalTap II,有12 060個邏輯單元,存儲位的大小為239 616,能夠較好的支持各種復雜的設計。

ELA的應用設計流程如下。

1 Stp文件的創(chuàng)建

在交通燈控制器的設計完成并編譯綜合后,即可創(chuàng)建一個SignalTap II文件(stp文件)。通常有兩種方式來建立stp文件,一是直接建立stp文件,并利用SignalTap II Editor配置邏輯分析儀的各項參數;二是利用MegaWizard Plug-in Manager生成和配置stp文件。如圖2所示。


圖2 Stp文件的載入

2 ELA的設置

將stp文件加入到設計中后,就可以對其進行設置,流程如下。

①添加被測信號。通過Node Finder中的SignalTap II Filter查找設計中所有預綜合和布局布線后的信號,選擇需要觀察的信號,在本設計中,可以全部選定。

②設置采樣時鐘。在設置采樣時鐘時,可以使用其中任何一個信號作為采樣時鐘,但不能用布局布線后的信號,為獲得更準確的采樣數據,采樣時鐘應選擇全局時鐘。

③確定采樣深度。SignalTap II的采樣深度最大可達128Kb.在選擇采樣深度時,必須考慮到FPGA的內存大小,此處選擇1Kb的采樣深度。

④設置緩沖獲得模式。通過設置緩沖獲得模式,用戶可以指定在SignalTap II觸發(fā)前和觸發(fā)后所捕獲的數據量,緩沖獲得模式主要有環(huán)形模式和分段緩沖模式。在此選擇環(huán)形模式的預觸發(fā)位置。

⑤設置觸發(fā)條件。SignalTap II支持基本觸發(fā)和高級觸發(fā)的功能。在基本觸發(fā)中,它支持10級觸發(fā)級數,對于每一級觸發(fā),可以根據設計的需要設置不同的觸發(fā)電平。

本設計對SignalTap II的設置如圖3所示,其中采樣深度為1Kb,緩沖獲得模式選擇環(huán)形模式的預觸發(fā)位置,觸發(fā)條件為基本觸發(fā);此外,采樣時鐘選擇為全局時鐘。這些設置能夠準確地對本設計進行在線調試,有效地監(jiān)測內部信號。


圖3 SignalTap II設置窗口

3設計下載

當設置完stp文件并編譯綜合后,軟件將ELA IP嵌入設計里面,同設計一起下載到FPGA中。在器件列表中,邏輯分析儀會自動探測編程硬件,如果在保存設計前已經選好了FPGA中所使用的芯片,就會自動給出已經選好的器件,若沒有選擇,則需要在器件列表中選擇。當器件連接成功,在SOF(SRAM Object File)管理器中選擇需要下載的SOF文件,單擊下載按鈕即可將設計下載到FPGA中,如圖4所示。


圖4設計下載窗口

4在線調試

在線調試即利用JTAG接口將數據上傳到調試軟件中,根據實時運行的結果來對設計進行調試。本設計所實現(xiàn)的功能是在時鐘信號的控制下,根據當前的狀態(tài)決定下一個時鐘周期的輸出,即紅燈、綠燈和黃燈的開啟。


圖5 SignalTap II數據窗的實時監(jiān)測信號

設計中所得到的波形如圖5所示,從圖5中可以看出,對于第一組燈,在state.st3時,黃燈開啟,綠燈及紅燈都關閉,一個時鐘周期后,跳轉到state.st4,黃燈關閉,同時紅燈開啟;四個時鐘周期后,跳轉到state.st0,紅燈關閉,同時綠燈開啟,黃燈繼續(xù)關閉;三個時鐘周期后,再次跳轉到state.st3,黃燈開啟,綠燈關閉;一個時鐘周期后,跳轉到state.st4,黃燈關閉,紅燈開啟。對于第二組,其紅綠燈的轉換也是一樣的不斷循環(huán),這樣就實現(xiàn)了紅綠黃燈的交替變化。

在線調試得到的波形與交通燈控制器設計中所要求的功能完全吻合,在上述調試過程中,嵌入式邏輯分析儀對內部的8個狀態(tài)能夠很好的監(jiān)測,保證了設計的正確。

在調試過程中,用戶可以很方便的開始或暫停ELA,對內部信號進行分析。如果需要修改設置,如采樣深度或觸發(fā)條件,只需停止運行ELA,完成修改后重新編譯綜合即可,縮短了調試時間。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經網絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網的存儲轉發(fā),EtherCAT數據幀在經過每個從站時,硬件直接從中提取數據并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網關正成為連接物理世界與數字世界的核心樞紐。面對多路傳感器產生的海量數據洪流,傳統(tǒng)單芯片架構已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構建高效的包處理流水線(Packet Pro...

關鍵字: 以太網 MAC FPGA

在FPGA調試中,簡單的邊沿觸發(fā)往往只能捕獲到“果”,卻難以定位“因”。當系統(tǒng)運行在數百兆赫茲,且涉及復雜的狀態(tài)機跳轉或跨時鐘域交互時,傳統(tǒng)的單點觸發(fā)如同大海撈針。Vivado ILA(Integrated Logic...

關鍵字: 邏輯分析儀 Vivado ILA SignalTap

在FPGA實現(xiàn)數字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在異構計算的浪潮中,F(xiàn)PGA憑借其可重構特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構,直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA

在高性能FPGA設計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構的核心算術引擎,DSP48E2集成了預加器、...

關鍵字: DSP48E2 FPGA
關閉