日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式硬件

摘 要: 為了改善傳統(tǒng)數(shù)據(jù)采集系統(tǒng)運算能力差、分辨率低、可靠性低等缺點,結(jié)合Δ-Σ技術(shù)和FPGA,設(shè)計了一種多通道、高分辨率、寬動態(tài)范圍的新型數(shù)據(jù)采集系統(tǒng)。提出了一種由Δ-Σ A/D轉(zhuǎn)換芯片、高性能FPGA和DSP組成的數(shù)據(jù)采集系統(tǒng)方案及其硬件電路實現(xiàn)方法。系統(tǒng)利用A/D器件對信號進行濾波、放大、差分轉(zhuǎn)換和模數(shù)轉(zhuǎn)換,利用FPGA設(shè)計內(nèi)部模塊和時鐘信號進行電路控制及實現(xiàn)數(shù)據(jù)緩存、數(shù)據(jù)傳遞等功能,由高速DSP芯片核心控制,對采樣數(shù)據(jù)進行實時處理。系統(tǒng)能實現(xiàn)24位高分辨率、寬動態(tài)范圍的信號數(shù)據(jù)采集與高速實時處理,可用于電壓、電流、溫度等參量的采集系統(tǒng)中。
關(guān)鍵詞: 數(shù)據(jù)采集; Δ-Σ技術(shù); FPGA; 高分辨率; 寬動態(tài)范圍

在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行業(yè)中,常常需要對各種數(shù)據(jù)進行采集。傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)運算能力差、分辨率低、可靠性低、一致性差,而圖像處理、瞬態(tài)信號檢測、軟件無線電等一些領(lǐng)域需要技術(shù)指標的穩(wěn)定性強,一致性好,且具備高速度、抗干擾、高分辨率特點的數(shù)據(jù)采集與處理能力。隨著24 bit Δ-Σ A/D轉(zhuǎn)換技術(shù)的成熟,一些高性能的現(xiàn)場可編程邏輯門陣列器件FPGA和Δ-Σ A/D轉(zhuǎn)換技術(shù)結(jié)合高性能數(shù)字信號處理器DSP應(yīng)用于數(shù)據(jù)采集系統(tǒng)中,大大提高了系統(tǒng)的采集精度、分辨率、動態(tài)范圍及穩(wěn)定性。Δ-Σ技術(shù)是:用簡單換取速度,用高速度代替低速度的組織協(xié)調(diào);模擬量化部分簡化,而數(shù)字部分增多,各量化電路的性能高度一致,抗干擾能力和溫度性能優(yōu)越;丟掉了濾波、主放、陷波電路,電路進一步簡化,性能更加穩(wěn)定。在高速數(shù)據(jù)采集方面,F(xiàn)PGA具有速度快、效率高的優(yōu)勢,非常適于大數(shù)據(jù)量的高速傳輸控制,其組成形式靈活,可以集成外圍控制、譯碼和接口等各種電路。同時,FPGA控制器是獨立單元,在電路中能分擔CPU工作量,不但提高了CPU實時處理能力,而且提高了系統(tǒng)穩(wěn)定性。本系統(tǒng)中,F(xiàn)PGA選用FLEX10K20芯片,DSP選用高性能浮點芯片TMS320VC33,該芯片具有高速、低功耗、低成本、易于開發(fā)的特點[1-4]。
1 數(shù)據(jù)采集系統(tǒng)的組成
系統(tǒng)組成框圖如圖1所示,主要由模擬信號調(diào)理電路、A/D轉(zhuǎn)換電路、FPGA單元、DSP單元等組成。模擬信號調(diào)理電路與A/D器件對信號進行濾波、放大、差分轉(zhuǎn)換和模數(shù)轉(zhuǎn)換,利用FPGA設(shè)計內(nèi)部模塊和時鐘信號對電路進行控制及實現(xiàn)數(shù)據(jù)緩存、數(shù)據(jù)傳遞等功能,由高速DSP芯片核心控制,對采樣數(shù)據(jù)進行實時處理。

2 數(shù)據(jù)采集系統(tǒng)的關(guān)鍵設(shè)計
2.1 模擬信號調(diào)理電路
 模擬信號調(diào)理電路包括前置低通檢波電路、程控放大器、單端信號轉(zhuǎn)雙端信號三部分。該電路在信號輸入到A/D轉(zhuǎn)換器前對信號進行濾波、放大等處理。前置低通檢波電路主要是對檢波器的輸出信號進行低通濾波。程控放大器對微弱信號進行幅度調(diào)整。檢波器輸出的信號是差分雙端信號,經(jīng)過程控放大器后變?yōu)閱味诵盘?。為提高信號采集通道的共模抑制比,后續(xù)電路中加入了差分線性放大器將單端信號轉(zhuǎn)換為雙端信號,最后進入A/D轉(zhuǎn)換器進行采集。
2.2 A/D 轉(zhuǎn)換的硬件接口電路
 Δ-Σ A/D轉(zhuǎn)換器的工作原理是無需保持電路,對抗混疊濾波器和量化器的要求低,但對數(shù)字濾波器要求高。工作時,模擬輸入經(jīng)抗混疊濾波器后變?yōu)閹弈M信號,經(jīng)Δ-Σ調(diào)制器后變?yōu)樾盘栴l譜和噪聲頻譜相分離的高速比特流信號,然后再經(jīng)數(shù)字濾波器重構(gòu)出奈奎斯特取樣頻率的高分辨率數(shù)字信號[5]。
 系統(tǒng)A/D轉(zhuǎn)換接口電路是由Δ-Σ轉(zhuǎn)換技術(shù)的A/D轉(zhuǎn)換套片CS5372、CS5376和現(xiàn)場可編程邏輯器件FPGA通過主控芯片的控制實現(xiàn)。CS5372、CS5376是根據(jù)Δ-Σ轉(zhuǎn)換原理共同實現(xiàn)24 bit Δ-Σ A/D轉(zhuǎn)換的一套芯片,其分辨率能達到24 bit,動態(tài)范圍可達到124 dB和121 dB。CS5372可應(yīng)用于雙通道高動態(tài)范圍、4階Δ-Σ調(diào)制器,與CS5376數(shù)字濾波器結(jié)合使用,可構(gòu)成獨特的24 bit高分辨率A/D測量系統(tǒng)。A/D轉(zhuǎn)換的硬件接口電路主要是指CS5372、CS5376與FPGA的硬件連接電路。其連接圖如圖2所示。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計流程中,硬件與軟件的“割裂”往往是導(dǎo)致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設(shè)計與資源復(fù)用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在現(xiàn)代應(yīng)用架構(gòu)中,數(shù)據(jù)庫連接池是提升系統(tǒng)性能、優(yōu)化資源利用的關(guān)鍵組件。它通過復(fù)用數(shù)據(jù)庫連接,避免了頻繁創(chuàng)建和銷毀連接帶來的性能開銷,同時能有效控制并發(fā)連接數(shù),防止數(shù)據(jù)庫因過載而崩潰。然而,連接池大小的設(shè)置是一項極具挑戰(zhàn)性...

關(guān)鍵字: 數(shù)據(jù)庫 數(shù)據(jù)

在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計遷移至FPGA平臺,絕非簡單的“復(fù)制粘貼”。ASIC設(shè)計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至時序收...

關(guān)鍵字: ASIC FPGA

在高性能FPGA設(shè)計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...

關(guān)鍵字: DSP48E2 FPGA
關(guān)閉