賽靈思宣布交付高性能DSP平臺(tái)——VIRTEX-5 SXT FPGA..
賽靈思公司(xilinx, inc. )日前宣布開(kāi)始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(dsp)而優(yōu)化的65nm virtex-5 sxt現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)器件的首批產(chǎn)品。sxt平臺(tái)創(chuàng)造了dsp性能的行業(yè)新紀(jì)錄——550mhz下性能達(dá)352 gmac,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,sxt平臺(tái)還是第一個(gè)集成了串行收發(fā)器的dsp優(yōu)化的fpga產(chǎn)品系列。 通過(guò)三款可滿足下一代無(wú)線和視頻應(yīng)用對(duì)超高dsp帶寬和更低系統(tǒng)成本要求的新器件,virtex-5 sxt平臺(tái)進(jìn)一步拓展了賽靈思公司的xtremedsp產(chǎn)品線。sxt平臺(tái)——這一四款virtex-5 fpga平臺(tái)中第三款的推出,意味著和競(jìng)爭(zhēng)對(duì)手相比,賽靈思公司提前12個(gè)月為系統(tǒng)開(kāi)發(fā)人員提供了領(lǐng)先的65nm工藝所帶來(lái)的性能、功耗和成本優(yōu)勢(shì)。 “賽靈思公司率先倡導(dǎo)的針對(duì)不同領(lǐng)域優(yōu)化平臺(tái)的戰(zhàn)略,在性能、功耗、成本和靈活性——這些幫助客戶在高性能dsp市場(chǎng)上取勝的關(guān)鍵因素方面確立了行業(yè)標(biāo)準(zhǔn)?!辟愳`思公司處理解決方案部副總裁和總經(jīng)理omid tahernia說(shuō),“我們新推出的virtex-5 sxt平臺(tái)能夠?yàn)楦鼜V泛的高端應(yīng)用提供更高的算法性能、更高的電源效率以及更低的成本,因此從根本上改變了行業(yè)中對(duì)于dsp的傳統(tǒng)看法。” 增強(qiáng)dsp模塊和高速串行連接提供最高的dsp性能 virtex-5 sxt平臺(tái)為無(wú)線wimax以及監(jiān)控和廣播等高分辨率視頻等領(lǐng)域中的高性能數(shù)字信號(hào)處理應(yīng)用提供了最高的dsp模塊和邏輯資源比。增強(qiáng)的dsp邏輯片(dsp48e)包括一個(gè)25 x 18位乘法器、一個(gè)48位第二級(jí)累加和算法運(yùn)算單元以及一個(gè)可擴(kuò)展到96位的48位輸出。更寬的數(shù)據(jù)路徑和輸出可支持更廣泛的動(dòng)態(tài)范圍和更高的精度,同時(shí)還優(yōu)化了對(duì)單精度浮點(diǎn)運(yùn)算的支持,而所消耗的資源只有90nm fpga的一半。 dsp48e邏輯片還包括了集成的層級(jí)路由,支持550mhz全速下的并行處理,在規(guī)模最大的virtex-5 sxt器件中,利用 640個(gè)dsp48e塊可提供業(yè)界領(lǐng)先的352 gmac dsp性能。其它功能還包括一個(gè)獨(dú)立的c寄存器和一個(gè)擴(kuò)展的第二級(jí),這個(gè)第二級(jí)支持simd運(yùn)算和模式檢測(cè),能夠更高效地完成dsp實(shí)施。 sxt平臺(tái)有多達(dá)16個(gè)低功耗3.2 gbps rocketio串行收發(fā)器,可滿足高性能dsp應(yīng)用不斷增強(qiáng)的i/o帶寬要求,該串行收發(fā)器支持業(yè)界標(biāo)準(zhǔn)協(xié)議,如cpri/obsai、hd/sdi、serial rapidio、pci express以及gigabit ethernet等。其中,內(nèi)建的協(xié)議模塊和接口直接提供對(duì)pci express和gigabit ethernet的支持。 采用業(yè)界首創(chuàng)的65nm的三極柵氧化層技術(shù),virtex-5 sxt平臺(tái)將總動(dòng)態(tài)功耗降低多達(dá)35%,并保持較低的靜態(tài)功耗,因此非常適用于需要較長(zhǎng)電池壽命的國(guó)防和公共安全應(yīng)用,例如手持軟件無(wú)線電設(shè)備 。同時(shí),增強(qiáng)的dsp48e模塊在38%跳變率時(shí)僅消耗 1.4mw/100mhz(典型值),在3.2 gbps速率下virtex-5 rocketio收發(fā)器消耗功率僅100mw。這些特點(diǎn)結(jié)合起來(lái)可以大大降低總體系統(tǒng)功率和成本。 virtex-5 sxt器件的邏輯密度范圍是35,000至95,000邏輯單元,專用dsp48e邏輯片范圍是192至640片。該系列器件提供最高的系統(tǒng)集成度,使開(kāi)發(fā)人員能夠選擇最適用的功能組合來(lái)優(yōu)化總體系統(tǒng)成本。同時(shí),virtex-5 sxt還提供了最高的存儲(chǔ)器與邏輯資源比,可有效地實(shí)現(xiàn)視頻處理和醫(yī)療圖像應(yīng)用中所需要的存儲(chǔ)器密集的功能,多達(dá)10.3mb的存儲(chǔ)器資源可提供最高達(dá)58 tera-bits/s的集合帶寬。有關(guān)virtex-5 sxt系列器件的詳細(xì)信息,請(qǐng)?jiān)L問(wèn)/cn/virtex5. 價(jià)格和供貨情況 賽靈思目前即可提供virtex-5 sxt系列中等大小的sx50t 器件的工程樣片,最小的sx35t和最大的sx95t器件樣片將于未來(lái)四個(gè)月里提供。到2008年下半年為止,每千片sx50t器件的價(jià)格為299美元。為獲得更大幅度的成本節(jié)約,賽靈思推出了virtex-5 easypath計(jì)劃,在批量生產(chǎn)時(shí)可將成本降低最高達(dá)80%。 利用支持virtex-5 sxt的ise 9.1i設(shè)計(jì)軟件和2007年2月底即將推出的最新版本的賽靈思system generator for dsp和acceldsp工具套件,客戶馬上就可進(jìn)行設(shè)計(jì)。同時(shí),為virtex-5 sxt器件提供支持的還有一個(gè)全面的設(shè)計(jì)生態(tài)系統(tǒng),包括matlab、 simulink、c/c++、vhdl和verilog設(shè)計(jì)方法,針對(duì)基本和專用功能而優(yōu)化的dsp算法庫(kù)以及成品設(shè)計(jì)套件。





