日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]針對(duì)在自動(dòng)控制系統(tǒng)設(shè)計(jì)領(lǐng)域和通信領(lǐng)域中有著廣泛運(yùn)用的AD7862芯片,介紹了一種基于FPGA的驅(qū)動(dòng)接口電路的設(shè)計(jì)。闡述了 AD7862的特點(diǎn)及基本功能,以及基于這些功能特點(diǎn)的驅(qū)動(dòng)時(shí)序,并以此時(shí)序?yàn)榛A(chǔ)在FPGA芯片中實(shí)現(xiàn)了AD7862的驅(qū)動(dòng)電路。給出了主要的VHDL 代碼以及最終的仿真測(cè)試結(jié)果,實(shí)現(xiàn)了對(duì)AD7862芯片的穩(wěn)定可靠驅(qū)動(dòng),同時(shí)也驗(yàn)證了所設(shè)計(jì)驅(qū)動(dòng)電路的正確性。

摘要:針對(duì)在自動(dòng)控制系統(tǒng)設(shè)計(jì)領(lǐng)域和通信領(lǐng)域中有著廣泛運(yùn)用的AD7862芯片,介紹了一種基于FPGA的驅(qū)動(dòng)接口電路的設(shè)計(jì)。闡述了 AD7862的特點(diǎn)及基本功能,以及基于這些功能特點(diǎn)的驅(qū)動(dòng)時(shí)序,并以此時(shí)序?yàn)榛A(chǔ)在FPGA芯片中實(shí)現(xiàn)了AD7862的驅(qū)動(dòng)電路。給出了主要的VHDL 代碼以及最終的仿真測(cè)試結(jié)果,實(shí)現(xiàn)了對(duì)AD7862芯片的穩(wěn)定可靠驅(qū)動(dòng),同時(shí)也驗(yàn)證了所設(shè)計(jì)驅(qū)動(dòng)電路的正確性。

關(guān)鍵詞:AD7862芯片;接口電路;FPGA;VHDL語(yǔ)言

O 引言

在自動(dòng)控制的很多應(yīng)用場(chǎng)合,都需要實(shí)時(shí)對(duì)信號(hào)進(jìn)行采樣分析,然后由DSP來進(jìn)行運(yùn)算控制。AD芯片是采樣中最常用的芯片,本文主要對(duì) ADI公司的AD7862芯片進(jìn)行介紹,同時(shí)為它設(shè)計(jì)了驅(qū)動(dòng)接口電路。由于AD7862不能自動(dòng)工作,需要給它提供相關(guān)的驅(qū)動(dòng)信號(hào)才能觸發(fā)它進(jìn)行轉(zhuǎn)換,本文用FPGA芯片給它做一個(gè)接口驅(qū)動(dòng)電路,并詳細(xì)的介紹了驅(qū)動(dòng)電路程序的設(shè)計(jì),設(shè)計(jì)的電路為AD7862提供了非常好的驅(qū)動(dòng)作用,并在實(shí)際運(yùn)用中能使其穩(wěn)定的工作。

1 AD7862芯片簡(jiǎn)介

AD7862是美國(guó)ADI公司出品的12 bit高速,低功耗轉(zhuǎn)換器,單電源5伏供電。共有4個(gè)模擬輸入端,被分為兩個(gè)通道(A&B),通過輸入端AO來進(jìn)行選擇。每一個(gè)通道有兩個(gè)輸入端(VA1&VA2或者VB1&VB2)。能夠接受的模擬信號(hào)的輸入范圍為正負(fù)10伏。不過模擬信號(hào)的輸入端的過
壓保護(hù)允許輸入電壓達(dá)到正負(fù)17伏。原理框圖如圖1所示。


AD7862芯片具有以下特點(diǎn):
(1)對(duì)每一個(gè)通道而言,從啟動(dòng)轉(zhuǎn)換到轉(zhuǎn)換完成需要3.6μs的時(shí)間。
(2)芯片由5 V單電源供電,功耗低,工作時(shí)典型值為60 mW。具有自動(dòng)休眠模式,當(dāng)一次轉(zhuǎn)換完成后自動(dòng)進(jìn)入休眠模式,節(jié)省電能。當(dāng)下一個(gè)轉(zhuǎn)換周期來臨時(shí)在自動(dòng)蘇醒。
(3)提供一個(gè)高速并行接口,和微處理器、微控制器以及數(shù)字信號(hào)處理器的連接變得容易。
(4)AD7862系列共有三個(gè)版本分別針對(duì)三種不同的輸入范圍。其中AD7862-10針對(duì)標(biāo)準(zhǔn)工業(yè)級(jí)輸入范圍正負(fù)1O伏;AD7862-3主要針對(duì)普通信號(hào)輸入范圍正負(fù)2.5 V。AD7862-2被用于單極O到2.5 V的輸入范圍。對(duì)AD7862-10和AD7862-3來說,轉(zhuǎn)換輸出的12位為二進(jìn)制補(bǔ)碼,對(duì)于AD7862-2來說,輸出的為12位的原碼。

2 接口電路程序設(shè)計(jì)

在本設(shè)計(jì)中用的是AD7862-10,采用高速轉(zhuǎn)換模式,典型轉(zhuǎn)換時(shí)序如圖2所示。


圖2中隊(duì)?wèi)?yīng)的時(shí)間參數(shù)的要求如下表1所示


從圖2的時(shí)序圖可以看出AD7862通過輸入脈沖信號(hào)CONVST啟動(dòng)轉(zhuǎn)換。在CONVST信號(hào)的下降沿,片上的兩個(gè)track/hold都同時(shí)的被設(shè)置為hold狀態(tài),兩個(gè)通道開始進(jìn)行轉(zhuǎn)換。轉(zhuǎn)換時(shí)鐘由內(nèi)置的晶振提供。BUSY信號(hào)指示轉(zhuǎn)換結(jié)束,同時(shí)兩個(gè)通道的轉(zhuǎn)換結(jié)果可以被讀出。由AO的值來決定第一次讀取的值是VA1或者VB1,第二次讀取的是VA2或者VB2。當(dāng)CS信號(hào)和RD信號(hào)為低時(shí),數(shù)據(jù)被從12位的并行數(shù)據(jù)線上讀取。在高速轉(zhuǎn)換模式下,AD7862的轉(zhuǎn)換時(shí)間為3.6 us,track/hold收集時(shí)間為0.3 us。為了保證最佳轉(zhuǎn)換效果,在轉(zhuǎn)換期間和下一次轉(zhuǎn)換開始前300 ns不能進(jìn)行讀取操作。

上述的時(shí)序圖對(duì)應(yīng)為先讀取VA1和VA2,然后在讀取VB1和VB2,對(duì)應(yīng)的信號(hào)AO首先被設(shè)為低電平,然后被拉為高電平。在設(shè)計(jì)驅(qū)動(dòng)電路的過程中,一定要保證設(shè)計(jì)的時(shí)序滿足上述時(shí)序參數(shù)的要求,不然就有可能發(fā)生采樣不準(zhǔn),出錯(cuò)。

結(jié)合AD7862的轉(zhuǎn)換速度,F(xiàn)PGA選擇1O MHz的處理時(shí)鐘。對(duì)于整個(gè)轉(zhuǎn)換過程的控制用一個(gè)狀態(tài)機(jī)來完成,狀態(tài)機(jī)分為12個(gè)狀態(tài) (idie,convert1,busy1,reada1,wait1,reada2,swapchna1,convert2,busy2,readb1,wait2,readb2),其中idle狀態(tài)為空閑等待轉(zhuǎn)換狀態(tài);convertl指示第一次轉(zhuǎn)換啟動(dòng)狀態(tài);busyl指示第一次轉(zhuǎn)換狀態(tài);resdal狀態(tài)下讀取 VA1;waitl狀態(tài)為讀取VA1和VA2之間的等待狀態(tài);reada2狀態(tài)下讀取VA2;swapchnal狀態(tài)指示交換到另一個(gè)通道進(jìn)行轉(zhuǎn)換;convert2指示第二次轉(zhuǎn)換啟動(dòng)狀態(tài);剩余狀態(tài)和前面的類似,只不過是針對(duì)VB1和VB2而言。設(shè)計(jì)代碼如下(只描述VA1和VA2的部分,剩下的類似):

3 設(shè)計(jì)電路的仿真驗(yàn)證

最終設(shè)計(jì)用QuartusⅡ軟件編譯綜合后在板上測(cè)試,F(xiàn)PGA接口電路接受到的轉(zhuǎn)換數(shù)據(jù)傳給DSP芯片,然后將DSP受到的數(shù)據(jù)用實(shí)時(shí)監(jiān)控軟件顯示。圖3是給AD輸入端加50 Hz的正弦波信號(hào)(同時(shí)對(duì)其中三個(gè)輸入端加信號(hào)),監(jiān)控軟件顯示的波形。


從圖3波形圖可以看出,接口驅(qū)動(dòng)電路成功的控制了AD7862芯片的采樣過程,從而驗(yàn)證了驅(qū)動(dòng)電路設(shè)計(jì)的正確性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在可持續(xù)能源蓬勃發(fā)展的當(dāng)下,如何高效獲取、存儲(chǔ)并利用能源,已成為全球科技創(chuàng)新的核心議題。隨著全球氣候變化和能源需求增長(zhǎng)的雙重壓力,清潔能源的高效利用正成為全球關(guān)注的焦點(diǎn)。而在新能源時(shí)代,能量收集與存儲(chǔ)技術(shù)的重要性愈加凸顯...

關(guān)鍵字: 新能源 能量 存儲(chǔ)技術(shù)

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

上海 2025年6月20日 /美通社/ -- 6月18日,上海世界移動(dòng)通信大會(huì)(MWC 2025)在上海新國(guó)際博覽中心盛大啟幕。德明利以"智存無界,全棧智能&qu...

關(guān)鍵字: 嵌入式 AI 全棧 存儲(chǔ)技術(shù)

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉