海爾IC選用ARM Artisan IP開發(fā)消費(fèi)產(chǎn)品
[導(dǎo)讀]海爾IC選用ARM Artisan IP開發(fā)消費(fèi)產(chǎn)品
ARM公司同北京海爾集成電路設(shè)計(jì)有限公司(海爾IC)共同宣布:海爾IC 選用ARM® Artisan® MetroTM物理IP為標(biāo)準(zhǔn),用于低功耗、高性能的集成電路設(shè)計(jì)開發(fā)。海爾IC將把Metro物理IP與其消費(fèi)電子產(chǎn)品設(shè)計(jì)進(jìn)行整合設(shè)計(jì),產(chǎn)品將于2006下半年問世。
為了滿足消費(fèi)電子產(chǎn)品市場不斷提出的要求,越來越多的中國設(shè)計(jì)公司正在努力開發(fā)新的集成電路,來滿足他們的客戶對更高的功能和性能的要求,同時(shí)降低費(fèi)用。作為業(yè)界首個(gè)專為注重性能的便攜式設(shè)備設(shè)計(jì)的全面的物理IP解決方案,ARM Metro物理IP為設(shè)計(jì)工程師提供了實(shí)現(xiàn)這一目標(biāo)的最理想的平臺(tái)。Metro產(chǎn)品在高密度和低功耗方面進(jìn)行了最優(yōu)化,確保了更小的芯片尺寸并能降低費(fèi)用。
海爾IC副總經(jīng)理?xiàng)钇G春先生表示:“ARM Metro物理IP滿足了我們在開發(fā)數(shù)字電視核心芯片和消費(fèi)電子產(chǎn)品芯片時(shí)對更小的芯片尺寸、低功耗以及高性能的要求。因此,ARM Metro物理IP對我們而言是最佳的選擇,因?yàn)樗沟梦覀兡軌驇椭覀兊目蛻籼岣吒偁巸?yōu)勢,并且?guī)椭麄儩M足消費(fèi)者電子產(chǎn)品市場不斷提出的新要求?!?
ARM中國總裁譚軍博士表示:“2004年底對Artisan公司的并購幫助我們拓展了在CPU領(lǐng)域的技術(shù)專長,能夠向我們的合作伙伴提供一個(gè)包括業(yè)界領(lǐng)先的標(biāo)準(zhǔn)單元庫、內(nèi)存、PHY等在內(nèi)的全面的解決方案。ARM一貫致力于為包括海爾IC在內(nèi)的中國合作伙伴提供廣泛的產(chǎn)品,幫助他們提高設(shè)計(jì)能力,滿足市場的需求?!?
ARM Metro物理IP是基于一系列全新的電路設(shè)計(jì)創(chuàng)新,這些創(chuàng)新顯著地降低了功耗,同時(shí)提高了密度和產(chǎn)量:功耗降至原先的五分之一,芯片面積減少20%,同時(shí)提高了產(chǎn)量。標(biāo)準(zhǔn)單元庫和內(nèi)存編譯器利用了新的工藝、電路設(shè)計(jì)、電壓縮放以及功耗監(jiān)控EDA和芯片級(jí)設(shè)計(jì)技術(shù)中的優(yōu)勢,為設(shè)計(jì)者提供了能夠幫助他們滿足對高性能和低功利IC產(chǎn)品的不斷需求。
為了滿足消費(fèi)電子產(chǎn)品市場不斷提出的要求,越來越多的中國設(shè)計(jì)公司正在努力開發(fā)新的集成電路,來滿足他們的客戶對更高的功能和性能的要求,同時(shí)降低費(fèi)用。作為業(yè)界首個(gè)專為注重性能的便攜式設(shè)備設(shè)計(jì)的全面的物理IP解決方案,ARM Metro物理IP為設(shè)計(jì)工程師提供了實(shí)現(xiàn)這一目標(biāo)的最理想的平臺(tái)。Metro產(chǎn)品在高密度和低功耗方面進(jìn)行了最優(yōu)化,確保了更小的芯片尺寸并能降低費(fèi)用。
海爾IC副總經(jīng)理?xiàng)钇G春先生表示:“ARM Metro物理IP滿足了我們在開發(fā)數(shù)字電視核心芯片和消費(fèi)電子產(chǎn)品芯片時(shí)對更小的芯片尺寸、低功耗以及高性能的要求。因此,ARM Metro物理IP對我們而言是最佳的選擇,因?yàn)樗沟梦覀兡軌驇椭覀兊目蛻籼岣吒偁巸?yōu)勢,并且?guī)椭麄儩M足消費(fèi)者電子產(chǎn)品市場不斷提出的新要求?!?
ARM中國總裁譚軍博士表示:“2004年底對Artisan公司的并購幫助我們拓展了在CPU領(lǐng)域的技術(shù)專長,能夠向我們的合作伙伴提供一個(gè)包括業(yè)界領(lǐng)先的標(biāo)準(zhǔn)單元庫、內(nèi)存、PHY等在內(nèi)的全面的解決方案。ARM一貫致力于為包括海爾IC在內(nèi)的中國合作伙伴提供廣泛的產(chǎn)品,幫助他們提高設(shè)計(jì)能力,滿足市場的需求?!?
ARM Metro物理IP是基于一系列全新的電路設(shè)計(jì)創(chuàng)新,這些創(chuàng)新顯著地降低了功耗,同時(shí)提高了密度和產(chǎn)量:功耗降至原先的五分之一,芯片面積減少20%,同時(shí)提高了產(chǎn)量。標(biāo)準(zhǔn)單元庫和內(nèi)存編譯器利用了新的工藝、電路設(shè)計(jì)、電壓縮放以及功耗監(jiān)控EDA和芯片級(jí)設(shè)計(jì)技術(shù)中的優(yōu)勢,為設(shè)計(jì)者提供了能夠幫助他們滿足對高性能和低功利IC產(chǎn)品的不斷需求。





