日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式動(dòng)態(tài)
[導(dǎo)讀]21ic訊 在要求高速數(shù)據(jù)生成和采集的市場(chǎng)中,性能是關(guān)鍵。為了讓模數(shù)轉(zhuǎn)換器 (ADC)、數(shù)模轉(zhuǎn)換器 (DAC) 以及模擬前端 (AFE) 實(shí)現(xiàn)更簡(jiǎn)易的直接連接,德州儀器 (TI) (NASDAQ: TX

21ic訊 在要求高速數(shù)據(jù)生成和采集的市場(chǎng)中,性能是關(guān)鍵。為了讓模數(shù)轉(zhuǎn)換器 (ADC)、數(shù)模轉(zhuǎn)換器 (DAC) 以及模擬前端 (AFE) 實(shí)現(xiàn)更簡(jiǎn)易的直接連接,德州儀器 (TI) (NASDAQ: TXN) 日前宣布推出基于KeyStoneTM的高集成度66AK2L06片上系統(tǒng) (SoC) 解決方案,為行業(yè)帶來更多選擇。66AK2L06 SoC集成了JESD204B接口標(biāo)準(zhǔn),讓總體電路板封裝尺寸實(shí)現(xiàn)了高達(dá)66%的縮減。該集成也可幫助航空電子、防御系統(tǒng)、醫(yī)療以及測(cè)試與測(cè)量等市場(chǎng)領(lǐng)域的用戶開發(fā)出具有更高性能同時(shí)能耗減少高達(dá)50% 的產(chǎn)品。此外,開發(fā)人員還可從TI數(shù)字信號(hào)處理器 (DSP)的可編程性與多個(gè)高速ADC、DAC和AFE的預(yù)驗(yàn)證中受益。憑借多核軟件開發(fā)套件 (MCSDK) 與射頻軟件開發(fā)套件 (RFSDK), 66AK2L06 SoC進(jìn)一步實(shí)現(xiàn)了TI的系統(tǒng)級(jí)解決方案,從而加快了產(chǎn)品上市的進(jìn)程。

嵌入式SoC與系統(tǒng)集成的突破

66AK2L06 SoC集成的數(shù)字前端 (DFE) 、數(shù)字上和下變頻轉(zhuǎn)換器 (DDUC) 以及JESD204B接口拓展了TI高度集成和可擴(kuò)展的KeyStone多核架構(gòu),同時(shí)減少了系統(tǒng)成本和功率。除了軟件可編程性,TI業(yè)界領(lǐng)先的DSP和ARM® Cortex® 處理器集成所提供的性能比市場(chǎng)上現(xiàn)行的解決方案高出兩倍。此外,4個(gè)TMS320C66x DSP內(nèi)核還可幫助客戶通過浮點(diǎn)運(yùn)算進(jìn)行靈活編程,其中每個(gè)內(nèi)核均可提供高達(dá)1.2GHz的信號(hào)處理能力。為了執(zhí)行復(fù)數(shù)控制代碼處理,雙路ARM Cortex-A15 MPCoreTM處理器可提供高達(dá)1.2GHz的處理能力,并且能夠?qū)崿F(xiàn)對(duì)I/O的無延遲實(shí)時(shí)直接訪問。

MBDA的代表表示:“TI基于KeyStone的66AK2L06 SoC擁有自適應(yīng)功率技術(shù),可以為我們的應(yīng)用在功率受限以及嚴(yán)苛環(huán)境的情況下提供最佳的集成處理能力”。

所有DSP內(nèi)核均可訪問快速傅里葉變換協(xié)處理器 (FFTC) 模塊,旨在加快雷達(dá)系統(tǒng)等應(yīng)用中所需要的FFT和IFFT計(jì)算。此外,主要用于處理以太網(wǎng)數(shù)據(jù)包的硬件加速器網(wǎng)絡(luò)協(xié)處理器 (NETCP)具有4個(gè)千兆以太網(wǎng) (GbE) 模塊,用于發(fā)送和接收來自IEEE 802.3兼容網(wǎng)絡(luò)的數(shù)據(jù)包,同時(shí)其還配備了一個(gè)執(zhí)行頭文件匹配和數(shù)據(jù)包修改操作的數(shù)據(jù)包加速器 (PA)以及一個(gè)用來加密和解密數(shù)據(jù)包的安全加速器 (SA)。

通過集成實(shí)現(xiàn)了節(jié)能和可編程性

功耗降低50%,封裝減小66%,與需要冷卻功能的同類器件相比,自適應(yīng)功率技術(shù)將66AK2L06的功率降低了50%。由于集成了寬頻帶采樣率轉(zhuǎn)換以及多達(dá)48通道的數(shù)字濾波,66AK2L06避免了額外器件的需要,從而將板級(jí)空間減少了66%。

軟件可編程性將開發(fā)速度提升3倍

SoC功能強(qiáng)大、可配置且可編程,相較于現(xiàn)場(chǎng)可編程門陣列 (FPGA) 或現(xiàn)行的同類解決方案,客戶可以將開發(fā)速度提升3倍。憑借66AK2L06 SoC,開發(fā)人員在通過軟件部署后能夠快速改變DFE配置,同時(shí)將多個(gè)配置存儲(chǔ)在DDR或閃存存儲(chǔ)器中,以實(shí)現(xiàn)動(dòng)態(tài)切換。集成的DFE和JESD204B接口可以幫助用戶在幾天內(nèi)通過軟件可編程性更改濾波器以實(shí)現(xiàn)優(yōu)化,而FPGA則往往需要數(shù)周的時(shí)間。同時(shí),增強(qiáng)的性能、更低的功率和更小的板級(jí)尺寸將總體系統(tǒng)成本減少了50%。

集成的JESD204B可簡(jiǎn)化數(shù)字?jǐn)?shù)據(jù)接口

JESD204B是一款高效、符合行業(yè)標(biāo)準(zhǔn)的串行通信鏈路,它可以簡(jiǎn)化測(cè)試和測(cè)量、醫(yī)療、防御系統(tǒng)和航空電子等高速應(yīng)用中數(shù)據(jù)轉(zhuǎn)換器與處理器之間的數(shù)字?jǐn)?shù)據(jù)接口。除了66AK2L06 SoC,TI的JESD204B產(chǎn)品組合還包括12位的4GSPS ADC12J4000、 16位的250MSPS ADS42JB69、 16位的2.5GSPS DAC38J84等高速ADC以及類似LMK04828時(shí)鐘抖動(dòng)消除器等計(jì)時(shí)產(chǎn)品。

提供具有上市時(shí)間優(yōu)勢(shì)的完整系統(tǒng)解決方案

為了確保用戶配備有將完整的系統(tǒng)解決方案推向高速數(shù)據(jù)生成和采集市場(chǎng)的正確工具、軟件和技術(shù)支持,TI 66AK2L06 SoC 支持軟件可編程,從而使制造商能夠生產(chǎn)出差異化的產(chǎn)品,并且適應(yīng)不斷變化的市場(chǎng)需求。利用TI基于KeyStone的MCSDK和RFSDK,66AK2L06 SoC可提供開箱即用的解決方案,以幫助開發(fā)人員加快上市時(shí)間。TI的開發(fā)工具和運(yùn)行時(shí)軟件支持讓多核ARM平臺(tái)的遷移和開發(fā)比以往更加簡(jiǎn)單。MCSDK可提供對(duì)開源LinuxTM以及TI ARM內(nèi)核SYS/BIOSTM操作系統(tǒng)的支持。評(píng)估模塊 (EVM) 將與包含預(yù)載入示例項(xiàng)目的MCSDK和RFSDK一同上市。MCSDK和RFSDK將與XEVMK2LX EVM一同出貨。此外,TI Designs可幫助目前使用FPGA的客戶將數(shù)據(jù)轉(zhuǎn)換器連接至信號(hào)處理器,從而減少直接JESD204B互連的成本,同時(shí)板級(jí)生態(tài)系統(tǒng)還可提供其它資源,以幫助客戶進(jìn)行硬件、軟件和新功能的開發(fā)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國(guó),上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測(cè)實(shí)驗(yàn)室生態(tài)體系。該實(shí)驗(yàn)室是首個(gè)獲得美國(guó)國(guó)家標(biāo)準(zhǔn)協(xié)會(huì)認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

具備彈性選項(xiàng)與先進(jìn)存儲(chǔ)數(shù)據(jù)流量管理功能的 FlexNoC 互連 IP,助力瑞薩電子打造面向自動(dòng)駕駛汽車的高能效、低延遲、高性能系統(tǒng)級(jí)芯片(SoC),并支持功能安全。

關(guān)鍵字: 片上網(wǎng)絡(luò) SoC 自動(dòng)駕駛

在工業(yè)自動(dòng)化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨(dú)特的“飛過處理”機(jī)制,已成為實(shí)時(shí)控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲(chǔ)轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個(gè)從站時(shí),硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計(jì)流程中,硬件與軟件的“割裂”往往是導(dǎo)致項(xiàng)目延期的元兇。當(dāng)RTL代碼還在仿真階段時(shí),軟件團(tuán)隊(duì)只能基于指令集模擬器(ISS)進(jìn)行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實(shí)硬件的時(shí)序細(xì)節(jié)。此時(shí),F(xiàn)PGA原型驗(yàn)...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計(jì)算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對(duì)多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實(shí)時(shí)性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計(jì)算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實(shí)現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺(tái)。然而,面對(duì)1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理(DSP)算法時(shí),DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計(jì)算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們?cè)噲D通過OpenCL將FPGA納入統(tǒng)一計(jì)算平臺(tái)時(shí),一個(gè)巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計(jì)遷移至FPGA平臺(tái),絕非簡(jiǎn)單的“復(fù)制粘貼”。ASIC設(shè)計(jì)追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA

在高性能FPGA設(shè)計(jì)中,DSP48E2 Slice絕非僅僅是一個(gè)簡(jiǎn)單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費(fèi)其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...

關(guān)鍵字: DSP48E2 FPGA
關(guān)閉