日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式軟件

引 言

System on Chip的縮寫,稱為系統(tǒng)級芯片,也有稱片上系統(tǒng),意指它是一個產(chǎn)品,是一個有專用目標的集成電路,其中包含完整系統(tǒng)并有嵌入軟件的全部內容。 它是信息系統(tǒng)核心的芯片集成,是將系統(tǒng)關鍵部件集成在一塊芯片上;從廣義角度講, SoC是一個微小型系統(tǒng),如果說中央處理器(CPU)是大腦,那么SoC就是包括大腦、心臟、眼睛和手的系統(tǒng)。國內外學術界一般傾向將SoC定義為將微處理器、模擬IP核、數(shù)字IP核和存儲器(或片外存儲控制接口)集成在單一芯片上,它通常是客戶定制的,或是面向特定用途的標準產(chǎn)品。 集成電路的發(fā)展已有40年的歷史,它一直遵循摩爾所指示的規(guī)律推進,現(xiàn)已進入深亞微米階段。由于信息市場的需求和微電子自身的發(fā)展,引發(fā)了以微細加工(集成電路特征尺寸不斷縮小)為主要特征的多種工藝集成技術和面向應用的系統(tǒng)級芯片的發(fā)展。隨著半導體產(chǎn)業(yè)進入超深亞微米乃至納米加工時代,在單一集成電路芯片上就可以實現(xiàn)一個復雜的電子系統(tǒng),諸如手機芯片、數(shù)字電視芯片、DVD 芯片等。在未來幾年內,上億個晶體管、幾千萬個邏輯門都可望在單一芯片上實現(xiàn)。 SoC設計技術始于20世紀90年代中期,隨著半導體工藝技術的發(fā)展,IC設計者能夠將愈來愈復雜的功能集成到單硅片上, SoC正是在集成電路( IC)向集成系統(tǒng)( IS)轉變的大方向下產(chǎn)生的。1994年Motorola發(fā)布的FlexCore系統(tǒng)(用來制作基于68000和PowerPC的定制微處理器)和1995年LSILogic公司為Sony公司設計的SoC,可能是基于IP核完成SoC設計的最早報導。由于SoC可以充分利用已有的設計積累,顯著地提高了ASIC的設計能力,因此發(fā)展非常迅速,引起了工業(yè)界和學術界的關注。

l 系統(tǒng)總體設計

圖1為基于FPGA的射電宇宙信號處理框圖。

該設計是基于SoPC技術設計的Chirp函數(shù)信號發(fā)生器,該系統(tǒng)把微處理器模塊和DDS模塊集成到單片F(xiàn)PGA芯片內部,通過在嵌入式操作系統(tǒng)μC/OS-Ⅱ編寫的程序,實時控制微處理器對DDS的控制字輸出,DDS模塊根據(jù)頻率控制字的不同,輸出不同的數(shù)字化正弦波。使之符合Chirp函數(shù)的時變頻率特征。Chirp函數(shù)根據(jù)輸出頻率的遞變規(guī)律一般分為兩種:線性Chirp函數(shù)和非線性Chirp函數(shù),以下是兩種Chirp函數(shù)在頻域上的表現(xiàn)圖如圖2,圖3所示。

從圖2,圖3可以看出Chirp函數(shù)的頻率輸出與時間的f-t關系可以總結為:

(1)對于線性Chirp函數(shù)

在連續(xù)域時間域內有關系式:

式中:k為常數(shù);f0為初始輸出頻率;t為連續(xù)時間。

在離散時間域有關系式:

式中:k為常數(shù);f0為初始輸出頻率;n為采樣點。

(2)對于非線性Chirp函數(shù)

在連續(xù)域時間域內有關系式:

式中:f為非線性函數(shù);f0為初始輸出頻率;t為連續(xù)時間。

在離散時間域有關系式:

式中:f為非線性函數(shù);f0為初始輸出頻率;n為采樣點。

因此該Chirp信號源的功能是:在NiosⅡ中建立的微控制器;使用嵌入式操作系統(tǒng)μC/OS-Ⅱ建立對DDS頻率控制字輸出實時改變的任務;根據(jù)線性和非線性Chirp函數(shù)的特點控制字的輸出根據(jù)需要線性或者非線性輸出,并且在此設計中將該任務的優(yōu)先級設置為最高。利用VHDL語言編寫DDS模塊,首先根據(jù)Matlab計算出需要的正弦數(shù)據(jù),然后將這些數(shù)據(jù)存儲于ROM中供DDS模塊調用,具體結構如圖4所示。

2 DDS模塊的設計

一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算器三個部分(如Q2220)。頻率控制寄存器可以串行或并行的方式裝載并寄存用戶輸入的頻率控制碼;而相位累加器根據(jù)頻率控制碼在每個時鐘周期內進行相位累加,得到一個相位值;正弦計算器則對該相位值計算數(shù)字化正弦波幅度(芯片一般通過查表得到)。DDS芯片輸出的一般是數(shù)字化的正弦波,因此還需經(jīng)過高速D/A轉換器和低通濾波器才能得到一個可用的模擬頻率信號。在各行各業(yè)的測試應用中,信號源扮演著極為重要的作用。但信號源具有許多不同的類型,不同類型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見的信號源類型包括任意波形發(fā)生器,函數(shù)發(fā)生器,RF信號源,以及基本的模擬輸出模塊。信號源中采用DDS技術在當前的測試測量行業(yè)已經(jīng)逐漸稱為一種主流的做法。

數(shù)字式頻率合成器(DDS)模塊的工作原理是:將O~2π的正弦函數(shù)值分為N份,將各點的幅度值存入ROM中,再用一個相位累加器每次累加相位值ωT,得到當前的相位值,通過查找ROM得到當前的幅度值。其系統(tǒng)框如圖5所示。

DDS的幾個主要參數(shù)是:系統(tǒng)時鐘頻率,頻率控制字長,頻率分辨率,ROM單元數(shù),ROM字長。該設計的DDS是32位的,時鐘頻率為50 MHz,頻率控制字長為32位,ROM單元數(shù)為2的11次方,ROM字長為16位。而且有如下關系:

頻率分辨率=系統(tǒng)時鐘頻率/232;

頻率控制字(FTW)=f×232/T;

其中:f為要合成的頻率;T為系統(tǒng)時鐘。

DDS的工作過程為:每次時鐘的上升沿到來時,相位累加器(32位)中的值累加上頻率寄存器(32位)中的值,再利用累加器的高11位作為地址進行ROM查表,輸出相應的幅值數(shù)字信號。

如果是掃頻工作,只需要根據(jù)一定的規(guī)律實時修改頻率控制字,就可以達到掃頻輸出的目的。但是該系統(tǒng)的性能受到以下兩個方面的制約:ROM單元數(shù)和ROM數(shù)值的有限字長。由于ROM大小的限制,ROM的單元地址位數(shù)一般都遠小于相位累加器的位數(shù),這樣只能取相位累加器的高位作為ROM的地址進行查詢,這就相當于引入了一個相位誤差。為了解決ROM的受限問題,該設計采用ROM壓縮技術。因為正弦函數(shù)存在對稱和反轉特性,即:

對于O~2兀的幅度值,可以只存儲O~π/2的部分。這樣原本需要的2的11次方個單元的ROM現(xiàn)在只需要2的9次方個單元的ROM就可以實現(xiàn)。在MatIab中產(chǎn)生16位512點的O~π/2正弦波數(shù)據(jù)的命令如下:

將Y數(shù)據(jù)依次存入Altera公司提供的Megawiz-ard宏單元實現(xiàn)的ROM中即可。

3 嵌入式微處理器的實現(xiàn)

嵌入式微控制器的典型代表是單片機(Microcontroller Unit),這種8位(8根數(shù)據(jù)線,8位指令)的電子器件目前在嵌入式設備中仍然有著極其廣泛的應用。微控制器的最大特點是單片化,體積大大減小,從而使功耗和成本下降、可靠性提高。嵌入式微處理器的設計包括3個部分:利用SoPCBuilder定制的軟核CPU,在QuartusⅡ環(huán)境下設計的電路和NiosⅡ編程。

本設計的軟核CPU采用NiosⅡ/S標準型內核,帶有16 KB的Cache;集成了外部的FLASH和SDRAM控制器用于保存程序數(shù)據(jù);Jtag_Hart電腦開發(fā)板傳輸接口用于建立良好的用戶交互接口使用戶能在console界面上觀察程序運行情況;兩個位寬分別為8位和3位的輸出口作為輸出DDS模塊的控制字。

NiosⅡ的編程主要是基于嵌入式操作系統(tǒng)μC/OS-Ⅱ,μC/OS-Ⅱ是一個完整的、可移植、固化和剪裁的占先式實時多任務核(Kernel)。從1992年發(fā)布至今,μC/OS-Ⅱ已經(jīng)有了上百個的商業(yè)應用案例,在40多種處理器上成功移植。

μC/OS-Ⅱ提供以下系統(tǒng)服務:任務管理(TaskManagement);事件標志(Event Flag);消息傳遞(Message Passing);內存管理(Memory Management);信號量(Semaphores);時間管理(Time Management)。

在該設計中建立一個主函數(shù)和兩個任務函數(shù),主函數(shù)的功能:調用系統(tǒng)任務初始化函數(shù)OSTaskCreateExt()初始化兩個任務函數(shù):調用系統(tǒng)開始函數(shù)OSStart()啟動系統(tǒng)開始工作。

任務1:實時的改變DDS控制字的輸出,并且保持一段時間,在遍歷完所有的需要頻率以后,延遲調用系統(tǒng)延遲函數(shù)OSTimeDlyHMSM(),延遲63 s將該使用權交付給任務2。

任務2:為了保證該系統(tǒng)以后能有功能擴展,建立一個任務,其僅僅是通過函Jtag_uart接口使用函數(shù)printf(),向電腦發(fā)送一個任務2已經(jīng)開始工作的提示信息,如果以后需要擴展功能則只需修改任務2即可。程序的具體流程圖如圖6所示。

在任務1中實時改變變量i的值步進為1,通過定義的Chirp函數(shù)關于時間和輸出頻率控制字之間的關系函數(shù)function(),計算得到此時的頻率控制字f,并且將f的值通過API函數(shù)IOWR_ALTERA_AVALON_PIO_DATA()從I/O端口輸出以控制DDS,然后延遲2 s使DDS保持該輸出頻率一段時間,并且通過Jtag_uart端口在Console調試界面向用戶提示當前的信號源的輸出頻率,程序如下:

圖7為QuartusⅡ中生成的嵌入式軟核示意圖。

4 結 語

該設計在21controll公司提供的V4.O FPGA/SoPC開發(fā)學習套件上面通過仿真驗證,該套件的核心芯片為CycloneⅡ系列:EP2C20F484C8,其具有18 752個邏輯單元(LE)和52個M4K RAM塊,能夠很好地設計存儲需要的數(shù)據(jù),完全符合設計要求。



QICK

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

本屆年會將在上海(11月13-14日)、北京(11月19-20日)和深圳(11月27-28日)舉行,面向嵌入式設計工程師推出25門技術課程

關鍵字: 嵌入式 MCU 模擬

上海2025年9月5日 /美通社/ -- 由紐倫堡會展(上海)有限公司舉辦的上海國際嵌入式會議將于 2025 年 10 月 16-17 日在上海世博展覽館舉辦。 此次會議將由三個版塊組成:嵌入式技術會議、汽...

關鍵字: 嵌入式 CE CHINA EMBEDDED

從外部看,電子系統(tǒng)仿佛一個統(tǒng)一的學科或設備,各組成部分協(xié)同工作,渾然一體。然而揭開表象,其內在卻是另一番景象:一個碎片化、多層次的世界——其中每一層都獨立且復雜,衍生出各自特有的工具、專家、工作流程,甚至哲學體系。

關鍵字: 嵌入式 電子系統(tǒng) 半導體

8位單片機在嵌入式設計領域已經(jīng)成為半個多世紀以來的主流選擇。盡管嵌入式系統(tǒng)市場日益復雜,8位單片機依然不斷發(fā)展,積極應對新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機系列,配備了先進的獨立...

關鍵字: 單片機 嵌入式 CPU

深圳2025年8月28日 /美通社/ -- 8月26日,2025 ELEXCON深圳國際電子展盛大啟幕。本屆大會以"All for AI"為主題,深圳市德...

關鍵字: AI 工業(yè)級 SSD 嵌入式

深圳2025年8月26日 /美通社/ -- 8月26日,由博聞創(chuàng)意會展主辦的 第22屆深圳國際電子展暨嵌入式展(elexcon2025)在深圳(福田)會展中心隆重開幕。 作為中國電子與嵌入式技術領域的專業(yè)大展,本屆展會...

關鍵字: 嵌入式 電子 高通 AI

模塊化設計作為一種將系統(tǒng)拆分為獨立、可復用組件的方法,能夠在低代碼平臺中實現(xiàn)功能的靈活組合,并最大限度地提升系統(tǒng)性能。本文將探討如何通過模塊化設計,使得低代碼平臺既能快速適應變化,又能保持高效穩(wěn)定的運行。

關鍵字: 模塊化設計 嵌入式

CPU親和度通過限制進程或線程可以運行的CPU核心集合,使得它們只能在指定的CPU核心上執(zhí)行。這可以減少CPU緩存的失效次數(shù),提高緩存命中率,從而提升系統(tǒng)性能。

關鍵字: Linux 嵌入式

加密算法分對稱加密和非對稱算法,其中對稱加密算法的加密與解密密鑰相同,非對稱加密算法的加密密鑰與解密密鑰不同,此外,還有一類不需要密鑰的散列算法。

關鍵字: 算法 嵌入式

從本質上講,算法是一種有條不紊、分步驟解決問題或完成任務的方法。無論是簡單的數(shù)字相加公式,還是復雜的機器學習協(xié)議,算法都是軟件應用的基礎,確保任務能夠高效有效地執(zhí)行。

關鍵字: 算法 嵌入式
關閉