[導(dǎo)讀]益華電腦(Cadence Design Systems)宣布與臺積電簽署一份為期多年的協(xié)議,針對行動、網(wǎng)路架構(gòu)、伺服器與現(xiàn)場可編程閘陣列(FPGA)應(yīng)用軟體的先進制程設(shè)計,開發(fā)16奈米鰭式電晶體(FinFET)技術(shù)專屬設(shè)計基礎(chǔ)架構(gòu)。這項深度
益華電腦(Cadence Design Systems)宣布與臺積電簽署一份為期多年的協(xié)議,針對行動、網(wǎng)路架構(gòu)、伺服器與現(xiàn)場可編程閘陣列(FPGA)應(yīng)用軟體的先進制程設(shè)計,開發(fā)16奈米鰭式電晶體(FinFET)技術(shù)專屬設(shè)計基礎(chǔ)架構(gòu)。這項深度合作在設(shè)計流程中比一般更早的階段便已展開,將有效解決FinFET專屬的設(shè)計挑戰(zhàn)。
益華電腦晶片實現(xiàn)事業(yè)群資深副總裁徐季平表示,建立這種復(fù)雜、開創(chuàng)性制程所需的設(shè)計基礎(chǔ)架構(gòu),需要晶圓廠與電子設(shè)計自動化(EDA)廠商間的密切協(xié)作。與臺積電合作,益華電腦貢獻獨家技術(shù)創(chuàng)新與專業(yè),為設(shè)計人員提供所需的FinFET設(shè)計功能,讓高效能、具備電源效率的產(chǎn)品順利上市。
FinFET有助于提供功耗、效能與面積(PPA)優(yōu)勢,這是在16奈米和以下制程技術(shù)開發(fā)高度與眾不同系統(tǒng)單晶片(SoC)設(shè)計的必備要項。與一般平面電晶體截然不同,F(xiàn)inFET采用從基底突出的垂直鰭狀結(jié)構(gòu),眾多閘極包裹在鰭的上方與周圍,產(chǎn)生許多具備低泄漏電流與快速交換效能的電晶體。





