日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 消費電子 > 消費電子
[導(dǎo)讀]近日,有兩家公司同時發(fā)布了在芯片封裝方面的革命性突破:一個是意法半導(dǎo)體宣布將硅通孔技術(shù)(TSV)引入MEMS芯片量產(chǎn),在意法半導(dǎo)體的多片MEMS產(chǎn)品(如智能傳感器、多軸慣性模塊)內(nèi),硅通孔技術(shù)以垂直短線方式取代傳

近日,有兩家公司同時發(fā)布了在芯片封裝方面的革命性突破:一個是意法半導(dǎo)體宣布將硅通孔技術(shù)(TSV)引入MEMS芯片量產(chǎn),在意法半導(dǎo)體的多片MEMS產(chǎn)品(如智能傳感器、多軸慣性模塊)內(nèi),硅通孔技術(shù)以垂直短線方式取代傳統(tǒng)的芯片互連線方法(無需打線綁定),在尺寸更小的產(chǎn)品內(nèi)實現(xiàn)更高的集成度和性能。另一個則是賽靈思宣布通過堆疊硅片互聯(lián) (SSI) 技術(shù),將四個不同 FPGA 芯片在無源硅中介層上并排互聯(lián),結(jié)合TSV技術(shù)與微凸塊工藝,構(gòu)建了相當(dāng)于容量達(dá)2000萬門ASIC的可編程邏輯器件。雖然同樣是基于TSV技術(shù),前一種垂直堆疊業(yè)界稱為3D封裝;后一種互聯(lián)堆疊稱為2.5D封裝。這兩種不同TSV封裝技術(shù)的成功量產(chǎn)商用,將會帶來一種新的游戲規(guī)劃——在摩爾定律越來越難走、新的半導(dǎo)體工藝邁向2xnm越來越昂貴的今天,封裝上的革命已是一種最好的超越對手的方式。

2.5D <strong>IC封裝</strong>超越摩爾定律,改變游戲規(guī)則

這里要解釋一下為什么一個是3D封裝,一個叫2.5D封裝?!澳壳皹I(yè)界已達(dá)成一個觀點,3D是指垂直的堆疊,把多顆主動IC用微凸快(micropum)和硅通孔技術(shù)連在一起,微凸快是一種新興技術(shù),中間有非常多的挑戰(zhàn)。比如兩個硅片之間有應(yīng)力,舉例來說,兩個芯片本身的膨脹系數(shù)有可能不一樣,中間連接的微凸快受到的壓力就很大,一個膨脹快,一個膨脹慢,會產(chǎn)生很大的應(yīng)力。第二,硅通孔也會有應(yīng)力存在,會影響周圍晶體管的性能。第三是熱管理的挑戰(zhàn),如果兩個都是主動的IC,散熱就成為很大的問題。所以對于真正的3D封裝,行業(yè)需要解決上面三個重要挑戰(zhàn)?!?賽靈思公司全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人解釋,“目前能實現(xiàn)3D封裝的只是Memory芯片。意法半導(dǎo)體的MEMS能實現(xiàn)3D封裝,因為它面臨的發(fā)熱等問題小一些,但對于移動終端來說,器件尺寸會大大減小,這也是一個趨勢。從目前掌握的情況看,要實現(xiàn)不同的復(fù)雜邏輯IC之間的真正3D封裝,至少還需要2-3年的時間?!?BR>
他接著解釋 2.5D的方式:“我們聯(lián)合TSMC和Amkor等產(chǎn)業(yè)鏈伙伴,采用的2.5D方式,多顆主動IC并排放到被動的介質(zhì)上。因為硅中介層是被動硅片,中間沒有晶體管,不存在TSV應(yīng)力以及散熱問題。通過多片F(xiàn)PGA的集成,容量可以做到很大,避開新工藝大容量芯片的良率爬坡期,并因為避免了多片F(xiàn)PGA的I / O互連而大幅降低功耗,比如此次我們推出的集成四片F(xiàn)PGA的Virtex-7 2000T功耗小于20W,容量相當(dāng)于ASIC的2000萬門。如果是4個單片F(xiàn)PGA分開采用,加起來的功耗遠(yuǎn)遠(yuǎn)大于這個數(shù),可能會是幾倍的數(shù)值?!?/P>

對摩爾定律超越

SSI是傳統(tǒng)的SIP技術(shù)向前邁進(jìn)的革命性的一步,可以說更接近單芯片。SIP堆疊時芯片間互聯(lián)仍需要引線,而TSV結(jié)合微凸塊,去掉了引線。這對于FPGA/PLD,甚至CPU等I/O接口繁多的芯片來說是一個重大的突破,功耗大大降低,減小了信號延時,集成復(fù)雜度也降低?!斑@是對摩爾定律的一種超越?!睖⑷酥赋觯爱?dāng)采用新一代工藝時,裸片越大良率越低,并且成指數(shù)級下降。一般來說,需要1-2年時間才能將良率提升到較高的水平。然而,如果芯片尺寸小的話,良率就很容易提升。所以,如果能采用幾個小尺寸的FPGA集成在一起,就可在大幅提升容量和性能的情況下,成本也能很好的控制,同時功耗和性能都得到提升?!蓖ㄟ^SSI技術(shù),新推出的Virtex-7 2000T FPGA集成68億顆晶體管,相當(dāng)于2000 萬門的ASIC。對于客戶而言,其重大意義在于如果沒有采用這種新的技術(shù),至少要等演進(jìn)到下一代工藝技術(shù),才有可能在單個FPGA中實現(xiàn)如此大的晶體管容量。現(xiàn)在不必采用 ASIC,單個FPGA 解決方案就能達(dá)到3-5個 FPGA 解決方案的功能,因而可大幅降低成本。“我們將客戶進(jìn)行原型設(shè)計和構(gòu)建系統(tǒng)仿真器的時間至少可以提前一年?!彼Q。這對于無線通信、光通信核心領(lǐng)域需要大規(guī)模ASIC的廠商來說,是一個很大的利好,因為現(xiàn)在開一顆28nm的ASIC大約需要5000萬美元。除了這些極高端通信應(yīng)用外,賽靈思亞太區(qū)銷售及市場總監(jiān)張宇清透露:“現(xiàn)在有日本廠商拿它去設(shè)計裸眼3D的電視機核心芯片,因為要用到多目觀看時算法會相當(dāng)復(fù)雜,Virtex-7 2000T正好滿足他們的要求。”據(jù)悉現(xiàn)在Virtex-7 2000T已獲得超過2000個設(shè)計定單,首批工程樣片也已開始供貨。

“對于用戶來說,堆疊硅片互聯(lián)(SSI)芯片就相當(dāng)于一個大的FPGA芯片,對用戶完全透明?!睆堄钋褰忉?,“賽靈思的ISE設(shè)計套件可自動將設(shè)計分配到 FPGA 芯片中,無需任何用戶干預(yù)。如果需要,客戶也可在特定FPGA芯片中進(jìn)行邏輯布局規(guī)劃。如果用戶沒有要求,軟件工具可讓算法智能地在 FPGA 芯片內(nèi)放置相關(guān)邏輯,并遵循芯片間和芯片內(nèi)的連接和時序規(guī)則。支持新型SSI封裝的ISE設(shè)計工具已面向早期使用客戶提供。我們還提供了一些設(shè)計規(guī)則檢查 (DRC) 和軟件信息,指導(dǎo)用戶如何為新型 FPGA 芯片間的邏輯進(jìn)行布局布線?!?BR>
此次賽靈思聯(lián)手TSMC和Amkor推出2.5D封裝的意義并不僅僅在于多顆FPGA的片內(nèi)堆疊,它可以擴充到更多種復(fù)雜芯片的片內(nèi)堆疊,比如FPGA與CPU,或者FPGA與高速收發(fā)器等,它打開了一扇門,讓業(yè)界踏上了可以超越摩爾定律,快速提供大規(guī)模復(fù)雜芯片,同時降低功耗與成本的新征途。

2.5D <strong>IC封裝</strong>超越<strong>摩爾定律</strong>,改變游戲規(guī)則

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著半導(dǎo)體行業(yè)邁向后摩爾時代,先進(jìn)封裝技術(shù)正成為推動芯片性能提升和產(chǎn)業(yè)創(chuàng)新的核心驅(qū)動力。在晶體管微縮逐漸逼近物理極限的背景下,先進(jìn)封裝通過異構(gòu)集成、3D堆疊和高密度互連等技術(shù),突破傳統(tǒng)封裝的瓶頸,實現(xiàn)更高性能、更低功耗和...

關(guān)鍵字: 天成先進(jìn) 3D封裝 Elexcon2025

在數(shù)據(jù)中心、通信基站等高可靠性場景中,AC-DC電源模塊的功率密度突破已成為技術(shù)演進(jìn)的核心命題。以金升陽LOF550系列為例,其23W/in3的功率密度與94%的轉(zhuǎn)換效率,標(biāo)志著平面變壓器與3D封裝技術(shù)的深度融合。然而,...

關(guān)鍵字: ACDC 3D封裝

是德科技(NYSE: KEYS )發(fā)布Keysight AI(KAI),這是一系列端到端的解決方案,旨在幫助客戶通過使用真實世界的AI工作負(fù)載仿真從而驗證AI集群組件來擴展數(shù)據(jù)中心的AI處理能力。KAI提供系統(tǒng)級互操作性...

關(guān)鍵字: AI 數(shù)據(jù)中心 ASIC

交流電源監(jiān)控是當(dāng)今物聯(lián)網(wǎng)相關(guān)應(yīng)用中的一個驚人功能,例如智能風(fēng)扇,開關(guān)和板。一些優(yōu)秀的公司董事會在他們的產(chǎn)品中實施了這項技術(shù),并持續(xù)監(jiān)控供應(yīng)的輸出功率。在本地設(shè)備層面監(jiān)控電源有其自身的優(yōu)勢,就像現(xiàn)在我們有數(shù)據(jù),如果電流增加...

關(guān)鍵字: BL0937 交流電源 ASIC PCB

ASIC代表專用集成電路,是一種專為特定應(yīng)用或任務(wù)而設(shè)計的集成電路(IC)。在汽車行業(yè)中,汽車ASIC是專門為滿足汽車應(yīng)用要求而設(shè)計的IC。

關(guān)鍵字: ASIC 集成電路

12月25日消息,國產(chǎn)芯片企業(yè)北極雄芯宣布,“啟明935A”系列芯片已經(jīng)成功點亮,并完成各項功能性測試,達(dá)到車規(guī)級量產(chǎn)標(biāo)準(zhǔn)。

關(guān)鍵字: Chiplet 通信 摩爾定律

快速、可靠且高性價比的定制IP模式提升芯片設(shè)計公司競爭力

關(guān)鍵字: SoC ASIC FPGA

現(xiàn)代 ASIC 由數(shù)百萬個門和數(shù)十億個晶體管組成,它們通??梢栽诰哂胁煌妷汉蜁r鐘頻率的多個域中運行。為了避免數(shù)據(jù)丟失,設(shè)計人員需要確保從一個域發(fā)送到另一域的信號不會導(dǎo)致目標(biāo)域中寄存器的建立時間或保持時間違規(guī)。以下是跨時...

關(guān)鍵字: 時鐘域交叉 ASIC

本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用硅知識產(chǎn)權(quán)(IP)內(nèi)核來開發(fā)ASIC原型項目時,必須認(rèn)真考慮的一些問題。

關(guān)鍵字: FPGA ASIC
關(guān)閉