SpringSoft新品可簡(jiǎn)化 FPGA 原型板與早期 SoC系統(tǒng)驗(yàn)證工作
時(shí)間:2011-06-02 09:59:34
關(guān)鍵字:
FPGA
SPRINGSOFT
SOC系統(tǒng)
PROBE
手機(jī)看文章
掃描二維碼
隨時(shí)隨地手機(jī)看文章
[導(dǎo)讀]SpringSoft FPGA原型板因其速度快以及成本低廉的優(yōu)勢(shì),已被廣泛運(yùn)用來(lái)驗(yàn)證關(guān)鍵設(shè)計(jì)模塊或整套系統(tǒng)是否正確運(yùn)作。然而,原型板的設(shè)置不易,且缺乏信號(hào)能見(jiàn)度,因此在研發(fā)過(guò)程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用
SpringSoft FPGA原型板因其速度快以及成本低廉的優(yōu)勢(shì),已被廣泛運(yùn)用來(lái)驗(yàn)證關(guān)鍵設(shè)計(jì)模塊或整套系統(tǒng)是否正確運(yùn)作。然而,原型板的設(shè)置不易,且缺乏信號(hào)能見(jiàn)度,因此在研發(fā)過(guò)程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用在開發(fā)階段的后期。為解決這一問(wèn)題,全球知名EDA工具供應(yīng)商SpringSoft近日推出ProtoLink Probe Visualizer,這款產(chǎn)品能夠大幅提升設(shè)計(jì)能見(jiàn)度,同時(shí)簡(jiǎn)化 FPGA 原型板的偵錯(cuò)工作。
新推出的 Probe Visualizer 采用創(chuàng)新的專利互連技術(shù)與軟件自動(dòng)增強(qiáng)功能,搭配領(lǐng)先業(yè)界的 Verdi HDL 偵錯(cuò)平臺(tái),不僅能夠縮短預(yù)制或定制設(shè)計(jì)原型板的驗(yàn)證時(shí)間,還能夠提高FPGA 原型板的投資回報(bào)率而將其運(yùn)用在系統(tǒng)芯片 (SoC) 設(shè)計(jì)的早期檢驗(yàn)階段。Probe Visualizer 能夠探測(cè)眾多信號(hào)并儲(chǔ)存大量頻率周期 (cycles) ,且能通過(guò)迅速的探針ECO (probe ECO) 流程,輕松地新增/改變信號(hào),同時(shí)運(yùn)用SpringSoft的 Verdi 自動(dòng)化偵錯(cuò)系統(tǒng),加速RTL級(jí) 的設(shè)計(jì)偵錯(cuò)操作,解決了上述窘境。
SpringSoft驗(yàn)證技術(shù)與產(chǎn)品事業(yè)群副總經(jīng)理許有進(jìn)博士表示:“隨著 FPGA 的容量與效能益趨龐大且出色,越來(lái)越多的企業(yè)轉(zhuǎn)用 FPGA 原型方法進(jìn)行系統(tǒng)層驗(yàn)證工作。然而,設(shè)計(jì)復(fù)雜性與偵錯(cuò)能力仍是妨礙原型配置的關(guān)鍵因素。Probe Visualizer 減輕原型研發(fā)人員與 SoC 團(tuán)隊(duì)沉重的驗(yàn)證負(fù)擔(dān)。這款產(chǎn)品使用以軟件為基礎(chǔ)的直覺(jué)式方法,達(dá)到高水平的設(shè)計(jì)能見(jiàn)度;從早期 RTL 設(shè)計(jì)時(shí)間到最后的設(shè)計(jì)實(shí)現(xiàn)階段,協(xié)助您更輕松地進(jìn)行原型板偵錯(cuò)工作?!?BR>
在使用過(guò)SpringSoft新產(chǎn)品后,工業(yè)技術(shù)研究院資通所吳文慶組長(zhǎng)表示:“考慮到多核處理器 SoC 設(shè)計(jì)的復(fù)雜性,由于設(shè)計(jì)能見(jiàn)度不佳、偵錯(cuò)周期冗長(zhǎng)且需要不斷地重復(fù)工作才能夠變更探測(cè)信號(hào) (probe),成本所費(fèi)不貲,因此采用傳統(tǒng) FPGA 原型板偵錯(cuò)流程是不符實(shí)際的作法。SpringSoft的 ProtoLink Probe 讓我們能夠運(yùn)用更靈活的 FPGA 驗(yàn)證方法,并且在原型板上使用 Verdi 調(diào)試程序。初步成果讓我們信心大增,期待能夠?qū)⑦@種實(shí)時(shí)能見(jiàn)度以及更迅速的偵錯(cuò)優(yōu)勢(shì),運(yùn)用在更多系統(tǒng)原型上。”
新推出的 Probe Visualizer 采用創(chuàng)新的專利互連技術(shù)與軟件自動(dòng)增強(qiáng)功能,搭配領(lǐng)先業(yè)界的 Verdi HDL 偵錯(cuò)平臺(tái),不僅能夠縮短預(yù)制或定制設(shè)計(jì)原型板的驗(yàn)證時(shí)間,還能夠提高FPGA 原型板的投資回報(bào)率而將其運(yùn)用在系統(tǒng)芯片 (SoC) 設(shè)計(jì)的早期檢驗(yàn)階段。Probe Visualizer 能夠探測(cè)眾多信號(hào)并儲(chǔ)存大量頻率周期 (cycles) ,且能通過(guò)迅速的探針ECO (probe ECO) 流程,輕松地新增/改變信號(hào),同時(shí)運(yùn)用SpringSoft的 Verdi 自動(dòng)化偵錯(cuò)系統(tǒng),加速RTL級(jí) 的設(shè)計(jì)偵錯(cuò)操作,解決了上述窘境。

SpringSoft驗(yàn)證技術(shù)與產(chǎn)品事業(yè)群副總經(jīng)理許有進(jìn)博士表示:“隨著 FPGA 的容量與效能益趨龐大且出色,越來(lái)越多的企業(yè)轉(zhuǎn)用 FPGA 原型方法進(jìn)行系統(tǒng)層驗(yàn)證工作。然而,設(shè)計(jì)復(fù)雜性與偵錯(cuò)能力仍是妨礙原型配置的關(guān)鍵因素。Probe Visualizer 減輕原型研發(fā)人員與 SoC 團(tuán)隊(duì)沉重的驗(yàn)證負(fù)擔(dān)。這款產(chǎn)品使用以軟件為基礎(chǔ)的直覺(jué)式方法,達(dá)到高水平的設(shè)計(jì)能見(jiàn)度;從早期 RTL 設(shè)計(jì)時(shí)間到最后的設(shè)計(jì)實(shí)現(xiàn)階段,協(xié)助您更輕松地進(jìn)行原型板偵錯(cuò)工作?!?BR>
在使用過(guò)SpringSoft新產(chǎn)品后,工業(yè)技術(shù)研究院資通所吳文慶組長(zhǎng)表示:“考慮到多核處理器 SoC 設(shè)計(jì)的復(fù)雜性,由于設(shè)計(jì)能見(jiàn)度不佳、偵錯(cuò)周期冗長(zhǎng)且需要不斷地重復(fù)工作才能夠變更探測(cè)信號(hào) (probe),成本所費(fèi)不貲,因此采用傳統(tǒng) FPGA 原型板偵錯(cuò)流程是不符實(shí)際的作法。SpringSoft的 ProtoLink Probe 讓我們能夠運(yùn)用更靈活的 FPGA 驗(yàn)證方法,并且在原型板上使用 Verdi 調(diào)試程序。初步成果讓我們信心大增,期待能夠?qū)⑦@種實(shí)時(shí)能見(jiàn)度以及更迅速的偵錯(cuò)優(yōu)勢(shì),運(yùn)用在更多系統(tǒng)原型上。”





