新思:生產(chǎn)率提高將是IC設(shè)計新主題
[導(dǎo)讀]據(jù)新思(Synopsys)解決方案部高級副總裁兼總經(jīng)理JohnChilton日前表示,完成一個芯片所投入的時間和資源成本,也就是生產(chǎn)率,是當(dāng)今IC設(shè)計的主導(dǎo)問題。
隨著市場要求與IC工業(yè)供應(yīng)能力之間的設(shè)計差距增大,Chilton在設(shè)
據(jù)新思(Synopsys)解決方案部高級副總裁兼總經(jīng)理JohnChilton日前表示,完成一個芯片所投入的時間和資源成本,也就是生產(chǎn)率,是當(dāng)今IC設(shè)計的主導(dǎo)問題。
隨著市場要求與IC工業(yè)供應(yīng)能力之間的設(shè)計差距增大,Chilton在設(shè)計與驗證大會表示,限制明顯地從能力向生產(chǎn)率轉(zhuǎn)移。問題在于IC設(shè)計的生產(chǎn)率難以測定,更不用說改進(jìn)。設(shè)計規(guī)模、性能和工藝節(jié)點、庫和IP成熟性被確定為設(shè)計生產(chǎn)率的主要因素。
他表示,采用SystemVerilog進(jìn)行驗證,用SystemC來促成早期軟件開發(fā),以及利用多處理器工具提供的速度,將增強(qiáng)設(shè)計生產(chǎn)率。下一代布局布線工具和可配置設(shè)計環(huán)境還將在結(jié)構(gòu)級增大生產(chǎn)率。
Chilton認(rèn)為,由多個供應(yīng)商合作創(chuàng)建的芯片級IP和生命周期生產(chǎn)率水平增強(qiáng)也將對IC設(shè)計的更高效作出貢獻(xiàn)。最終,通過整合結(jié)構(gòu)、項目和生命周期增強(qiáng)提高8倍的生產(chǎn)率對行業(yè)來說是可能的。
他表示,采用SystemVerilog進(jìn)行驗證,用SystemC來促成早期軟件開發(fā),以及利用多處理器工具提供的速度,將增強(qiáng)設(shè)計生產(chǎn)率。下一代布局布線工具和可配置設(shè)計環(huán)境還將在結(jié)構(gòu)級增大生產(chǎn)率。
Chilton認(rèn)為,由多個供應(yīng)商合作創(chuàng)建的芯片級IP和生命周期生產(chǎn)率水平增強(qiáng)也將對IC設(shè)計的更高效作出貢獻(xiàn)。最終,通過整合結(jié)構(gòu)、項目和生命周期增強(qiáng)提高8倍的生產(chǎn)率對行業(yè)來說是可能的。





