日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]Xilinx 在28nm工藝節(jié)點實現(xiàn)重大里程碑,比此前任意工藝節(jié)點提前3個季度實現(xiàn)累計營收超10億美元21ic訊 賽靈思公司(Xilinx, Inc.)宣布其在28nm工藝節(jié)點上實現(xiàn)了重大里程碑——累計產(chǎn)品營收超過10億美元,比

Xilinx 在28nm工藝節(jié)點實現(xiàn)重大里程碑,比此前任意工藝節(jié)點提前3個季度實現(xiàn)累計營收超10億美元

21ic訊 賽靈思公司(Xilinx, Inc.)宣布其在28nm工藝節(jié)點上實現(xiàn)了重大里程碑——累計產(chǎn)品營收超過10億美元,比此前任意工藝節(jié)點達到這個目標提前3個季度。除此之外,賽靈思自2012年28nm產(chǎn)品出貨以來,在該工藝節(jié)點的市場份額現(xiàn)已累計達到65%。除了在2014年達成大約65%的28nm市場份額外,賽靈思更于剛剛過去的2015年3月當季超過了其28nm的營收目標,顯示了持續(xù)發(fā)展的良好勢頭。

賽靈思公司總裁兼CEO Moshe Gavrielov指出:“我為賽靈思28nm工藝節(jié)點所取得的成就深感自豪。對我們來說, 快速達到超過10億美元的累計銷售額以及65%的細分市場份額僅僅是個開始而已。隨著賽靈思在FPGA單位功耗性價比、SoC、3D IC及新一代設計工具的持續(xù)突破,我相信28nm工藝節(jié)點將比此前各代工藝節(jié)點技術(shù)擁有更長的使用壽命,并能滿足最廣泛的市場需求,帶來最高系統(tǒng)價值。同時,我也非常高興賽靈思在20nm和16nm工藝節(jié)點加上最新發(fā)布的SDx軟件定義開發(fā)環(huán)境,進一步拓展著我們的產(chǎn)品組合和市場領域。”

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

中國,上?!?026年3月26日——低功耗可編程領域的領導者,萊迪思半導體(NASDAQ: LSCC)今日宣布正式加入英偉達(NVIDIA) Halos AI系統(tǒng)檢測實驗室生態(tài)體系。該實驗室是首個獲得美國國家標準協(xié)會認...

關鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動化的“神經(jīng)網(wǎng)絡”中,EtherCAT憑借其獨特的“飛過處理”機制,已成為實時控制領域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個從站時,硬件直接從中提取數(shù)據(jù)并插入響應,這種“邊飛邊修”的...

關鍵字: EtherCAT FPGA 總線

在復雜的SoC芯片設計流程中,硬件與軟件的“割裂”往往是導致項目延期的元兇。當RTL代碼還在仿真階段時,軟件團隊只能基于指令集模擬器(ISS)進行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實硬件的時序細節(jié)。此時,F(xiàn)PGA原型驗...

關鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計算網(wǎng)關正成為連接物理世界與數(shù)字世界的核心樞紐。面對多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實時性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關鍵字: 邊緣計算 NVIDIA Jetson FPGA

在高速網(wǎng)絡通信領域,F(xiàn)PGA憑借其并行處理能力成為實現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺。然而,面對1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關鍵字: 以太網(wǎng) MAC FPGA

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在異構(gòu)計算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當我們試圖通過OpenCL將FPGA納入統(tǒng)一計算平臺時,一個巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關鍵字: OpenCL FPGA

將成熟的ASIC設計遷移至FPGA平臺,絕非簡單的“復制粘貼”。ASIC設計追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導致資源利用率低下甚至時序收...

關鍵字: ASIC FPGA

在高性能FPGA設計中,DSP48E2 Slice絕非僅僅是一個簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預加器、...

關鍵字: DSP48E2 FPGA

在浩瀚宇宙中,高能粒子如隱形的子彈,時刻轟擊著航天器的電子核心。對于FPGA而言,單粒子翻轉(zhuǎn)(SEU)可能導致邏輯狀態(tài)突變,引發(fā)災/難性后果。此時,三模冗余(TMR)技術(shù)便成為守護系統(tǒng)可靠的“神盾”,它通過硬件代價換取極...

關鍵字: 抗輻射加固設計 FPGA 三模冗余
關閉