LSI Logic為入門級(jí)ASIC方案免除掩模費(fèi)用
LSI Logic近日宣布:RapidChip Integrator2™平臺(tái)ASIC系列中再添兩款slices,為ASIC和FPGA設(shè)計(jì)者提供大批量應(yīng)用的低風(fēng)險(xiǎn)、低成本解決方案。新款RapidChip slices無(wú)需掩模費(fèi)、NRE開(kāi)支低于50K、100K美元批量單片價(jià)格僅要6美元,提供了用于工業(yè)、國(guó)防、高端消費(fèi)電子產(chǎn)品等領(lǐng)域的最高成本效益系統(tǒng)解決方案。
LSI邏輯目前正在使用一種簡(jiǎn)便的快速設(shè)計(jì)流程,以盡可能低的成本價(jià)格提供新的RapidChip Integrator2 平臺(tái) ASIC slices。在極低的單片價(jià)格及NRE支出外,還免費(fèi)提供LSI邏輯評(píng)估版RapidWorx工具包和與Synplicity合作開(kāi)發(fā)的Amplify RapidChip物理綜合工具。
新RapidChip Integrator2 slices也為消費(fèi)電子、工業(yè)市場(chǎng)FPGAs提供一種替代選擇。批量單價(jià)僅為$6,塑料方型扁平式(Plastic Quad Flat Pack, PQFP)封裝比可編程架構(gòu)提供更多門和內(nèi)存,是此類市場(chǎng)中依賴于低價(jià)量產(chǎn)解決方案開(kāi)發(fā)產(chǎn)品的設(shè)計(jì)師的理想選擇。
RapidChip Integrator2 slices有兩種配置:0.5M門邏輯、0.9MB嵌入式陣列RAM和0.85M門邏輯、1.5MB嵌入式陣列RAM。陣列RAM技術(shù)為高吞吐設(shè)計(jì)提供架構(gòu)柔性,包含有由若干雙通道18Kbit內(nèi)存塊(一個(gè)slice中最高達(dá)84塊)。這些內(nèi)存可以簡(jiǎn)單配置為單獨(dú)內(nèi)存或者聯(lián)結(jié)為較大的內(nèi)存。這種陣列方式提供了可配置為shallow/wide或者deep/narrow的內(nèi)存,以滿足設(shè)計(jì)者的需要。
LSI邏輯目前正在使用一種簡(jiǎn)便的快速設(shè)計(jì)流程,以盡可能低的成本價(jià)格提供新的RapidChip Integrator2 平臺(tái) ASIC slices。在極低的單片價(jià)格及NRE支出外,還免費(fèi)提供LSI邏輯評(píng)估版RapidWorx工具包和與Synplicity合作開(kāi)發(fā)的Amplify RapidChip物理綜合工具。
新RapidChip Integrator2 slices也為消費(fèi)電子、工業(yè)市場(chǎng)FPGAs提供一種替代選擇。批量單價(jià)僅為$6,塑料方型扁平式(Plastic Quad Flat Pack, PQFP)封裝比可編程架構(gòu)提供更多門和內(nèi)存,是此類市場(chǎng)中依賴于低價(jià)量產(chǎn)解決方案開(kāi)發(fā)產(chǎn)品的設(shè)計(jì)師的理想選擇。
RapidChip Integrator2 slices有兩種配置:0.5M門邏輯、0.9MB嵌入式陣列RAM和0.85M門邏輯、1.5MB嵌入式陣列RAM。陣列RAM技術(shù)為高吞吐設(shè)計(jì)提供架構(gòu)柔性,包含有由若干雙通道18Kbit內(nèi)存塊(一個(gè)slice中最高達(dá)84塊)。這些內(nèi)存可以簡(jiǎn)單配置為單獨(dú)內(nèi)存或者聯(lián)結(jié)為較大的內(nèi)存。這種陣列方式提供了可配置為shallow/wide或者deep/narrow的內(nèi)存,以滿足設(shè)計(jì)者的需要。





