Xilinx向All Programmable解決方案供貨商邁進(jìn)
掃描二維碼
隨時(shí)隨地手機(jī)看文章
摘要: 除了在FPGA技術(shù)上不斷的創(chuàng)新,Xilinx未來(lái)策略將朝向更智能的All Programmable解決方案供貨商邁進(jìn)。
關(guān)鍵字: Xilinx,FPGA,SoC,Vivado
近年來(lái),F(xiàn)PGA在性能、功耗、整合度均大幅提升,各大廠積極開(kāi)發(fā)加速設(shè)計(jì)與整合時(shí)程的開(kāi)發(fā)工具。昨日(4/15) Xilinx設(shè)計(jì)方法資深市場(chǎng)總監(jiān)Tom Feist說(shuō)明,除了在FPGA技術(shù)上不斷的創(chuàng)新,Xilinx未來(lái)策略將朝向更智能的All Programmable解決方案供貨商邁進(jìn)。也就是說(shuō),未來(lái)先進(jìn)制程組件需要借助新的工具充分發(fā)揮它們的功能,透過(guò)合適IP與軟件,未來(lái)FPGA將很快能夠取代ASSP和ASIC的地位,成為許多終端產(chǎn)品需要的集成電路。
結(jié)合SoC/HLS優(yōu)勢(shì),Xilinx橫跨硅組件(FPGA、SoC、3D IC)與開(kāi)發(fā)工具(Vivado)市場(chǎng)。對(duì)此Tom Feist說(shuō):為此,過(guò)去四年來(lái),我們積極開(kāi)發(fā)Vivado設(shè)計(jì)套件,并在今年四月推出首款SoC級(jí)Vivado(2013.1版),它是一款以IP為導(dǎo)向并可加快系統(tǒng)整合的設(shè)計(jì)環(huán)境,其具備可加速C/C++系統(tǒng)級(jí)設(shè)計(jì)和高階合成(HLS)的完整函式庫(kù)。我相信這不僅可以加速開(kāi)發(fā)進(jìn)程,也可以大幅提高生產(chǎn)力,解決終端客戶(hù)各種問(wèn)題。

Xilinx設(shè)計(jì)方法資深市場(chǎng)總監(jiān)Tom Feist
過(guò)去FPGA在系統(tǒng)中的定位,主要是協(xié)助ASIC、ASSP等核心處理器來(lái)處理數(shù)據(jù)、提供I/O擴(kuò)充等功能,其定位是配角;但當(dāng)走入28奈米,甚至是20奈米制程之后,F(xiàn)PGA可突破以往功耗過(guò)高的問(wèn)題,成為高性能、低功耗以及小尺寸的代名詞,而不再是配角。
Tom Feist以Zynq-7000 AP SoCs視訊與影像套件為例,他指出,因應(yīng)高階的動(dòng)態(tài)控制、視覺(jué)影像潮流,以及人們對(duì)于帶寬和訊號(hào)傳輸?shù)馁|(zhì)量要求不斷提高,Xilinx為了提升影音串流質(zhì)量,推出Smarter Vision解決方案,結(jié)合Zynq-7000 AP SoCs、Vivado HLS、IP整合、OpenCV函式庫(kù),提供程序設(shè)計(jì)人員加快設(shè)計(jì)流程,以滿(mǎn)足各領(lǐng)域客戶(hù)對(duì)于影像質(zhì)量的高度需求。
他說(shuō),Zynq-7000 AP SoCs能夠協(xié)助系統(tǒng)開(kāi)發(fā)人員提高生產(chǎn)力。目前,針對(duì)這款產(chǎn)品,設(shè)計(jì)團(tuán)隊(duì)可以更快速開(kāi)發(fā)C/C++算法,相較于過(guò)去多芯片解決方案,也能降低物料列表成本(BOM)與功耗。





